KR900015474A - 디지탈 데이타 팽창 방법 및 데이타 팽창 회로 - Google Patents
디지탈 데이타 팽창 방법 및 데이타 팽창 회로 Download PDFInfo
- Publication number
- KR900015474A KR900015474A KR1019900002606A KR900002606A KR900015474A KR 900015474 A KR900015474 A KR 900015474A KR 1019900002606 A KR1019900002606 A KR 1019900002606A KR 900002606 A KR900002606 A KR 900002606A KR 900015474 A KR900015474 A KR 900015474A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- data expansion
- law
- bit
- generating
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M7/00—Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M7/00—Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
- H03M7/30—Compression; Expansion; Suppression of unnecessary data, e.g. redundancy reduction
- H03M7/50—Conversion to or from non-linear codes, e.g. companding
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
Abstract
내용 없음.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 제1도의 인터페이스 회로의 데이타 팽창 회로를 나타낸 도식도.
Claims (10)
- 사인 비트, n비트에 의해 한정된 세그먼트 및 m비트에 의해 한정된 간격을 포함하고 있는 데이타를 수신하는 단계와; 세그먼트 디코더 수단에서 상기의 세그먼트를 디코딩함으로써 그에 의존하여 신호를 발생시키는 단계와; 세그먼트 디코더로부터 상기 신호에 따라 종속되고 데이타 팽창 법칙에 따른 제1비트 위치에서 m간격비트를 포함하고 있는 팽창된 데이타 시퀀스를 발생시키는 단계와; 팽창된 데이타 사퀀스가 네가티브인지의 여부를 결정하고, 상기 결정에 응답하여 상기 팽창된 데이타 시퀀스의 역수를 발생시키는 단계와; 팽창된 데이타 시퀀스를 출력시키는 단계를 포함하고 있는 디지털 데이타 팽창 방법에 있어서, 상기 사인 비트의 역수를 발생시키는 단계와; 상기 제1비트 위치보다 하위인 제2비트 위치에서의 반전된 사인 비트를 도입시킴으로써 결과로 팽창된 데이타 시퀀스를 발생시키는 단계에 의해 특징지어지는 디지털 데이타 팽창 방법.
- 제1항에 있어서, 제2비트 위치보다 하위인 하나 이상의 제3비트 위치에 사인 비트를 도입시키는 것을 특징으로 하는 디지털 데이타 팽창 방법.
- 제1항에 있어서, 상기의 데이타 팽창 법칙이 A법칙인 디지털 데이타 팽창 방법.
- 제1항에 있어서, 상기의 데이타 팽창 법칙이 Mu법칙이고, 상기의 방법이 파생되는 팽창되어진 데이타 시쿼스로부터 33을 감산하는 추가 단계를 보유하고 있는 디지털 데이타 팽창 방법.
- 제3항과 제4항에 있어서, 상기의 방법이 세그먼트를 디코드시키는 단계전에 상기 데이타 팽창 법칙중 하나의 데이타 팽창 법칙을 선택하는 추가 단계를 보유하고 있는 디지털 데이타 팽창 방법.
- 사인 비트, n비트에 의해 한정된 세그먼트와 m비트에 의해 한정된 간격을 포함하고 있는 데이타를 팽창시키기 위한 데이타 팽창 회로로서, 상기 회로가 상기 데이타를 수신하기 위한 입력수단과; 상기 세그먼트를 디코드시켜서 종속적으로 신호를 발생시키는 세그먼트 디코더 수단과; 데이타 팽창법칙과 세그먼트 디코더로부터 상기신호에 종속하여 제1비트 위치에서 m간격 비트를 포함하고 있는 팽창된 데이타 시쿼스를 발생시키기 위한 논리어레이 수단과; 상기의 팽창된 데이타가 네가티브 인지의 여부를 결정하기 위한 결정 수단과; 네가티브 팽창된 데이타의 역수를 발생시키기 위한 데이타 반전 수단과; 상기의 팽창된 데이타 시퀀스를 출력시키기 위한 출력 수단을 포함하고 있으며, 또한 상기의 회로가 상기 사인 비트의 역수를 발생시키기 위한 반전수단과; 상기 제1비트 위치보다 하위인 제2비트 위치에서의 반전된 사인 비트를 도입시킴으로써 그 결과로 팽창된 데이타 시퀀스를 발생시키는 수단을 포함하고 있는 상기의 논리 어레이 수단에 의해 특정지어지는 테이타 팽창 회로.
- 제6항에 있어서, 도입 수단이 또한 제2비트 위치보다 하위인 하나 이상의 제3비트 위치에 사인 비트를 도입시키는 데이타 팽창 회로.
- 제6항에 있어서, 상기의 데이타 팽창 법칙이 A법칙인 데이타 팽창 회로.
- 제6항에 있어서, 상기의 데이타 팽창 법칙이 Mu법칙이고, 그림으로써 상기의 데이타 팽창회로가 또한 상기의 파생되어 팽창된 데이타 시퀀스로부터 33을 감산하기 위해 상기의 논리 어레이 수단을 결합된 감산 수단을 포함하고 있는 데이타 팽창 회로.
- 제8항과 제9항에 있어서, 상기의 데이타 팽창 회로가 또한 상기 데이타 팽창 법칙중 하나의 데이타 팽창 법칙을 선택하기 위해 스위칭 수단을 포함하고 있는 데이타 팽창 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB8904949.8 | 1989-03-03 | ||
GB8904949A GB2233126A (en) | 1989-03-03 | 1989-03-03 | Data expansion system |
Publications (1)
Publication Number | Publication Date |
---|---|
KR900015474A true KR900015474A (ko) | 1990-10-27 |
Family
ID=10652711
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900002606A KR900015474A (ko) | 1989-03-03 | 1990-02-28 | 디지탈 데이타 팽창 방법 및 데이타 팽창 회로 |
Country Status (4)
Country | Link |
---|---|
EP (1) | EP0385492A3 (ko) |
JP (1) | JPH02266719A (ko) |
KR (1) | KR900015474A (ko) |
GB (1) | GB2233126A (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5231043A (en) * | 1991-08-21 | 1993-07-27 | Sgs-Thomson Microelectronics, Inc. | Contact alignment for integrated circuits |
KR100456830B1 (ko) * | 2002-10-22 | 2004-11-10 | 삼성전자주식회사 | 트랜지스터 어레이 및 이 어레이의 배치방법 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60263529A (ja) * | 1984-06-11 | 1985-12-27 | Hitachi Ltd | 伸張回路 |
JPS6156523A (ja) * | 1984-08-28 | 1986-03-22 | Fujitsu Ltd | デイジタル伸張装置 |
JPS6223628A (ja) * | 1985-07-24 | 1987-01-31 | Fujitsu Ltd | デイジタル伸張回路 |
GB2180430B (en) * | 1985-09-05 | 1989-08-23 | Motorola Inc | Subscriber line card arrangement |
-
1989
- 1989-03-03 GB GB8904949A patent/GB2233126A/en not_active Withdrawn
-
1990
- 1990-02-28 KR KR1019900002606A patent/KR900015474A/ko not_active Application Discontinuation
- 1990-03-02 EP EP19900104070 patent/EP0385492A3/en not_active Withdrawn
- 1990-03-02 JP JP2052568A patent/JPH02266719A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
EP0385492A2 (en) | 1990-09-05 |
EP0385492A3 (en) | 1992-09-02 |
GB8904949D0 (en) | 1989-04-12 |
JPH02266719A (ja) | 1990-10-31 |
GB2233126A (en) | 1991-01-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR890007284A (ko) | 메시지 fifo 버퍼 제어기 | |
KR890007285A (ko) | Fifo버퍼 제어기 | |
KR920007341A (ko) | Ecl 신호를 cmos신호로 변환시키는 방법 및 장치 | |
KR850001566A (ko) | 마이크로 컴퓨터 | |
KR970016931A (ko) | 고속 이상 또는 등가 비교 회로 | |
KR850003641A (ko) | 샘플신호의 절사오차의 보상방법 및 장치 | |
KR900015474A (ko) | 디지탈 데이타 팽창 방법 및 데이타 팽창 회로 | |
KR880005603A (ko) | 디지탈 뮤팅 회로 | |
KR920009091A (ko) | A/d 변환기 | |
KR870004623A (ko) | 디지탈 임계 검출기 | |
KR900019514A (ko) | 비디오 신호 처리 장치 | |
KR960003195A (ko) | 디지탈 코릴레이션 값을 얻기 위한 회로 | |
KR970012702A (ko) | 동기형 반도체 메모리 장치를 이용한 비동기형 반도체 메모리 장치 | |
KR910003510A (ko) | 마이크로 채널 구조용 버스진행 감지 테스트지그 | |
KR970012074A (ko) | 레지스터 세트 방법 및 회로 | |
KR930014022A (ko) | 로직 어낼라이저의 신호 포착점 결정회로 | |
KR930018853A (ko) | 전 가산기 | |
KR890009175A (ko) | 수평동기 검출회로 | |
KR970049450A (ko) | 오버플로우 검출기 | |
KR970055398A (ko) | 래치와 플립-플롭 겸용 회로 | |
KR970050158A (ko) | 625/50 방식에서의 디지탈 브이.씨.알의 오디오 데이타 싱크 넘버 추출 방법 | |
KR910021048A (ko) | Pcm 디코더의 데이터 다수결 판정 회로 | |
KR970013741A (ko) | 디지탈 데이타 열 레벨 검출장치 | |
KR940017195A (ko) | 바이너리 증가회로 | |
KR910010319A (ko) | 3중 메모리 방법 및 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |