KR970003622A - 반도체 소자의 제조 방법 - Google Patents
반도체 소자의 제조 방법 Download PDFInfo
- Publication number
- KR970003622A KR970003622A KR1019950016858A KR19950016858A KR970003622A KR 970003622 A KR970003622 A KR 970003622A KR 1019950016858 A KR1019950016858 A KR 1019950016858A KR 19950016858 A KR19950016858 A KR 19950016858A KR 970003622 A KR970003622 A KR 970003622A
- Authority
- KR
- South Korea
- Prior art keywords
- oxide film
- sog
- manufacturing
- semiconductor device
- solvent
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76819—Smoothing of the dielectric
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02041—Cleaning
- H01L21/02057—Cleaning during device manufacture
- H01L21/0206—Cleaning during device manufacture during, before or after processing of insulating layers
- H01L21/02065—Cleaning during device manufacture during, before or after processing of insulating layers the processing being a planarization of insulating layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02282—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process liquid deposition, e.g. spin-coating, sol-gel techniques, spray coating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02296—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
- H01L21/02318—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
- H01L21/02337—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
- H01L21/0234—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour treatment by exposure to a plasma
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
본 발명은 반도체 소자의 제조방법에 관한 것으로서, 특히 서브미크론급 소자를 제조시 금속 배선간의 절연막을 평탄화하기 위한 SOG 에치백 후에 SOG와 산화막의 계면에서 발생되는 접착 문제를 해결케 하는 반도체 소자의 제조방법에 관한 것으로, 본 발명은 실리콘 기판상에 필드 산화막, 게이트 산화막, 게이트 전극, 산화막 스페이서를 공지의 방법으로 형성한 다음에, 제1절연용 산화막, 제2절연용 산화막, 금속 배선, 제3절연용 산화막, SOG을 순차적으로 형성하고 지체없이 N2분위기에서 열처리하며, 상기 하부 금속 배선이 노출되도록 상기 SOG을 에치백 한 다음, 제4절연용 산화막을 형성하는 반도체 소자의 제조 방법에 있어서, 상기 SOG 에치백 공정시에 인 - 시튜 Ar 플라즈마 처리 및 솔벤트 세정을 실시하여 SOG와 산화막 간의 접착력을 향상시키는 것을 특징으로 한다. 따라서, 본 발명은 SOG와 산화막 간의 접착력을 향상케 하여 반도체 소자의 제조수율 및 신뢰성을 향상시킬 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 방법에 따라 제조된 반도체소자의 요부단면도.
Claims (4)
- 반도체 소자의 금속 배선 패턴에 SOG막을 도포하고, 에치 백하여 평탄화를 이루는 반도체 소자의 제조방법에 있어서, 상기 SOG 에치백 공정시에 인 - 시튜 Ar 플라즈마 처리 및 솔벤트 세정을 실시하여 SOG와 산화막간의 접착력을 향상시키는 것을 특징으로 하는 반도체 소자의 제조 방법.
- 제1항에 있어서, 상기 인 - 시튜 Ar 플라즈마 처리는 100 ~ 500mT의 압력, 50 ~ 500W의 전력, 30 ~ 100Gauss의 자장, 50 ~ 200SCCM의 Ar의 조건으로 실시하는 것을 특징으로 하는 반도체 소자의 제조 방법.
- 제1항에 있어서, 상기 솔벤트 세정은 솔벤트 85℃에서 30분, 솔벤트 50℃에서 5분, 이소프로필 알코올세정 2분, CO2분사 초순수 세정 3분, 회전 건조 10분의 조건하에서 실시되는 것을 특징으로 하는 반도체 소자의 제조 방법.
- 제1항에 있어서, 상기 솔벤트는 금속 배선 형성 이후의 공정에서 통상적으로 사용하는 CT - 935, ACT - 690, ACT - CMI, R - 10, R - 502 등과 같은 감광막 제거용 화학용액인 것을 특징으로 하는 반도체 소자의 제조 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950016858A KR0171977B1 (ko) | 1995-06-22 | 1995-06-22 | 반도체 소자의 제조 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950016858A KR0171977B1 (ko) | 1995-06-22 | 1995-06-22 | 반도체 소자의 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970003622A true KR970003622A (ko) | 1997-01-28 |
KR0171977B1 KR0171977B1 (ko) | 1999-03-30 |
Family
ID=19417866
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950016858A KR0171977B1 (ko) | 1995-06-22 | 1995-06-22 | 반도체 소자의 제조 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0171977B1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100466307B1 (ko) * | 1997-10-25 | 2005-05-19 | 삼성전자주식회사 | 반도체소자제조장치및이를이용한디가스공정,식각공정및열처리공정 |
KR100741099B1 (ko) * | 2005-12-20 | 2007-07-20 | 삼성에스디아이 주식회사 | 평판표시장치 및 그의 제조방법 |
-
1995
- 1995-06-22 KR KR1019950016858A patent/KR0171977B1/ko not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100466307B1 (ko) * | 1997-10-25 | 2005-05-19 | 삼성전자주식회사 | 반도체소자제조장치및이를이용한디가스공정,식각공정및열처리공정 |
KR100741099B1 (ko) * | 2005-12-20 | 2007-07-20 | 삼성에스디아이 주식회사 | 평판표시장치 및 그의 제조방법 |
Also Published As
Publication number | Publication date |
---|---|
KR0171977B1 (ko) | 1999-03-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100278273B1 (ko) | 반도체장치의콘택홀형성방법 | |
JP2000077625A5 (ko) | ||
US4980301A (en) | Method for reducing mobile ion contamination in semiconductor integrated circuits | |
KR970003622A (ko) | 반도체 소자의 제조 방법 | |
US6057219A (en) | Method of forming an ohmic contact to a III-V semiconductor material | |
KR970011966A (ko) | 액정셀의 제조 방법 | |
KR19990071113A (ko) | 반도체 소자의 제조방법 | |
KR100208450B1 (ko) | 반도체 소자의 다중 금속층 형성 방법 | |
EP0375255A2 (en) | Method for reducing mobile ion contamination in semiconductor integrated circuits | |
KR950014271B1 (ko) | 폴리실리콘막의 식각 잔류물 제거 방법 | |
KR950021107A (ko) | 콘택홀 형성방법 | |
KR0169759B1 (ko) | 반도체 소자의 텅스텐 플러그 형성 방법 | |
KR100259071B1 (ko) | 반도체소자의 식각방법 | |
KR100304967B1 (ko) | 반도체소자의 배선 및 그의 형성방법 | |
KR100290912B1 (ko) | 반도체소자의 격리막 형성방법 | |
KR100532981B1 (ko) | 반도체소자 식각방법 | |
KR20020058589A (ko) | 반도체 소자의 콘택 형성 방법 | |
KR960002742A (ko) | 반도체소자의 제조방법 | |
KR970052864A (ko) | 반도체소자의 층간절연막 형성방법 | |
KR20020076563A (ko) | 반도체 웨이퍼의 세정 방법 | |
KR930022475A (ko) | 반도체 장치의 콘텍 형성방법 및 그 구조 | |
KR19980056112A (ko) | 반도체 장치의 금속콘택 형성방법 | |
KR20010063714A (ko) | 반도체 소자의 비트라인 형성방법 | |
KR20040008661A (ko) | 랜딩 플러그 콘택 구조를 가진 반도체 소자 제조방법 | |
KR980005437A (ko) | 금속성분의 게이트전극을 구비한 반도체장치의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20050923 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |