KR960042321A - 버스팅 직접 기억 접근 방식의 디스플레이 제어 장치를 가지는 데이타 처리 시스템 - Google Patents

버스팅 직접 기억 접근 방식의 디스플레이 제어 장치를 가지는 데이타 처리 시스템 Download PDF

Info

Publication number
KR960042321A
KR960042321A KR1019960014342A KR19960014342A KR960042321A KR 960042321 A KR960042321 A KR 960042321A KR 1019960014342 A KR1019960014342 A KR 1019960014342A KR 19960014342 A KR19960014342 A KR 19960014342A KR 960042321 A KR960042321 A KR 960042321A
Authority
KR
South Korea
Prior art keywords
bus
display data
control device
memory
display
Prior art date
Application number
KR1019960014342A
Other languages
English (en)
Other versions
KR100454315B1 (ko
Inventor
리웅 유 힝
추 앤드류
조에너 글렌
Original Assignee
빈센트 비. 인그라시아
모토로라 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 빈센트 비. 인그라시아, 모토로라 인코포레이티드 filed Critical 빈센트 비. 인그라시아
Publication of KR960042321A publication Critical patent/KR960042321A/ko
Application granted granted Critical
Publication of KR100454315B1 publication Critical patent/KR100454315B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/147Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Liquid Crystal (AREA)
  • Bus Control (AREA)
  • Memory System (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Digital Computer Display Output (AREA)

Abstract

데이타 처리 시스템(20)은 단독 영상 RAM 대신에 시스템 메모리(30)를 활용하기 위한 LCD 스크린(49)을 리프레싱하는 디스플레이 데이타를 제공하기 위한 버스 아비트레이션과 버스 버스팅을 사용하는 디스플레이 제어 장치(28)를 갖는다.
스크린 DMA(58)은 소정수의 단어의 버스트로 상기 시스템 메모리로부터 디스플레이 데이타를 라인 버퍼(60)에 채우며 상기 CPU(22)에서 사용된 것보다 빠른 클럭킹 신호를 수신하므로써 상기 디스플레이 데이타를 검색하는데 필요되는 밴드폭을 감소시키기 위하나 상기 CPU(22)보다 빠르게 동작할 수 있다. 게다가, 상기 CPU(22) 클럭 주파수가 전력 운용상 변화된다 할지라도 LCD 스크린(49)은 상이한 클럭을 사용하기 때문에 전혀 영향을 받지 않는다. 디스플레이 데이타를 저장하기 위한 시스템 메모리(30)를 사용함으로써 핀수, 패키징 비용, 및 보드 공간이 감소된다.

Description

버스팅 직접 기억 접근 방식의 디스플레이 제어 장치를 가지는 데이타 처리 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 데이타 처리 시스템의 실시예를 설명한 블럭도, 제2도는 제1도의 데이타 처리 시스템의 한 부분을 설명한 블럭도, 제3도는 제1도의 데이타 처리 시스템의 여러 신호에 대한 타이밍도.

Claims (3)

  1. 버스(34)와 연결되어, 메모리 장치(30)에서 검색된 명령을 실행하는 중앙 처리 장치(22); 및 버스(34)와 연결되어 디스플레이 스크린(49)을 재생하기 위한 디스플레이 데이타를 상기 메모리 장치(30)에서 인출하는 디스플레이 제어장치(28)를 구비하는 것을 특징으로 하는 데이타 처리 시스템(20).
  2. 버스(34)와 연결되어, 메모리 장치(30)에서 검색된 명령을 실행하는 중앙 처리 장치(22); 및 버스(34)에 연결된 디스플레이 제어 장치를 구비하며, 상기 디스플레이 제어 장치는 디스플레이 데이타를 검색하기 위해 메모리(30)를 액세스 하는 직접 기억 접근 제어 장치(58); 및 주기적으로 상기 디스플레이 스크린(49)을 재생 하기 위해 상기 메모리(30)에서 검색된 상기 디스플레이 데이타를 저장하는 버스(34) 및 직접 기억 접근 제어 장치(58)와 연결된 라인 버퍼(60)를 구비하는 것을 특징으로 하는 데이타 처리 시스템.
  3. 버스(34)와 연결된 중앙 처리 장치(22)와 버스(34)와 연결되어, 액정 디스플레이를 제어하는 액정 디스플레이 제어장치(28)를 구비하는 데이타 처리 시스템에서 상기 액정 디스플레이(49)를 재생(redfresh)하는 디스플레이 데이타와 상기 중앙 처리 장치(22)가 실행할 명령을 주기적으로 제공하는 방법에 있어서, 상기 버스(34)에 대한 액세스를 요구하는 단계; 상기 버스(34)에 대한 액세스를 수신하는 단계; 상기 시스템 메모리에서의 판독 액세스(read access)를 위해 시스템 메모리(30)를 인에이블 하는 단계; 상기 디스플레이 데이타를 상기 시스템 메모리(30)에서 소정수의 버스트로 판독하는 단계; 및 소정수 버스트의 디스플레이 데이타를 상기 액정 디스플레이 제어 장치(28)에 기록하는 단계를 포함하는 것을 특징으로 하는 디스플레이 데이타와 명령을 주기적으로 제공하는 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960014342A 1995-05-15 1996-05-03 버스팅직접메모리액세스를갖는디스플레이제어기를구비한데이터처리시스템 KR100454315B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/440,960 US5859649A (en) 1995-05-15 1995-05-15 Data processing system having display controller with bursting direct memory access
US440,960 1995-05-15

Publications (2)

Publication Number Publication Date
KR960042321A true KR960042321A (ko) 1996-12-21
KR100454315B1 KR100454315B1 (ko) 2004-12-23

Family

ID=23750918

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960014342A KR100454315B1 (ko) 1995-05-15 1996-05-03 버스팅직접메모리액세스를갖는디스플레이제어기를구비한데이터처리시스템

Country Status (5)

Country Link
US (1) US5859649A (ko)
JP (1) JP4350808B2 (ko)
KR (1) KR100454315B1 (ko)
CN (1) CN1111784C (ko)
TW (1) TW400482B (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6163852A (en) * 1998-12-07 2000-12-19 Micron Technology, Inc. Apparatus for receiving data from a synchronous random access memory
US6295068B1 (en) 1999-04-06 2001-09-25 Neomagic Corp. Advanced graphics port (AGP) display driver with restricted execute mode for transparently transferring textures to a local texture cache
JP4717168B2 (ja) * 1999-06-14 2011-07-06 キヤノン株式会社 信号処理装置および信号処理方法
US6754779B1 (en) * 1999-08-23 2004-06-22 Advanced Micro Devices SDRAM read prefetch from multiple master devices
JP5065549B2 (ja) * 1999-12-27 2012-11-07 京セラ株式会社 情報処理装置
US6657633B1 (en) 2000-09-19 2003-12-02 Garmin International, Inc DMA computer system for driving an LCD display in a GPS receiver
US20060033744A1 (en) * 2004-08-13 2006-02-16 Motorola, Inc. Device and method for continuous screen updates in low-power mode
US8773328B2 (en) * 2005-02-12 2014-07-08 Broadcom Corporation Intelligent DMA in a mobile multimedia processor supporting multiple display formats
KR20070105761A (ko) * 2006-04-27 2007-10-31 엠텍비젼 주식회사 데이터 처리 기능을 구비한 메모리 장치 및 그 데이터 처리방법
US7570078B1 (en) * 2006-06-02 2009-08-04 Lattice Semiconductor Corporation Programmable logic device providing serial peripheral interfaces
KR102005872B1 (ko) 2011-10-26 2019-08-01 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
JP5830496B2 (ja) 2013-06-07 2015-12-09 株式会社ソニー・コンピュータエンタテインメント ディスプレイコントローラおよび画面転送装置
TWI515714B (zh) * 2013-10-30 2016-01-01 矽創電子股份有限公司 更新記憶體陣列的方法、驅動電路及顯示器
JP6067085B2 (ja) * 2015-10-26 2017-01-25 株式会社ソニー・インタラクティブエンタテインメント 画面転送装置
CN107301284B (zh) * 2017-06-14 2020-09-22 南京中感微电子有限公司 一种数模混合系统及电源管理电路

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS588348A (ja) * 1981-07-07 1983-01-18 Sony Corp 出力表示用メモリの制御回路
US4747081A (en) * 1983-12-30 1988-05-24 Texas Instruments Incorporated Video display system using memory with parallel and serial access employing serial shift registers selected by column address
US4760385A (en) * 1985-04-22 1988-07-26 E. I. Du Pont De Nemours And Company Electronic mosaic imaging process
US5239624A (en) * 1985-06-19 1993-08-24 Pixar Pseudo-random point sampling techniques in computer graphics
US5226119A (en) * 1985-07-03 1993-07-06 Hitachi, Ltd. Graphic display controller
US5140680A (en) * 1988-04-13 1992-08-18 Rockwell International Corporation Method and apparatus for self-timed digital data transfer and bus arbitration
JPH0234894A (ja) * 1988-04-27 1990-02-05 Seiko Epson Corp ディスプレイコントローラ
JP2892010B2 (ja) * 1988-05-28 1999-05-17 株式会社東芝 表示制御方式
US5091721A (en) * 1988-12-22 1992-02-25 Hughes Aircraft Company Acoustic display generator
FI99250C (fi) * 1989-01-10 1997-12-29 Nintendo Co Ltd Järjestelmä ulkoisen muistin luvattoman käytön estämiseksi
US5185602A (en) * 1989-04-10 1993-02-09 Cirrus Logic, Inc. Method and apparatus for producing perception of high quality grayscale shading on digitally commanded displays
DE4031905C2 (de) * 1989-10-09 1993-12-09 Hitachi Ltd Mehrpegel-Anzeigesystem und Verfahren zur Darstellung von Grautönen mit einem solchen System
EP0422300B1 (en) * 1989-10-12 1994-12-21 International Business Machines Corporation Display system with graphics cursor
US5146211A (en) * 1990-08-10 1992-09-08 Ncr Corporation Bit mapped color cursor
US5309168A (en) * 1990-10-31 1994-05-03 Yamaha Corporation Panel display control device
US5175533A (en) * 1991-01-24 1992-12-29 Texas Instruments Incorporated TO-CMOS buffers, comparators, folded cascode amplifiers, systems and methods
JPH06318060A (ja) * 1991-07-31 1994-11-15 Toshiba Corp 表示制御装置
US5261047A (en) * 1991-10-29 1993-11-09 Xerox Corporation Bus arbitration scheme for facilitating operation of a printing apparatus
US5265218A (en) * 1992-05-19 1993-11-23 Sun Microsystems, Inc. Bus architecture for integrated data and video memory
US5353061A (en) * 1992-10-08 1994-10-04 International Business Machines Corporation System and method for frame-differencing video compression/decompression using perceptually-constant information and image analysis
US5559533A (en) * 1994-04-02 1996-09-24 Vlsi Technology, Inc. Virtual memory hardware cusor and method
US5559532A (en) * 1994-11-10 1996-09-24 Lsi Logic, Inc. Method and apparatus for parallel pixel hardware cursor

Also Published As

Publication number Publication date
KR100454315B1 (ko) 2004-12-23
TW400482B (en) 2000-08-01
CN1140856A (zh) 1997-01-22
JP4350808B2 (ja) 2009-10-21
CN1111784C (zh) 2003-06-18
JPH08314418A (ja) 1996-11-29
US5859649A (en) 1999-01-12

Similar Documents

Publication Publication Date Title
KR960042321A (ko) 버스팅 직접 기억 접근 방식의 디스플레이 제어 장치를 가지는 데이타 처리 시스템
KR890017611A (ko) 페이지 모드 메모리에 기억된 정보를 억세스하기 위한 장치 및 방법
TW344069B (en) Memory interface circuit and method for controlling access operations of memory means
KR940004435A (ko) 그래픽/영상을 처리하기 위한 스마트 비디오 메모리 및 그 처리방법
EP0809252A2 (en) Data processing system with synchronous dynamic memory in integrated circuit technology
JPH04230544A (ja) ダイナミックメモリシステムのタイミングを動的に設定するデータ処理装置
KR930023842A (ko) 집적된 데이타 및 비디오 메모리용 버스 아키텍쳐
KR960025077A (ko) 엑스 터미널에서의 피시엠시아이에이 카드 제어기 접속 장치
US5657055A (en) Method and apparatus for reading ahead display data into a display FIFO of a graphics controller
KR880011676A (ko) 캐쉬 메모리를 사용한 블록 액세스 방식
KR880014761A (ko) 직접 메모리 억세스용 데이타 전송 제어장치
KR970076214A (ko) 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법
KR100472478B1 (ko) 메모리 억세스 제어방법 및 장치
US6651152B1 (en) Microcomputer including download circuit controlling data download to plurality of memories
JPH0450625B2 (ko)
JPS61120396A (ja) マイクロ・プロセッサ
KR100690597B1 (ko) 이중모드 직접메모리접근을 지원하는 중앙처리장치를이용한 단일모드 직접메모리접근 구현 방법
KR950015104A (ko) 버스 감시기를 이용한 불가분 싸이클 지원방법
KR20020040150A (ko) 에스디램 컨트롤러
US20030172222A1 (en) Data-transmission control method
JPH09106674A (ja) 同期型ダイナミック半導体記憶装置
JP3866259B2 (ja) プロセッサ
JP4015160B2 (ja) プロセッサ、半導体装置及びメモリコントローラ
KR880011645A (ko) 비디오 서브 시스템
KR930010754A (ko) 공유자원 억세스 요구 제어장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130930

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20141001

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20151001

Year of fee payment: 12

EXPY Expiration of term