KR960003070B1 - 디스플레이 일체형 태블릿 장치 - Google Patents

디스플레이 일체형 태블릿 장치 Download PDF

Info

Publication number
KR960003070B1
KR960003070B1 KR1019930008761A KR930008761A KR960003070B1 KR 960003070 B1 KR960003070 B1 KR 960003070B1 KR 1019930008761 A KR1019930008761 A KR 1019930008761A KR 930008761 A KR930008761 A KR 930008761A KR 960003070 B1 KR960003070 B1 KR 960003070B1
Authority
KR
South Korea
Prior art keywords
detection
circuit
electrode
signal
coordinate
Prior art date
Application number
KR1019930008761A
Other languages
English (en)
Other versions
KR940006018A (ko
Inventor
다까오 다가와
겐고 다까하마
가즈나리 오까무라
노리또시 가꼬
Original Assignee
샤프 가부시끼가이샤
쯔지 하루오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP13068592A external-priority patent/JP2798552B2/ja
Priority claimed from JP28155992A external-priority patent/JP3051270B2/ja
Application filed by 샤프 가부시끼가이샤, 쯔지 하루오 filed Critical 샤프 가부시끼가이샤
Publication of KR940006018A publication Critical patent/KR940006018A/ko
Application granted granted Critical
Publication of KR960003070B1 publication Critical patent/KR960003070B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0441Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using active external devices, e.g. active pens, for receiving changes in electrical potential transmitted by the digitiser, e.g. tablet driving signals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0446Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Position Input By Displaying (AREA)

Abstract

내용 없음.

Description

디스플레이 일체형 태블릿 장치
제1도는 본 발명의 한 실시예에 따른 디스플레이 일체형 태블릿 장치의 좌표 검출 시스템을 도시한 블럭도.
제2도는 제1도에 도시된 제어 회로로부터 출력하는 주기적인 신호의 타이밍 챠트.
제3a도 및 제3b도는 제1도에 도시된 검출 신호 클램프 회로 및 영상 디스플레이 반전 신호 클램프 회로를 도시한 예시적인 회로도.
제4a도, 제4b도, 제4c도 및 제4d도는 제1도에 도시된 검출/보유 회로로서 피크 보유 회로의 예시적인 회로도.
제5a도 및 제5b도는 제1도에 도시된 검출/보유 회로로서 평균치 검출/보유 회로의 예시적인 회로도.
제6도는 오프셋 주입 회로를 갖고 있는 검출/보유 회로의 입ㆍ출력 특성을 도시한 그래프.
제7도는 x좌표 검출 신호로부터 잡음을 소거하는 단계에서 각 회로의 출력신호의 파형을 도시한 도면.
제8도는 x좌표 신호 및 y좌표 신호로부터 x좌표값과 y좌표값을 얻기 위한 논리 회로를 설명하는 도면.
제9도는 제1도와 상이한 좌표 검출 시스템을 도시한 블럭도.
제10a도 및 제10b도는 본 발명의 디스플레이 일체형 태블릿 장치에 사용하는 세그먼트 전극 구동 회로와 공통 전극 구동 회로의 등가 회로 및 전원 공급시스템을 도시한 도면.
제11도는 제10도에 도시된 전원 공급 시스템의 예를 도시한 도면.
제12도는 제11도에 도시된 예시적인 보정 신호 발생 회로 및 예시적인 보정 전압 발생 회로를 도시한 도면.
제13도는 예시적인 보정 신호 및 보정 전압을 도시한 도면.
제14a도, 제14b도 및 제14c도는 제11도와 상이한 전원 공급 시스템을 예시적으로 도시한 도면.
제15도는 디스플레이 일체형 태블릿 장치의 블럭도.
제16도는 제15도에 도시된 디스플레이 일체형 태블릿 장치의 영상 디스플레이 기간 및 좌표 검출 기간을 설명하는 도면.
제17a도, 제17b도 및 제17c도는 제15도에 도시된 디스플레이 일체형 태블릿 장치에서 세그먼트 전극(X) 또는 공통 전극(Y)와 검출 펜 사이의 부유 캐패시턴시, 검출 펜에 의해 얻어진 검출 신호, 및 검출 신호의 2진 신호를 도시한 도면.
제18도는 제15도에 도시된 디스플레이 일체형 태블릿 장치에 있어서 x좌표 검출 기간 동안에 세그먼트 전극(X)에 인가된 세그먼트 전극 주사 신호, 공통 전극에서의 전압, 및 유도 잡음 피크를 포함하는 예시된 검출 신호의 타이밍 챠트.
제19도는 제15도에 도시된 디스플레이 일체형 태블릿 장치에서 세그먼트 전극 구동 회로 및 공통 전극 구동 회로의 등가 회로도.
제20도는 제15도에 도시된 디스플레이 일체형 태블릿 장치에서 세그먼트 전극 주사 신호 및 공통 전극 주사 신호의 타이밍챠트.
제21도는 LCD 패널과 검출 펜 사이의 위치 관계를 설명하는 도면.
제22도는 LCD 패널의 등가 회로도.
제23도는 제22도에 도시된 회로를 간략하게 도시한 등가 회로.
제24도는 세그먼트 전극 주사가 한 클럭 펄스만큼 전진된 경우에 제23도에 도시된 회로의 상태를 도시한 도면.
제25도는 세그먼트 전극의 주사 개시시에 제23도에 도시된 회로의 상태를 도시한 도면.
제26도는 세그먼트 전극의 주사 종료시에 제23도에 도시된 회로의 상태를 도시한 도면.
제27도는 예시적인 x좌표 검출 신호를 도시한 도면.
제28도는 제1도의 각각의 부분에서의 파형을 도시한 타이밍챠트.
제29도는 지연 소자의 출력에 기초하여 뮤팅 제어를 실행하는 예시적인 회로도.
제30도는 제29도의 각각의 부분에서의 파형을 도시한 도면.
* 도면의 주요부분에 대한 부호의 설명
1 : LCD 패널 2 : 공통 전극 구동 회로
3 : 세그먼트 전극 구동 회로
4 : 404,554 및 614 : 보정 신호 발생 회로
5,500,510 : 보정 전압 발생 회로 6 : DC 전원 공급 회로
7,107 : 제어 회로 8 : 검출 펜
20 : 검출 신호 클램프 회로 21 : 검출 신호 증폭기
22 : X좌표 검출 신호 클램프 회로 23 : X좌표 신호 증폭기
24,31,33 : 검출/보유 회로 25 : 지연 소자
27,30 : 비교기 28 : Y좌표 검출 신호 클램프 회로
29 : Y좌표신호 증폭기
32 : 영상 디스플레이 반전 신호 클램프 회로
본 발명은 퍼스널 컴퓨터, 워드 프로세서 등에 사용하는 디스플레이 일체형 태블릿 장치에 관한 것이다.
컴퓨터 또는 워드 프로세서내에 손으로 쓴 문자 또는 도형을 입력하는 수단으로서, 정전 유도형 태블릿을 액정 디스플레이 상에 적층함으로써 형성되어, 문자 또는 도형이 기구로 기입함으로써 종이 위에 기입되어 있는 것처럼, 자체의 정전 유도형 태블릿 내로 문자 또는 도형의 입력을 수신할 수 있는 디스플레이 일체형 태블릿 장치가 실제로 사용되어 왔다. 그러나, 이러한 디스플레이 일체형 태블릿 장치에 있어서, 전극은 전극이 있는 분과 전극이 없는 부분 사이의 반사율 또는 투과율의 차이로 인해 디스플레이 스크린 상에 격자로서 관측되는데, 이것은 액정 디스플레이 스크린 상에 표시된 영상의 질을 열화시키는 원인이 되어 왔다.
상술된 결점이 없는 태블릿으로서, 최근에 제15도에 도시된 디스플레이 일체형 태블릿 장치가 아직 널리 공지되지는 않았지만 본 발명의 동일 발명자에 의해 제안되었다(일본국 특허 출원 제3-46751호 및 계류중인 미합중국 특허 출원 제07/849,733호). 상술된 장치는 종래 기술은 아니지만, 여기에서 본 발명의 이해를 돕기 위해 한 참고 자료로서 사용된 것이다.
상술된 디스플레이 일체형 태블릿 장치에 있어서, 전극은 동시에 액정 디스플레이(LCD)의 영상 디스플레이 전극 및 정전형 태블릿 장치의 좌표 검출 전극으로서 작용한다. 좌표 검출과 영상 디스플레이를 시분할 방식으로 실행하기 위해 태블릿 상의 지정 좌표가 검출되는 좌표 검출 기간, 및 영상이 제16도에 도시된 바와 같이 표시되는 영상 디스플레이 기간이 한 프레임 기간 동안에 제공된다.
제15도를 참조하면, LCD 패널(101)은 서로 직각으로 배열된 공통 전극(Y₁내지 Yn : 이하, 임의의 공통 전극은 Y로 표시됨)과 세그먼트 전극(X₁내지 Xn : 이하, 세그먼트 전극은 X로 표시됨) 사이에 액정을 배치함으로써 구성되는데, 공통전극(Y)와 세그먼트 전극(X)가 서로 교차하는 각각의 부분은 각각의 픽셀을 구성한다. 바꿔 말하면, n×m 도트 픽셀은 LCD패널(101)내에서 매트릭스로 배열된다.
상술된 디스플레이 일체형 태블릿 장치는 정전 유도형 태블릿을 액정 디스플레이 상이 적층함으로써 형성된 종래의 형태에 비하여 더욱 양호한 영상 표시로 눈에 보이지 않는 격자형 전극을 형성하는 장점 이외에도 액정 디스플레이 및 정전 유도형 태블릿으로서 전극 및 구동 회로를 동시에 사용함으로써 소형이면서 가볍게 설계할 수 있을 뿐만 아니라 비용을 절감할 수 있다는 장점을 갖고 있다.
상술된 디스플레이 일체형 태블릿 장치는 다음과 같이 동작한다. 공통 전극(Y)를 구동하는 공통 전극 구동 회로(102) 및 세그먼트 전극(X)를 구동하는 세그먼트 전극 구동 회로(103)은 스위칭 회로(104)를 경유하여 디스플레이 제어 회로(105) 및 검출 제어 회로(106)에 접속된다. 스위칭 회로(104)는 제어 회로(107)에 의해 제어되어, 디스플레이 제어 회로(105)로부터의 출력 신호를 영상 디스플레이 기간 동안에 공통 전극 구동 회로(102) 및 세그먼트 전극 구동 회로(103)에 출력하거나, 검출 제어 회로(106)으로부터의 출력신호를 좌표 검출 기간 동안에 공통 전극 구동 회로(102) 및 세그먼트 전극 구동 회로(103)에 출력한다.
스위칭 회로(104), 디스플레이 제어 회로(105), 검출 제어 회로(106) 및 제어 회로(107)이 제15도에서 블럭으로 분리되어 표시되었지만, 회로들은 실제로 LSI(Large Scale Integrated)회로 내에 집적된다. 그러므로, LSI는 실제 회로 배치에서는 엄격하게 이러한 블럭으로 구분될 수 없다.
상술된 영상 디스플레이 기간 동안에 있어서, 제어 회로(107)에서 세그먼트 전극 구동 회로(103) 및 스위칭 회로(104)로 출력하는 모드 신호(mode)는 영상 디스플레이 모드로 전환된다. 따라서, 세그먼트 전극 구동 회로(103)은 영상 디스플레아 모드를 선택하고, 스위칭 회로(104)는 디스플레이 제어 회로(105)로부터의 출력 신호를 선택하여 출력하기 위해 전환한다.
그 다음, 디스플레이 제어 회로(105)에서 시프트 데이타 출력 단자(S)로부터의 시프트 데이타(s), 반전 신호 출력 단자(FR)로부터의 반전 신호(fr), 클럭 출력 단자(CP1)로부터의 클럭 신호(cp1), 클럭 출력 단자(CP2)로부터의 클럭 신호(cp2), 및 데이타 출력 단자(D0 내지 D3)으로부터의 디스플레이 데이타(D0내지 D₃)을 출력한다.
상술된 클럭 신호(cp1)은 한 라인 내의 픽셀이 영상을 표시할 때의 기간을 가고 있는 클럭 신호이고, 신호는 클럭 신호(cp1o)로서 스위칭 회로(104)의 출력단자(CP10)를 경유하여 공통 전극 구동 회로(102)의 클럭 입력 단자(YCK) 및 세그먼트 전극 구동 회로(103)의 래치 펄스 입력 단자(XLP)에 출력된다. 특정 공통 전극(Y)를 선택하는 펄스 신호인 시프트 데이타(s)는 시프트 데이타(so)로서 스위칭 회로(104)의 출력 단자(SO)를 경유하여 클럭 신호(cp1o)와 동기해서 공통 전극 구동 회로(102)의 시프트 데이타 출력 단자(DIO1)에 입력된다.
시프트 데이타(so)가 공통 전극 구동 회로(102)에 입력될 때, 시프트 데이타(so)의 펄스 위치는 클럭 신호(cp1o)와 동기하여 시프트 레지스터내에 시프트되고, 공통 전극 구동 신호의 구동 펄스는 시프트 위치와 대응하여 공통 전극 구동 회로(102)의 출력 단자(O1 내지 On)으로부터 공통 전극(Y₂내지 Yn)에 인가된다. 공통 전극 구동 신호는 DC 전원 공급 회로(112)로부터 공급된 바이어스 전원(V0내지 V5)에 기초하여 발생된다.
상술된 클럭 신호(cp2)는 한 라인의 픽셀이 영상을 표시할 때의 기간 분할인 기간을 갖고 있는 클럭 신호이고, 신호는 클럭 신호(cp2o)로서 스위칭 회로(104)의 출력 단자(cp2o)를 경유하여 세그먼트 전극 구동 회로(103)의 클럭 입력 단자(XCK)에 입력된다.
영상 디스플레이 데이타(D0내지 D3)은 디스플레이 데이타(D0o내지 D3o)로서 스위칭 회로(104)의 출력 단자(D0O 내지 D3O)를 경유하여 세그먼트 전극 구동 회로(103)의 입력 단자(XD0 내지 XD3)에 입력된 다음, 클럭 신호(cp2o)와 동기하여 세그먼트 전극 구동 회로(103) 내의 레지스터 내로 연속적으로 들러간다. 한 하인의 픽셀에 대응하는 모든 영상 디스플레이 데이타가 입력된 경우에, 입력된 디스플레이 데이타는 래치 펄스 입력 단자(XLD)에 입력되는 클럭 신호(cp1o)의 타이밍에서 래치된다. 그 다음, 디스플레이 데이타에 대응하는 세그먼트 전극 구동 신호의 구동 펄스는 세그먼트 전극 구동 회로(103)의 출력 단자(O1 내지 On)에서 세그먼트 전극(X₁내지 Xn)으로 인가된다. 또한, 세그먼트 구동 신호는 DC 전원 공급 회로(112)로부터 공급된 바이어스 전원(V0내지 V5)에 기초하여 발생된다.
반전 신호(fr)은 영상 디스플레이 기간 동안에 전원 인가의 방향을 액정에 주기적으로 반전함으로써 전해로 인한 액정의 열화가능성을 방지하기 위한 신호이다. 반전 신호(fr)은 반전 신호(fro)로서 스위칭 회로(104)의 방전 신호 출력 단자(FRO)를 경유하여 공통 전극 구동 회로(102)의 반전 신호 입력 단자(YFR) 및 세그먼트 전극 구동 회로(103)의 반전 신호 입력 단자(XFR)에 입력된다.
그러므로, LCD 패널(101)의 픽셀 매트릭스는 상술된 공통 전극 구동 회로(102) 및 세그먼트 전극 구동 회로(103)에 의해 라인 순차로 구동되어 디스플레이 데이타(Do내지 D3)에 대응하는 영상을 LCD 패널(101)상에 표시한다.
상술된 좌표 검출 기간 동안에 있어서, 제어 회로(107)로부터 세그먼트 전극 구동 회로(103)및 스위칭 회로(104)로 출력되는 모드 신호(mode)는 좌표 검출 모드로 전환된다. 따라서, 세그먼트 전극 구동 회로(103)은 좌표 검출 모드를 선택하고, 스위칭 회로(104)는 검출 제어 회로(106)으로부터 출력신호를 선택하여 출력하기 위해 전환한다.
그 다음, 검출 제어 회로(106)에서 시프트 데이타 출력 단자(Sd)로부터의 시프트 데이타(sd), 반전 신호 출력 단자(FRd)로부터의 반전신호(frd), 클럭 출력 단자(CPld)로부터의 클럭 신호(cp1d), 클럭 출력 단자(CP2d)로부터의 클럭 신호(cp2d), 및 데이타 출력 단자(D0d 내지 D3d)로부터의 구동 데이타(D0d 내지 D3d)를 출력한다.
클럭 신호(cpld)는 하나의 공통 전극(Y) 또는 하나의 세그먼트 전극(X)가 주사되는 기간을 갖고 있는 클럭 신호이고, 신호는 클럭 신호(cp1o)로서 스위칭 회로(104)의 출력 단자(CP1O)를 경유하여 공통 전극 구동 회로(102)의 클럭 입력 단자(YCK) 및 세그먼트 전극 구동 회로(103)의 래치 펄스 입력 단자(XLP)에 입력된다. 한편, 특정 공통 전극(Y) 또는 세그먼트 전극(X)를 선택하는 펄스 신호인 시프트 데이타(sd)는 시프트 데이타(so)로서 상술된 클럭 신호(cpld)와 동기하여 스위칭 회로(104)의 출력 단자(SO)를 경유하여 공통 전극 구동 회로(102)의 시프트 데이타 입력 단자(DIO1)에 또는 세그먼트 전극 구동 회로(103)의 데이타 입력 단자(EIO1)에 입력된다.
그 다음, 상술된 것과 동일한 방식으로, 공통 전극 구동 회로(102)에 입력되는 시프트 데이타(so)의 펄스 위치는 클럭 신호(cp1o)와 동기하여 시프트 레지스터내에 시프트되고, 공통 전극 구동 신호(y1내지 yn ; 이하, 임의의 공통 전극 주사 신호는 y로 표시됨)의 주사 펄스는 시프트 위치에 대응하는 출력 단자(O1 내지 On)으로부터 공통 전극(Y1내지 Yn)으로 연속적으로 인가된다. 공통 전극 주사 신호(y)는 DC 전원 공급 회로(112)로부터 공급된 바이어스 전원(V0내지 V5)에 기초하여 발생된다.
한편, 좌표 검출 모드에서 존재하도록 선택되어진 세그먼트 전극 구동 회로(103)에 입력된 시프트 데이타(so)는 클럭 신호(cp1o)와 동기하여 시프트 레지스터내에 시프트되고, 세그먼트 전극 구동 신호(x1내지 xm; 이하, 임의의 세그먼트 전극 주사 신호는 x로 표시됨)의 주사 펄스는 시프트 위치에 대응하는 출력 단자(O1 내지 Om)으로부터 세그먼트 전극(X1내지 Xm)으로 연속적으로 인가된다.
세그먼트 전극(X)가 시프트 데이타(so)와 클럭 신호(cp1o)에 기초하여 주사된 경우에 대해 설명되었지만, 세그먼트 전극(X)는 다음 방식으로 주사될 수 있다. 즉, 세그먼트 전극 주사 신호(X)는 검출 제어 회로(106)으로부터 출력되는 구동 데이타(D0d 내지 D3d)의 소정의 비트가 시프트 데이타(sd)로서 사용되고 클럭 신호(cp2d)가 싱크 신호로서 사용되는 동안에 세그먼트 전극 구동 회로(103)의 출력 단자(O1 내지 Om)으로부터 세그먼트 전극(X1내지 Xm)으로 출력된다.
상기 경우에 있어서, 클럭 신호(cp2d)는 세그먼트 전극(X)가 주사되는 기간을 갖고 있는 클럭 신호이고, 신호는 클럭 신호(cp2o)로서 스위칭 회로(104)이 출력 단자(CP2O)를 경유하여 세그먼트 전극 구동 회로(103)의 클럭 입력 단자(XCK)에 입력된다.
구동 데이타(D0O 내지 D3d)는 구동 데이타(D0d 내지 D_O)로서 스위칭 회로(104)의 출력 단자(D0O 내지 D3O)를 경유하여 세그먼트 전극 구동 회로(103)의 입력단자(XD0 내지 XD3)에 입력된 다음, 클럭 신호(cp2o)와 동기하여 세그먼트 구동 회로(103)의 레지스터 내로 연속적으로 들어간다. 그 다음, 상술된 구동 데이타에 대응하는 세그먼트 전극 주사 신호(X1내지 Xm)의 주사 펄스는 세그먼트 전극 구동 회로(103)의 출력 단자(O1 내지 Om)으로부터 세그먼트 전극(X1내지 Xm)으로 출력된다. 또한, 세그먼트 전극 주사 신호(X)는 DC 전원 공급 회로(112)로부터 공급된 바이어스 전원(V0내지 V5)에 기초하여 발생된다.
세그먼트 전극 구동 회로(103)의 출력 단자(EIO2)는 시프트 레지스터의 최종단의 출력 단자이고, 출력 단자(EIO2)는 제18도에 도시된 시프트 데이타(sd)와 동일한 펄스폭을 갖고 있는 펄스 신호(seio2)를 출력한다.
또한, 세그먼트 전극 주사 신호(x)는 DC 전원 공급 회로(112)로부터 공급된 바이어스 전원(V0내지 V5)에 기초하여 발생된다.
제20도는 상술된 디스플레이 일체형 태블릿 장치의 좌표 검출 기간 동안에서의 주사 신호를 도시한 타이밍 챠트이다. 좌표 검출 기간은 x좌표 검출 기간 및 후속하는 y좌표 검출 기간으로 분리된다. x좌표 검출 기간 동안에 있어서, 세그먼트 전극 주사 신호(x)의 주사 펄스는 세그먼트 전극(X)에 연속적으로 인가된다. y좌표 검출 기간 동안에 있어서, 공통 전극 주사 신호(y)의 주사 펄스는 공통 전극(Y)에 연속적으로 인가된다.
상기의 경우에 있어서, 주사될 세그먼트 전극(X) 또는 공통 전극(Y)중의 한 전극에 대한 세그먼트 전극 주사 신호(x) 또는 공통 전극 주사 신호(y)의 주사 펄스 전압(이하, 전압은 "주사 전압"이라 함)은 DC 전원 공급 회로(112)로부터 공급된 바이어스 전원(V5)에서 세트된다. 한편, 주사되지 않을 세그먼트 전극(X) 또는 공통 전극(Y)중의 한 전극에 대한 세그먼트 전극 주사 신호(x) 또는 공통 전극 주사 신호(y)의 주사 펄스 전압(이하, "비 주사 전압"이라 함)은 DC전원 공급 회로(112)로부터의 공급된 바이어스 전원(V1)에서 세트된다.
상술된 주사 신호(V5)를 인가함에 따라, 전압은 제17a도에 도시된 바와 같은 세그먼트 전극(X) 또는 공통 전극(Y)와 검출 펜(108) 사이의 부유 캐패시턴스로 인해 제17b도에 도시된 바와 같은 지정 좌표 검출 펜(이하, 단지 "검출 펜"이라 함)에서 유도된다. 검출 펜 (108)에서 유도된 전압은 증폭기(109)에서 증폭된 다음에 제17c도에 도시된 바와 같이 2진 신호로 변환되어 x좌표 검출 회로(110) 및 y좌표 검출 회로(111)에 입력된다.
x좌표 검출 회로(110) 및 y좌표 검출 회로(111)은 주사 전압 신호(V5)가 인가된 시간으로부터, 유도 전압이 증폭기(109)로부터의 출력 및 제어 회로(107)로부터의 타이밍 신호에 기인하여 피크를 얻는 시간까지의 기간(T)를 검출함으로써 검출 펜(108)에 의해 지정된 위치의 x좌표값 또는 y좌표값을 검출한다.
제21도는 LCD 패널(101)과 검출 펜(108) 사이의 위치 관계를 도시한 도면이다. LCD 패널(101)을 검출 펜(108)로 직접 터치하는 경우에, 스트레스가 편광자(114)과 LCD 폐쇄 유리판(115)에 인가되어 LCD 패널(101)의 투과율을 변조시키므로, 소위 뉴튼 링형 패턴이 나타난다. 그러므로, 유리 또는 아크릴 수지와 같은 투명 보호판은 LCD 패널(101)과 검출 펜 (108) 사이에 배치되어 LCD 패널(101)상에 어떠한 스트레스도 인가하지 못하도록 공기 갭(117)을 제공한다.
그러나, 제21도에 도시된 디스플레이 일체형 태블릿 구성에 있어서, LCD 패널(101) 상으로의 스트레스는 방지될 수 있지만, 투명 보호판(116)이 스트레스에 의해 상당히 변형되어, 공통 전극(Y) 뿐만 아니라 세그먼트 전극(X)(이하, 단지"주사 전극"이라 함)와 검출 펜 (108)의 검출 전극(113) 사이의 거리를 크게 변화시킨다. 이러한 디스플레이 일체형 태블릿 장치에 있어서, 좌표 검출은 정전 유도 현상의 장점을 취하여 실행된다. 그러므로, 검출 펜(108)의 출력은 주사 전극(X 및 Y)와 검출 전극(113) 사이의 거리에 반비례적으로 변화한다.
그러므로, 검출 펜 (108)의 아날로그 출력이 검출 펄스를 얻기 위해 고정된 임계값을 갖는 2진 신호로 변환되는 통상의 시스템에 있어서는 확실한 검출 펄스가 낮은 신호 대 잡음비를 갖고 있는 검출 신호에 얻어질 수 없다는 문제점을 갖는다.
상기 경우에 있어서, 제22도에 도시된 바와 같이 공통 전극이 전압(V0)에서 고정되고 세그먼트 전극이 전압(V0)에서 전압(V5)로 변화하고 다시 전압(V0)으로 변화하는 전압을 수신하는 x좌표 검출 기간 동안에 LCD 패널(101)의 전기적인 등가회로가 제공될 수있다. rcd1내지 rcdn은 공통 전극 구동 회로(102)의 내부 저항값이고, rsd1내지 rsdn은 세그먼트 전극 구동 회로(103)의 내부 저항값이며, rc1.1내지 rsn.m은 공통 전극의 저항값이고, rs1.1내지 rsn.m은 세그먼트 전극의 저항값이며, 각각의 C1.1내지 Cn.m은 세그먼트 전극의 저항값이며, 각각의 C1.1내지 Cn.m은 LCD의 한 픽셀의 캐패시턴스이다.
상기 경우에 있어서, 저항값(rs1.1내지 rsn.m)을 무시하고 rc1.1=rc1.2=…=rcn.m=rc, rcd₁=rcd₂=…=rcdn=rcd, C1.1=C1.2=…=Cn.m=C, 및 rsd₁=rsd₂=…=rsdm=rsd라고 가정함으로써, 제22도에 도시된 등가 회로는 제23도에 도시된 바와 같이 더 간단해질 수 있다.
제23도를 참조하면, 전압(V0)이 인가된 세그먼트 전극의 각각의 캐패시터는 전하가 없고, 전압(V5)가 인가된 세그먼트 전극의 각각의 캐패시터는 (V5-V0)/n/C의 전하를 갖고 있다. 전압(V5)는 제23도의 4개의 세그먼트 전극에 동시에 인가된다.
세그먼트 전극의 주사가 제 23도에 도시된 상태에서 한 클럭 펄스만큼 진행하면, 제24도에 도시된 상태가 얻어진다. 따라서, 전위가 전압(V5)에서 전압(V5)으로 변화된 세그먼트 전극(X)의 캐패시터를 통해 방전 전류가 형성된다. 한편, 전위가 전압(V0)에서 전압(V5)로 변환된 세그먼트 전극(X)의 캐패시터를 통해 충전 전류가 형성된다. rc/n이 rsd에 비해 무시될 수 있기 때문에, 상술된 충.방전 전류는 공통 구동기내로 흐르지 않는다.
그러나, 제25도에 도시된 바와 같이, 캐패시터의 충.방전 전류는 세그먼트 전극(X)[전압(V5)는 공통 전극 구동 회로(102에 가장 가까운 세그먼트 전극(X₁)에만 인가됨]의 주사를 시작할때에 공통 전극 구동 회로(102)내로 흐르므로, 공통 전압 구동 회로(102)의 출력 임피던스 때문에 전압 강하가 발생한다. 이러한 전압 강하는 전체의 공통 전극상에 중첩된다.
공통 전극의 저항으로 인한 전압 강하는 제26도에 도시된 바와 같이 세그먼트 전극(X)[전압(V5)는 공통 전극 구동 회로(102)로부터 가장 먼 세그먼트 전극(Xm)에만 인가됨]의 주사를 종료할때에 부가적으로 중첩되므로, 주사 개시시에 비해 주사 종료시에 증가된 잡음량이 발생한다.
제21도에 도시된 LCD패널(101), 투명 부호판(116), 및 검출 펜(108)의 배치에 있어서, 검출 펜(108)의 검출 전극(113)과 공통 전극 사이의 정전 결합력은 강하고, 검출 전극(113)과 세그먼트 전극 사이의 정전 결합력은 매우 약하다. 그러므로, 공통 전극상에 중첩된 잡음은 큰 영향을 미친다. 검출 펜(108)의 아날로그 출력이 좌표 펄스를 얻기 위해 고정된 임계값을 갖는 2진 신호로 변환되는 통상의 시스템에 있어서, 세그먼트 전극을 주사시에 검출 펜(108)에서 유도된 검출 신호는 제27도에 도시된 바와 같이 신호 대 잡음비가 절감된다.
또한, 상기의 사실은 x좌표값을 검출하는 확실한 좌표 펄스가 얻어질 수 없다는 문제를 초래한다.
상술된 정전 유도형 태블릿에 있어서, 검출 펜(108)의 검출 신호는 DC 성분이 손실된 신호로 얻어진다. 정전 유도형 태블릿을 사용하는 디스플레이 일체형 태블릿 장치내의 검출 펜의 출력에 있어서, LCD 영상 디스플레이 극성 반전 펄스, y축 검출 펄스, 및 x축 출력 펄스는 영상 디스플레이 기간, y축 검출 기간, 및 x축 검출 기간 동안에 각각 아날로그 신호로 얻어질 수 있다. 그러므로, x좌표 지연 회로(110)과 y좌표 검출 회로(111)의 용량성이 결합으로 인해 저주파수 성분의 지연이 발생하고, 각각의 펄스는 다른 펄스에 저주파수 간섭 현상을 일으켜서 좌표 검출시에 에러를 초래한다.
제18도는 x좌표 검출 기간 동안에 LCD 패널(101)의 세그먼트 전극(X)에 인가된 세그먼트 전극 주사 신호(x), 및 검출 펜 (108) 또는 증폭기(109)로부터의 출력 신호의 파형을 도시한 타이밍챠트이다. 제19도는 x좌표 검출 기간 동안에 공통 전극 구동 회로(102) 및 세그먼트 전극 구동 회로(103)의 등가 회로를 도시한 도면이다.
제19도를 참조하면, 세그먼트 전극 구동 회로(103) 내의 스위치 장치(S₁,S₂,…,Sm)은 주사 전압(V5)를 각각의 세그먼트 전극(X)에 연속적으로 인가하고, 공통 전극 구동 회로(102)내의 스위치 장치(S₁′,S₂′,…, Sm′)는 각각의 공통 전극(Y)에 주사 전압(V5) 를 연속적으로 인가한다. 스위치 장치는 CMOS(Complementary Metal Oxide Semiconductor) 실리콘 게이트 회로로 각각 구성된다.
저항기(rc1,rc5,rs1및 rs5)는 온 저항기이다.
상술된 세그먼트 전극 구동 회로(103)내의 스위치 장치(S₁,S₂,…,Sm-1,Sm)은 S₁에서 Sm까지 순서대로 전압(V5)로 전환된다. 그러므로, 제18도에 도시된 바와 같이, 세그먼트 전극 주사 신호(x)의 주사 전압 (V5)는 LCD 패널(101)의 한단부에 배치된 세그먼트 전극(X₁)에서 다른 단부에 배치된 세그먼트 전극(Xm)까지 순서대로 세그먼트 전극(X)에 인가된다. 제19도를 참조하면, 스위치 장치(S₂,S₃,및 S₄)는 전압(V5)로 전환되어 주사 전압을 세그먼트 전극(X₂,X₃, 및 X₄)에 인가하고, 다른 스위치 장치(S1,S5,...,Sm은 전압(V₁)로 전환되어 비주사 전압을 세그먼트 전극(X1,X5,…,Xm)에 인가한다.
세그먼트 전극(X)가 상술된 방식으로 주사되는 경우에, 제17b도의 파형에 의해 도시된 전압은 검출 펜(108)의 검출 전극에서 유도된다. 유도 전압은 증폭기(109)에서 증폭된 다음에, 제17(c)도의 파형에 의해 도시된 2진 신호로 변환된다. 그다음, 유도 전압의 피크 시간(T)는 검출 펜(108)의 팁 단부에 의해 지정된 x좌표값을 계산하기 위해 얻어진 2진 신호의 상승 시간(T₁) 및 하강 시간(T₂)로부터 얻어진다.
세그먼트 전극 주사를 통해 실제로 얻어진 유도 전압은 제18도의 파형(d)로 도시도된 파형을 갖는다. 여기에서 잡음 성분(F 및 R)은 주사 개시시와 주사 종료시에 검출된다.
제18도는 가능한 한 좁은 2진 펄스를 얻기 위해 증폭기(109)의 증폭단에서 제18도의 파형(d)에 의해 도시된 바와 같은 유도 전압 신호(이하, "검출 신호"라함)를 2번 미분함으로써 얻어진 파형(e)를 도시한 도면이다.
검출 펜(108)이 LCD 패널(101)상에 배치되어 있는 경우 검출 펜(108)에서 유도된 전압된 제18도에 도시된 파형(c)와 같은 파형을 이상적으로 갖고 있다. 제15도, 제17a도 및 제19도에 도시된 바와 같이, 공통 전극(Y)의 경우에서와 같이 검출 펜(108)에 근접한 상부 부분에 배치된 전극을 주사하고 있는 경우에 이상적인 파형 신호인 검출 신호가 얻어질 수 있다.
그러나, 세그먼트 전극(x)의 경우에서와 같이 검출 펜(108)과 원거리인 하부 위치에 배치된 전극을 주사하는 경우에는, 제18도에 파형(d)로 도시한 바와 같이 전극 주사 신호에 기초하여 형성된 피크(S ; 이하, "검출 피크"라 함) 이외에 검출 펜(108)에 근접하여 배치된 전극(공통 전극: Y)에서 유도된 전압으로 인해 불필요한 유도 잡음 피크(F 및 R ; 이하, "유도 잡음 피크"라 함)가 유도되는 검출 신호가 얻어진다.
그러므로, LCD 패널(101)의 종단부에 배치된 세그먼트 전극(X₁)에 근접한 위치 또는 세그먼트 전극(Xm)에 근접한 위치를 주사하는 경우에는, x 좌표 검출 기간 동안의 주사를 개시 또는 종료할때 검출 신호의 피크(S)가 발생한다. 그러므로, 유도 잡음 피크(F) 또는 잡음 피크(R)는 검출 신호의 피크(S)와 중첩되어 검출 펜의 팁 단부에 의한 x좌표의 검출시의 정확도를 떨어뜨리는 문제점을 발생시킨다.
상술한 유도 잡음 피크(F 및 R)는 다음과 같이 나타난다.
제19도에 도시된 바와 같이, 온 저항기(rc1및 rc5=1㏀)의 저항 및 공통 전극(Y)의 전극 저항(r)이 크기 때문에, 세그먼트 전극 구동 회로(10)의 스위치장치(S₁,S₂,…,Sm)을 전압(V5)로 연속적으로 전환시키면서 하부의 세그먼트전극(X)가 주사될때, 예를들어 세그먼트 전극(X₂,X₃,및 X₄)가 주사될때, 세그먼트 전극(X₂,X₃,및 X₄)에 인가된 주사 전압에 의해 발생된 전류( i )는 제19도에 화살표로 도시한 바와 같이 세그먼트 전극(X)와 공통 전극(Y)사이의 부유 캐패시턴스(C=약 10pF/㎟)에 의해 세그먼트 전극(X₂,X₃,및 X₄)를 통과한 다음, 세그먼트 전극 구동 회로(103) 내부의 온 저항기(rs5)에 의해 DC 전원 공급 회로(112)로 흐른다.
그러므로, 비주사 전압(V₁)이어야만 하는 공통 전극(Y)의 전압은 제18도에 파형(a)로 도시한 바와 같이 세그먼트 전극(X)의 주사 전압(V5)(하부측 전압)으로 약간 시프트된다.
그러므로, 검출 펜(108)이 제19도에 도시된 상태로 LCD 패널(101)에 근접하도록 밀어 넣어질 경우, 검출 펜(108)의 검출 전극에서 유도된 검출 신호의 피크(S)이외에제 18도에 파형(a)로 도시한 바와 같이 공통 전극(Y)에서 유도된 전압에 기인하는 제18도의 파형(b)로 도시한 바와 같이 파상(wavy)유도 잡음의 피크(F 및 R)을 포함하는 제18도의 파형(d)로 도시된 바와 같은 전압이 유도된다.
상부에 배치된 공통 전극(Y)가 검출 펜(108)의 검출 전극과 마주보고 있다는 사실과 대조적으로, 하부에 배치된 세그먼트 전극(X)는 공통 전극(Y)에 기인한 갭만큼 떨어진 상태에서 검출 펜(108)의 검출 전극과 마주보고 있다. 그러므로, 검출 펜(108)의 검출 전극과 공통 전극(Y)사이에 미치는 정전 결합력은 세그먼트 전극(X)와 검출 전극 사이에 미치는 정전 결합력보다 상당히 크다.
그러므로, 하한 전압측으로 시프트된 공통 전극(Y)의 전압이 제18도의 파형(a)로 도시한 바와 같이 상당히 작다는 사실에도 불구하고, 약간의 전압 변화에 기초하여 검출 전극에서 유도된 전압은 검출 신호의 피크(S)의 레벨과 동일한 레벨이다.
검출 펜(108)이 LCD 패널(10)의 중앙에 배치된 경우, 유도 잡음의 피크(F 및 R)는 제18도의 파형(d)로 도시한 바와 같이 검출 신호의 피크(S)와 분리할 수 있어서, 유도 잡음의 피크(F 및 R)는 적은 영향을 미친다.
그러나, 검출 펜(108)이 세그먼트 전극(X₁) 또는 세그먼트 전극(Xm)에 근접하여 배치된 경우, 검출신호의 피크(S) 및 유도 잡음의 피크(F 및 R)은 서로 중첩되어, 검출 신호의 피크(S)는 복잡하게 찌그러진 파형을 발생시키게 된다. 그러므로, 검출 신호가 2진 신호로 변환된 경우일지라도, 검출 펜(108)의 팁의 정확한 x좌표가 검출되지 않을 수 있다.
특히, 유도 잡음의 피크(R)은 검출 신호의 피크(S)의 극성과 반대 극성을 갖고 있다. 따라서, 검출 펜(108)이 세그먼트 전극(Xm)에 근접하여 배치된 경우, 반대 극성을 갖는 검출 신호의 피크(S)및 유도 잡음의 피크(R)은 서로 중첩되어 검출 신호의 피크(S)의 레벨을 떨어뜨리므로, 좌표 검출의 정확도를 상당히 감소시킨다. 극단적인 경우에, x좌표값은 검출되지 않을 수 있다.
본 발명은 상술한 단점을 실질적으로 해결하려는 관점에서 개발되었다. 따라서, 본 발명의 제1목적은, 검출 펜의 검출 전극과, 세그먼트 전극 및 공통 전극들간의 간격이 변화하는 경우일지라도 안정한 전극 검출을 행하고, 주사의 종료시에 발생하는 검출 펜으로부터의 출력 신호에 발생되는 잡음 성분을 소거하며,상술한 출력 신호의 소정의 좌표 검출 펄스가 갖고 있는 다른 펄스의 가능한 간섭을 방지할 수 있는, 좌표 검출 정확도가 높은 디스플레이 일체형 태블릿 장치를 제공하기 위한 것이다.
상술한 제1목적을 달성하기 위해서는, 세그먼트 전극과 공통 전극사이에 서로가 직각을 이루도록 교차하여 배치된 디스플레이 매체를 갖고 있고, 듀티율(duty ratio) 제어형 구동 방법에 의해 구동되는 디스플레이 패널, 디스플레이 패널의 공통 전극 및 검출 펜과 정전적으로 결합된 전극을 검출 펜의 팁에 갖는 검출펜, 세그먼트 전극을 구동시키기 위한 세그먼트 전극 구동 회로, 공통 전극을 구동시키기 위한 공통 전극 구동 회로, 영상을 표시하는 기간중에 세그먼트 전극 구동 회로 및 공통 전극 구동 회로를 제어함으로써 디스플레이 패널상에 영상을 표시하기 위한 디스플레이 제어 회로, 주사 전압을 세그먼트 전극에 연속적으로 인가함으로써 디스플레이 패널의 검출 펜을 순차적으로 주사하기 위해 세그먼트 전극 구동 회로를 제어하고, 제 1주사 기간과 제 2주사 기간으로 구성된 좌표 검출 기간중에 주사 전압을 공통 전극에 연속적으로 인가함으로써 공통 전극을 순차적으로 주사하기 위해 공통 전극 구동 회로를 제어하기 위한 검출 제어 회로, 검출 펜의 출력 신호 발생 타이밍과 세그먼트 전극의 주사 타이밍에 따라서 검출 펜의 팁에 의해 디스플레이 패널상에 지정된 x좌표값을 검출하기 위한 x좌표 검출 회로, 및 검출 펜의 검출 신호 발생 타이밍과 공통 전극의 주사 타이밍에 따라서 검출 펜의 팁에 의해 디스플레이 패널상에 지정된 y좌표값을 검출하기 위한 y좌표 검출 회로를 포함하는 디스플레이 일체형 태블릿 장치가 제공되는데, 검출 제어 회로는 세그먼트 전극과 공통 전극 중에서 검출 펜에 근접하여 배치되는 전극이 제 1주사 기간중에 주사되고, 다른전극이 제 1주사 기간 다음의 제 2주사 기간중에 주사되도록 세그먼트 전극 구동 회로 및 공통 전극 구동 회로를 제어할 수 있고, 디스플레이 일체형 태블릿 장치가 공통 전극과 검출 펜들 중 한 전극의 전압 변화량을 검출/보유하기 위해 검출 펜으로부터의 출력 신호를 수신하고 공통 전극과 세그먼트 전극들 중 한 전극의 전압 변화량에 대응하는 기준 신호를 제 1주사 기간중에 출력하는 검출 회로를 포함하고, x좌표 검출 회로 및 y좌표 검출 회로 중에서, 세그먼트 전극 및 공통 전극의 다른 전극에 관련되는 좌표 검출 회로가 검출 펜으로부터의 출력 신호의 좌표 검출 펄스를 검출 회로부터의 기준 신호에 기초하여 검출하도록 동작한다. 또한, 세그먼트 전극과 공통 전극 사이에 서로가 직각을 이루도록 교차하여 배치된 디스플레이 매체를 갖고 있고, 듀티율 제어형 구동 방법에 의해 구동되는 디스플레이 패널, 디스플레이 패널의 공통 전극 및 세그먼트 전극과 정전적으로 결합된 전극을 전자 펜의 팁에 갖는 검출 펜, 세그먼트 전극을 구동시키기 위한 세그먼트 전극 구동 회로, 공통 전극을 구동시키기 위한 공통 전극 구동 회로, 영상을 표시하는 기간중에 세그먼트 전극 구동 회로 및 공통 전극 구동 회로를 제어함으로써 디스플레이 패널상에 영상을 표시하기 위한 디스플레이 제어 회로, 주사 전압을 세그먼트 전극에 연속적으로 인가함으로써 디스플레이 패널의 세그먼트 전극을 순차적으로 주시하기 위해 세그먼트 회로를 제어하고, 좌표 검출 기간중에 주사 전압을 공통 전극에 연속적으로 인가함으로써 공통 전극을 순차적으로 주사하기 위해 공통 전극 구동 회로를 제어하기 위한 검출 제어 회로, 검출 펜의 출력 신호 발생 타이밍과 세그먼트 전극의 주사 타이밍에 따라서 검출 펜의 팁에 의해 디스플레이 패널상에 지정된 x좌표값을 검출하기 위한 x좌표 검출 회로, 및 검출 펜의 출력 신호 발생 타이밍과 공통 전극의 주사 타이밍에 따라서 검출 펜의 팁에 의해 디스플레이 패널상에 지정된 y좌표값을 검출하기 위한 y좌표 검출 회로를 포함하는 디스플레이 일체형 태블릿 장치가 제공되는데, 디스플레이 일체형 태블릿 장치는 세그먼트 전극과 공통 전극의 전압 변화량을 검출/보유하기 위해 검출 펜으로부터의 출력 신호를 수신하고 세그먼트 전극과 공통 전극의 전압 변화에 대응하여 영상 디스플레이 기간중에 기준 신호를 출력하는 검출 회로를 포함하고, x좌표 검출 회로 및 y좌표 검출 회로는 검출 펜으로부터의 출력 신호의 좌표 검출 펄스를 검출 회로로 부터의 기준 신호에 기초하여 검출하도록 동작한다.
x좌표 검출 회로 또는 y좌표 검출 회로는 검출 펜으로부터의 출력 신호의 좌표 검출 펄스를 검출/보유하고 검출 신호를 출력하는 검출 회로, 검출 회로로부터의 검출 신호를 특정한 기간동안 지연시키기 위한 지연 회로 및 지연 회로로부터의 검출 신호 및 검출 펜으로부터의 출력 신호를 합성하기 위한 신서사이즈 회로를 포함하므로, 검출 신호의 좌표 검출 펄스의 피크에 따른 잡음을 억제한다.
더욱이, 각각의 x좌표 검출 회로 및 y좌표 검출 회로는 영상 디스플레이 기간중에 발생된 검출 펜으로부터의 검출 신호, 세그먼트 전극 주사 기간 중에 발생된 검출 펜으로부터의 검출 신호 또는 공통 전극 주사 기간 중에 발생된 검출 펜으로부터의 검출 신호인 상이한 신호들 중 1개의 신호를 수신하기 위해 영상 디스플레이 기간, 세그먼트 전극 주사 기간 , 또는 공통 전극 주사 기간과 동기하여 각각 동작하는 3개의 클램프 회로를 포함하므로, 검출 펜으로부터의 출력 신호에 포함된 시간의 변화에 관련하여 연속적으로 형성되는 디스플레이 전압 반전 펄스, x좌표 검출 펄스와 y좌표 검출 펄스 사이에서 x좌표 검출 회로 및 y좌표 검출 회로에서 발생할 수 있는 상호 간섭 현상을 방지할 수 있다.
상술한 장치에 따르면, 세스먼트 전극 또는 공통 전극 중에서 검출 펜 측에 배치된 전극은 좌표 검출 기간의 제1주사 기간중에 검출 제어 회로의 제어하에 주사된다. 이때, 상기 기간중에, 검출 펜으로부터의 출력 신호는 일단의 전압 변화량을 검출/보유하고, 일단의 전극의 전압 변화량에 따라서 기준 전압을 출력시키도록 검출 회로에 입력된다. 그 다음, 검출 펜으로부터의 출력 신호의 좌표 검출 펄스는 x좌표 검출 회로 및 y좌표 검출 회로 이외의 다른 일단의 전극에 관련된 좌표 검출 회로에 의해 검출 회로로부터의 기준 신호에 기초하여 검출된다.
상술한 방법에 있어서, 일단의 전극을 주사시에 일단의 전극의 전압 변화량에 따른 기준 신호에 기초하여, 검출 펜으로부터의 검출 신호에 포함된 좌표 검출 펄스는 다른 일단의 전극에 관련된 좌표 검출 회로에 의해 검출된다.
그러므로, 검출 펜과 세그먼트 전극 또는 공통 전극 사이의 거리 변화로 인한 검출 펜으로부터의 출력 신호의 레벨 변화는 상술한 기준 신호에 의해 보정될 수 있다.
더욱이, 상술한 장치에 따르면, 영상 디스플레이 기간중에 발생된 검출 펜으로부터의 출력 신호는 세그먼트 전극 및 공통 전극의 전압 변화량에 따라서 기준 신호를 출력하는 검출 회로에 입력된다. 이때, 세그먼트 전극 및 공통 전극의 전압 변화량에 따른 기준 신호에 기초하여, 좌표 검출 기간중에 발생된 검출 펜으로부터의 검출 신호에 포함된 좌표 검출 펄스는 x좌표 검출 회로 및 y좌표 검출 회로에 의해 검출된다.
더욱이, 상술한 장치에 따르면, 검출 펜으로부터의 출력 신호에 포함된 좌표 검출 펄스는 x좌표 검출 회로 또는 y좌표 검출 회로의 검출 회로에 의해 검출/보유된다. 이때, 검출 회로로부터의 검출 신호는 지연 회로에 의해 특정한 기간 동안 지연된다. 그 다음, 지연 회로로부터의 검출 신호 및 검출 펜으로부터의 출력 신호는 신서사이즈 회로에 의해 합성된다.
그러므로, 상술한 검출 신호레 포함된 좌표 검출 펄스의 피크에 따른 잡음이 억제된다.
더욱이, 상술한 장치에 따르면, 영상 디스플레이 기간중에 발생된 검출 펜으로부터의 검출 신호는 영상 디스플레이 기간과 동기하여 동작하는 클램프 회로에 의해 수신된다. 더욱이, 세그먼트 전극 주사 기간중에 발생된 검출 펜으로부터의 출력 신호는 세그먼트 전극 주사 기간과 동기하여 동작하는 클램프 회로에 의해 수신된다. 그러나, 공통 전극 주사 기간 동안에 발생된 검출 펜으로부터의 출력 신호는 공통 전극 주사 기간과 동기하여 동작하는 클램프 회로에 의해 수신된다.
그러므로, 검출 펜으로부터의 출력 신호에 시변 연속 형태로 발생된 신호에 포함된 영상 디스플레이 전압 반전 펄스, x좌표 검출 펄스, 및 y좌표 검출 펄스는 x좌표 검출 회로와 y좌표 검출 회로간의 간섭 현상이 방지된다.
본 발명의 제2목적은 검출 펜의 검출 전극으로 유도 잡음의 검출을 방지함으로써 좌표 검출의 정확도를 증가시킬 수 있는 디스플레이 일체형 태블릿 장치를 제공하기위한 것이다.
상술한 제2의 목적을 달성하기 위해서는, 세그먼트 전극과 공통 전극 사이에 서로가 직각을 이루도록 교차하여 배치된 디스플레이 매체를 갖고 있고, 듀티율 제어형 구동 방법에 의해 구동되는 디스플레이패널, 디스플레이 패널의 공통 전극 및 세그먼트 전극과 정전적으로 결합된 전극을 전자 펨의 팁에 갖는 검출 펜, 세그먼트 전극을 구동시키기 위한 세그먼트 전극 구동 회로, 공통 전극을 구동시키기 위한 공통 전극 구동 회로, 영상을 표시하는 기간중에 세그먼트 전극 구동 회로 및 공통 전극 구동 회로를 제어함으로써 디스플레이 패널상에 영상을 표시하기 위한 디스플레이 제어 회로, 주사 전압을 세그먼트 전극에 연속적으로 인가함으로써 디스플레이 패널의 세그먼트 전극을 순차적으로 주사하기 위해 세그먼트 검출 제어 회로를 제어하고, 좌표 검출 기간 중에 좌표 전압을 공통 전극에 연속적으로 인가함으로써 공통 전극을 순차적으로 주사하기 위해 공통 전극 구동 회로를 제어하기 위한 검출 제어 회로, 검출 펜의 출력 신호 발생 타이밍과 세그먼트 전극의 주사 타이밍에 따라서 검출 펜의 팁에 의해 디스플레이 패널상에 지정된 x좌표값을 검출하기 위한 x좌표 검출 회로, 및 검출 펜의 검출 신호 발생 타이밍과 공통 전극의 주사 타이밍에 따라서 검출 펜의 팁에 의해 디스플레이 패널상에 지정된 y좌표값을 검출하기 위한 y좌표 검출 회로를 포함하는 디스플레이 일체형 태블릿 장치가 제공되는데, 디스플레이 일체형 태블릿 장치는 검출 펜과 원거리인 하부에 배치된 전극에 인가된 주사 전압으로 인해 감출 펜에 근접하게 상부에 배치된 전극에서 유도된 전압을 소거하기 위해 보정 전압을 발생하기 위한 보정 전압 발생 수단을 포함하고, 전극은 세그먼트 전극 및 공통 전극들 중 한 전극 및 다른 한 전극이므로, 보정 전압 발생 수단에 의해 발생된 보정 전압을 하부에 배치된 전극이 주사될 때의 기간 중에 상부에 배치된 전극에 인가함으로써 상부에 배치된 전극에서 유도된 전압을 소거한다.
보정 전압 발생 수단은, 내부 메모리에서, 하부 전극에 인가된 주사 전압으로 인해 상부 전극에서 유도된 신호 파형의 반전된 파형을 나타내는 디지탈 보정 데이타를 저장하고, 보정 데이타를 보정 신호로서 출력시키기 위해 보정 데이타를 판독하는 보정 신호 발생 회로, 및 보정 신호 발생 회로로부터의 보정 신호를 수신하고 보정 신호에 기초하여 보정 전압을 아날로그 형태로 발생시키는 보정 전압 회로를 포함한다.
더욱이,각각의 세그먼트 전극 구동 회로 및 공통 전극 구동 회로는 시프트 레지스터를 포함하고, 보정 전압 발생 수단은 시프트 데이타 신호가 하부 전극을 주사하기 위해 세그먼트 전극 구동 회로와 공통 전극 구동 회로들 중 하나의 스프트 레지스터의 제1단의 입력단자에 입력되는 경우 주사를 개시하기 위해 시프트데이타 신호를 수신하고, 하부 전극의 주사 기간과 거의 동일한 펄스폭을 갖는 2진 보정 신호를 시프트 데이타 신호 및 펄스 신호에 기초하여 발생시키기 위해 주사를 종료시에 스프트 레지스터의 최종단의 출력 단자로부터 출력된 펄스 신호를 수신하는 보정 신호 발생 회로, 및 보정 전압을 보정 신호에 기초하여 아날로그 형태로 발생시키기 위해 보정 신호 발생회로로부터의 보정 신호를 수신하는 보정 전압 발생 회로를 포함한다.
더욱이 디스플레이 일체형 태블릿 장치는 하부 전극과 마주보는 보조 전극을 포함하는데, 보정 전압 발생 수단은 하부 전극에 인가된 주사 전압으로 인해 보조 전극에서 유도된 전압을 검출하고 보정 신호로서의 전압을 출력하는 보정 신호 발생 회로, 및 보정 전압을 보정 신호의 반전 신호에 기초하여 발생시키기 위해 보정 신호 발생 회로로부터의 보정 신호를 수신하는 보정 전압 발생 회로를 포함한다.
더욱이, 보정 전압 발생 수단은 주사 전압이 하부 전극에 인가될 때에 상부 전극을 통과하여 흐르는 전류를 검출하고, 보정 신호로서 전류를 출력하는 보정 신호 발생 회로, 및 보정 전압을 보정 신호에 기초하여 발생시키기 위해 보정 신호 발생 회로로부터의 보정 신호를 수신하는 보정 전압 발생 회로를 포함한다.
또한, 보정 전압 발생 수단은 주사 전압이 하부 전극에 인가될 때에 상부 전극에서의 전압을 검출하고, 보정 신호로서 전압을 출력하는 보정 신호 발생 회로, 및 보정 전압을 보정 신호에 기초하여 발생시키기 위해 보정 신호 발생 회로로부터의 보정 신호 를 수신하는 보정 전압 발생 회로를 포함한다.
상술한 장치에 따르면, 디스플레이 패널을 구성하는 세그먼트 전극 및 공통 전극 중에서 검출 펜으로부터 떨어져 하부에 배치된 전극이 주사되는 경우, 하부 전극에 인가된 주사 전압으로 인해 상부의 전극에서 전압이 유도된다.
상기한 경우에 있어서, 상부 전극에서 유도된 전압이 소거된 보정 전압은 상부 전극에 가해질 보정 전압 발생 수단에 의해 발생된다. 그러므로, 하부 전극에 인가된 주사 전압으로 인해 상부 전극에서 유도된 전압은 소거된다.
결과적으로, 하부 전극에 인가된 주사 전압으로 인해 상부 전극에서 유도된 전압으로 인한 유도 잡음은 하부 전극이 주사되는 기간 중에 세그먼트 전극 및 공통 전극과 전자기적으로 결합된 검출 펜의 전극에서의 유도에 의해 출력되는 출력 신호와 중첩되지는 않는다.
상술한 장치에 따르면, 하부 전극에 인가된 주사 전압으로 인해 상부 전극에서 유도된 전압의 반전 신호 파형은 보정 신호 발생 회로의 내부 메모리로부터 판독되어 보정 신호로서 보정 전압 발생 회로로 전송된다. 이때, 아날로그 형태의 보정 전압은 하부 전극이 주사되는 기간중에 보정 전압 발생 회로에 의해 보정 신호 발생 회로로부터의 보정 신호에 기초하여 발생되어, 보정 전압은 상부 전극에 인가된다.
그러므로, 하부 전극에 인가된 주사 전압으로 인해 상부 전극에서 유도된 전압은 소거된다.
상술한 장치에 따르면, 보정 신호 발생 회로는 하부 전극을 주사하기 위해 2개의 공통 전극 구동 회로의 시프트 레지스터의 제1단의 입력 단자에 입력되는 주사를 개시하기 위한 시프트 데이타 신호 뿐만 아니라, 주사를 종료할 때 상술한 시프트 레지스터의 최종단의 출력 단자로부터 출력된 펄스 신호를 수신한다. 시프트 데이타 신호 및 펄스 신호에 기초하여, 하부 전극의 주사 기간과 거의 동일한 펄스폭을 갖는 2진 보정 신호가 발생된다. 이때, 발생된 2진 보정 신호는 보정 전압 발생 회로로 전송된다.
그 다음, 보정 전압 발생 회로는 하부 전극이 주사되는 기간 동안에 보정 신호 발생 회로로부터의 보정 신호에 기초하여 상술한 아날로그 보정 전압이 발생되어, 보정 전압이 상부 전극에 인가된다.
그러므로, 하부 전극에 인가된 주사 전압으로 인해 상부 전극에서 유도된 전압이 소거된다.
상술한 장치에 따르면, 보정 신호 발생 회로는 하부 전극에 인가된 주사 전압으로 인해 하부 전극과 마주보는 보조 전극에서 유도된 전압을 검출하고, 보정 전압 발생 회로에는 보정 신호로서의 전압이 전송된다.
이때, 보정 전압 발생 회로는 하부 전극이 주사되는 기간 동안에 보정 신호 발생 회로로부터의 보정 신호의 반전 신호에 기초하여 상술한 보정 전압이 발생되어, 보정 전압이 상부 전극에 인가된다.
이때, 하부 전극에 인가된 주사 전압으로 인해 상부 전극에서 유도된 전압이 소거된다.
상술한 장치에 따르면, 보정 신호 발생 회로는 주사 전압이 하부 전극에 인가된 경우에 상부 전극을 통하는 전류를 동시에 검출하고, 보정 전압 발생 회로에는 보정 신호로서의 전류를 나타내는 신호가 전송된다.
이때, 보정 전압 발생 회로는 하부 전극이 주사되는 기간 동안에 보정 신호 발생 회로로부터의 보정 신호에 기초하여 보정 전압이 발생되어, 보정 전압이 상부 전극에 인가된다.
그러므로, 하부 전극에 인가된 주사 전압으로 인해 상부 전극에서 유도된 전압이 소거된다.
상술한 장치에 따르면, 보정 신호 발생 회로는 주사 전압이 하부 전극에 인가된 경우에 상부 전극에서 유도된 전압을 검출하고, 보정 전압 발생 회로에는 보정 신호로서의 전압이 전송된다.
이때, 보정 전압 발생 회로는 하부 전극이 주사되는 기간 동안에 보정 신호 발생 회로로부터의 보정 신호에 기초하여 보정 전압이 발생되어, 보정 전압이 상부 전극에 인가된다.
그러므로, 하부 전극에 인가된 주사 전압으로 인해 상부 전극에서 유도된 전압이 소거된다
이하, 첨부 도면을 참조하여 본 발명의 실시예에 대하여 상세하게 설명하고자 한다.
[제1실시예]
제1도는 제1실시예의 디스플레이 일체형 태블릿 장치의 좌표 시스템의 블럭도를 도시한 것이다.
제1도에는 LCD 패널(1), 투명 보호판(16), 검출 펜(8)의 검출 전극(13) 및 검출 펜(8)에 구성되어 있는 증폭기(9)가 포함되어 있다. 제1도에는 검출 신호 클램프 회로(20), 검출 신호 증폭기(21), X좌표 신호 클램프 회로(22), X좌표 신호 증폭기(23), 검출/보유 회로(24), 지연 소자(25), 가산기(26) 및 비교기(27)이 또한 포함된다. 또한, 제1도에는 Y좌표 신호 클램프 회로(28), Y좌표 신호 증폭기(29), 비교기(30), 영상 디스플레이 반전 신호 클램프 회로(32), 검출/보유 회로(33) 및 제어 회로(7)이 포함된다.
제어 회로(7)은 제2도에 도시한 바와 같은 타이밍에 따른 좌표 검출 기간 신호(a), y좌표 검출 기간 신호(b), x좌표 검출 기간 신호(c) 및 영상 디스플레이 기간 신호(d)를 출력시킨다. 상술한 신호들 중에서, 영상 디스플레이 기간 신호(d)는 영상 디스플레이 전압 반전 시간에만 동작하는 신호(d')이거나 y좌표 검출 기간 신호(b)가 동작하기 직전의 영상 디스플레이 전압 반전 시간에 동작하는 신호(d'')일 수 있다. 검출 펜(8)의 검출 전극(13)에 포함된 검출 신호는 파형(e)로 도시된다.
검출 펜(8)의 검출 전극(13)에서 유도되어 증폭기(9)에서 증폭된 검출 신호(e)는 케이블을 통해 검출 신호 클램프 회로(20) 및 영상 디스플레이 반전 신호 클램프 회로(32)로 입력된다. 검출 신호 클램프 회로(20) 및 영상 디스플레이 반전 신호 클램프 회로(32)는 2개의 저항기(43 및 44), 1개의 캐패시터(42), 및 제3a도에 도시한 바와 같이 트랜지스터 또는 전계 효과 트랜지스터와 같은 1개의 전압 제어 스위치 소자(41)로 이루어진다. 또한, 상기 클램프 회로(20 및 32)는 제3b도에 도시한 바와 같이 구성되고 연산 증폭기로 조합된다.
제3a도 및 제3b도를 참조하면, 전압 제어 스위치 소자(41)은 5V의 동작 제어 전압이 제어 단자로 입력될 때 임피던스를 증가시키기 위해 턴오프된다. 이 스위치 소자(41)은 0V의 비동작 제어 전압이 단자에 입력될 때 턴온된다.
제어 전압이 0V일지라도 전압 제어 스위치 소자(41)은 온으로 유지되므로, 캐패시터(42)가 충전 또는 방전되게 하기 위해 입력 전압(V₁)이 출력측으로부터 완전히 차단될 때, 제3a도에 도시한 바와 같은 전압(V₂) 또는 제3b도에 도시한 전류(ⅰ₂)는 0으로 된다. 제어 전압이 0V에서 5V까지 변화할 때, 입력측과 출력측 사이의 차단은 해제되고 전압(V₂) 또는 전류(ⅰ₂)는 바로 전에 충전된 캐패시터(42)내의 전하에 의해 0에서 상승한다.
제2도에 도시한 바와 같이, 상술한 LCD 영상 디스플레이 극성 반전 펄스, y좌표 검출 펄스, 및 x좌표 검출 펄스는 서로 시간적으로 접근하게 된다. 더욱이, 검출 펜(8)의 검출 전극(13)과 LCD 패널(1) 사이의 용량성 결합으로 인한 고역 통과 필터 효과 때문에, 기존 신호의 저주파수 성분의 지연은 추출될 바람직한 주 신호 성분에 중첩되는 단점이 있다. 그러나, 검출 신호 클램프 회로(20), x좌표 검출 신호 클램프 회로(22), y좌표 검출 신호 클램프 회로(28) 및 영상 디스플레이 반전 신호 클램프 회로(32)가 제3a도 또는 제3b도에 도시한 바와 같은 회로와 전기적으로 등가이기 때문에, 각각의 클램프 회로(20,22,28 및 32)내의 입력측 및 출력측 전압 제어 스위치 소자(41)이 온일때 서로 전기적으로 분리된다. 이때, 캐패시터(42)의 출력측은 접지 전위로 고정된다. 그 다음, 전압 제어 스위치 소자(41)은 온에서 오프로 변화될 때, 출력 신호(V₂)는 캐패시터(42)의 충전 효과로 인해 0V에서 개시하여 입력 신호(V₁)중 고주파수 성분만이 통과한다. 그러므로, 클램핑 동작이 수행된다. 이 경우에 검출 신호 클램프 회로(20)의 입ㆍ출력 신호, x좌표 검출 신호 클램프 회로(22)의 출력 신호 및 y좌표 검출 신호 클램프 회로(28)의 출력 신호는 제28도에 도시하였다.
제2도에 도시한 바와 같은 영상 디스플레이 기간 동안에만 활성화되는 영상 디스플레이 기간 신호(d)는 영상 디스플레이 반전 신호 클램프 회로(32)내의 전압 제어 스위치 소자(41)의 제어 단자에 인가된다. 결과적으로, 제2도에 도시한 바와 같은 검출 신호(e)중 LCD 영상 디스플레이 극성 반전 펄스만이 다음 단에서 검출/보유 회로(33)으로 전송되도록 통과한다.
검출/보유 회로(33)은 피크 값을 검출하는 피크 보유 회로일 수 있거나 적분기능을 포함하는 평균값 검출/보유 회로일 수 있다. 예시된 피크 보유 회로는 제4a도, 제4b도, 제4c도 및 제4d도에 도시하였고, 예시된 평균 값 검출/보유 회로는 제5a도 및 제5b도에 도시하였다.
상술한 검출/보유 회로(33)에 있어서, LCD 영상 디스플레이 극성 반전 펄스 레벨에 대응하는 DC 전압이 획득되어 임계 전압으로서 다음 단에서 비교기(27) 및 비교기(30)의 입력 단자에 인가된다.
그런데, 검출 신호 클램프 회로(20)내의 전압 제어 스위치 소자(41)의 제어 단자에는 제2도에 도시한 바와 같은 좌표 기간 동안에만 활성화되는 검출 기간 신호(a)가 인가된다. 결과적으로 , 좌표 검출 기간내의 y좌표 검출 펄스 및 x좌표 검출 펄스를 포함하는 검출 신호만이 다음 단에서 검출 신호 증폭기 회로(21)에 입력되도록 통과한다. 그 다음, 검출 신호 증폭기 회로(21)내의 증폭된 검출 신호는 X좌표 신호 클램프 회로(22) 및 Y좌표 신호 클램프 회로(28)로 전송된다.
제2도에 도시한 바와 같은 y좌표 검출 기간 신호(b)가 Y좌표 신호 클램프 회로(28)의 전자 제어 스위치 소자의 제어 단자에 인가되기 때문에, y좌표 검출 신호만이 통과된다. 이 신호는 Y좌표 신호 증폭기 회로(29)에서 증폭되어 비교기(30)에 공급된다.
상기한 경우에는, 검출/보유 회로(33)에서 후술하는 바와 같은 비교기(30)의 다른 입력 단자에 LCD 극성 반전 신호의 크기에 비례하는 임계 전압이 먼저 인가된다. 그러므로, 비교기(30)은 이 비교기가 임계값을 초과하는 y좌표 검출 신호를 검출할 때에만 정(+) 펄스를 갖는 y좌표 신호를 출력한다.
동일한 방식으로, 제2도에 도시한 바와 같은 x좌표 검출 기간 신호(c)는 X좌표 신호 클램프 회로(22)의 전자 제어 스위치의 제어 단자에 인가되므로, x좌표 검출 신호만이 통과된다. 그 다음, 이 신호는 X좌표 신호 증폭기(23)에서 증폭되어 합성 회로로서의 가산기(26), 및 검출/보유 회로(24)의 정 입력 단자에 공급된다.
검출/보유 회로(24)의 구성은 검출/보유 회로(33)의 구성과 동일하므로, x좌표 검출 신호의 레벨에 따른 DC 전압이 출력된다.
검출/보유 회로(24)가 제6도에 도시된 바와 같이 대사역(deadband)을 갖는 오프셋 주입 회로를 갖는다.
검출/보유 회로(24)의 출력은 지연 소자(25)에 의해 지연되어 원래의 x좌표 검출 신호에 가산되도록 가산기(26)의 부(-) 입력에 인가된다.
제7도는 제27도에 도시한 바와 같은 x좌표 검출 신호가 검출/보유 회로(24)에 입력되는 경우에 검출/보유 회로(24), 지연 소자(25), 및 가산기(26)으로부터 출력되는 출력 신호들을 도시한 것이다. x좌표 검출 펄스를 검출한 후, 가산기(26)으로부터의 출력 신호는 펄스의 선미 부분의 잡음 성분이 검출/보유 회로(24)로부터의 출력 신호의 레벨(즉, x좌표 검출 피크 레벨)에 대응하는 전압에 의해 진폭이 억제된 신호로 된다.
제29도를 참조하면, 지연 소자(25)의 출력은 비교기(31)에 의해 2진 신호로 변환된다. 이 2진 신호는 디지탈 제어 신호로서 뮤팅 회로(32)를 제어한다. 결과적으로, x좌표 신호 증폭기(23)의 출력 신호내에서 피크 다음의 급강하 성분은 제30도의 파형으로부터 이해되는 바와 같이 무시된다.
가산기(26)의 출력은 비교기(27)의 입력 단자에 입력된다. 비교기(27)의 다른 입력 단자에는 검출/보유 회로(33)으로부터 LCD 극성 반전 신호의 크기에 비례하는 임계 전압이 먼저 인가되었다. 그러므로, 비교기(27)은 이 비교기가 임계값을 초과하는 x좌표 검출 펄스를 검출할 때만 정 입력을 갖는 x좌표 신호를 출력한다.
비교기(27)로부터의 x좌표 신호 출력의 x좌표 펄스 및 비교기(30)으로부터의 y좌표 신호 출력의 y좌표 펄스는 태블릿 상의 검출 펜(8)의 위치가 일정시간에 반영된 디지탈 펄스이다. 그러므로, 제어 회로(7)의 x좌표 검출 기간 신호(c) 및 y좌표 검출 기간 신호(b)의 상승 시간에 리세트되는 카운터에 의해 카운터의 카운팅이 x좌표 신호의 x좌표 펄스 또는 y좌표 신호의 y좌표 펄스에 의해 정지되도록 논리 회로를 사용함으로써, x좌표 펄스 또는 y좌표 펄스의 시간은 LCD 패널(1) 상의 검출 펜(8)에 의해 표시된 위치를 알 수 있게 하는 계수값으로서 획득된다. 제8도는 이러한 논리 회로의 한 예를 도시한 것이다.
상술한 본 실시예에 있어서, LCD 영상 디스플레이 극성 반전 펄스, y좌표 검출 펄스 및 x좌표 검출 펄스는 검출 신호 클램프 회로(20), 영상 반전 신호 클램프 회로(32), X좌표 신호 클램프 회로(22) 및 Y좌표 신호 클램프 회로(28)에 의해 검출 펜(8)의 검출 전극(13)에서 유도된 검출 신호와 분리된다.
상술한 장치에 따르면, 어떠한 상호 간섭없이도 LCD 영상 디스플레이 극성 반성 펄스를 검출/보유 회로(33)에 입력시킬 수 있고, x좌표 검출 펄스를 X좌표 신호 증폭기(23)에 입력시킬 수 있으며, y좌표 검출 펄스를 Y좌표 신호 증폭기(29)에 입력시킬 수 있다.
더욱이, LCD 영상 디스플레이 극성 반전 펄스의 레벨에 대응하는 DC전압은 검출/보유 회로(33)에 의해 획득된다. 그 다음, 이 DC 전압은 비교기(27 및 28)내에서 x좌표 검출 펄스 또는 y좌표 검출 펄스의 2진 펄스를 획득하는데 기준 전압으로서 작용하게 된다.
상술한 경우에, LCD 영상 디스플레이 극성 반전 펄스는 검출 펜(8)의 검출 전극(13)과 세그먼트 전극(X) 및 공통 전극(Y) 사이의 거리에 따라 변화한다. 따라서, 상술한 기준 전압은 또한 상술한 거리에 따라 변화한다. 결과적으로, 상술한 기준 전압은 거리에 따라 변화한다. 이것은 비교기(27 및 28)로 입력되는 검출 신호 전압 및 기준 전압이 검출 펜(8)과 세그먼트 전극(X) 및 공통 전극(Y) 사이의 거리에 따라 변화한다는 것을 의미한다. 결과적으로, 비교기(27 및 28)로부터 출력되는 x좌표 검출 신호 및 y좌표 검출 신호는 상술한 거리에 무관한 신호들이다.
더욱이, 검출/보유 회로(24), 지연 소자(25) 및 x좌표 검출 펄스를 검출하는 가산기(26)은 검출/보유 회로(24), 및 지연 회로(25)를 통과하는 x좌표 검출 신호를 원래의 x좌표 검출 신호에 가산하기 위한 x좌표 검출 회로(10)으로부터 구현된다. 결과적으로, 최대 세기를 갖는 x좌표 검출 펄스가 검출될 때, 후속의 잡음 성분은 억제될 수 있다.
[제2실시예]
제9도는 제2실시예의 디스플레이 일체형 태블릿 장치내의 좌표 검출 시스템의 블럭도이다. 제1도에 도시된 구성 요소들과 동일한 구성 요소들은 동일한 참조 번호를 붙이고 상세한 설명은 생략한다.
검출된 펜(8)에 근접하여 배치된 공통 전극으로부터 수신된 검출 신호가 높은 신호 대 잡음 비를 갖기 때문에, 에러가 충분히 감소된 y좌표 펄스는 고정된 임계 값에서도 획득될 수 있다. 그러므로, 상술한 장점을 취함으로써, 제1실시예의 좌표 검출 시스템의 회로 크기는 작아질 수 있다.
제2실시예는 이하의 관점에서 제1실시예와 상이하다. 그 관점은 x좌표 검출 신호용 비교기(27)의 기준으로서 x좌표 검출 신호의 발생 전에 발생되는 y좌표 검출 펄스의 레벨에 비례하는 DC 전압이 사용된다는 것이다. 그러므로, 영상 디스플레이 반전 신호 클램프 회로(32) 및 LCD 영상 디스플레이 극성 반전 펄스의 레벨에 비례하는 DC 전압을 획득하는 검출/보유 회로(33)이 제거되고, 제2실시예에서는 검출/보유 회로(31)이 대신 사용된다.
본 발명은 상술한 배열에 제한되지 않는다. LCD 패널(1)의 공통 전극과 세그먼트 전극의 수직 위치가 바뀌고, y좌표 검출 기간 및 x좌표 기간 검출 기간의 시간 순차가 바뀌며, 제9도에 도시한 바와 같은 x좌표 검출 회로 및 y좌표 검출 회로가 바뀔지라도, 어떠한 문제도 발생되지 않는다.
상술한 설명에서 명백해지는 바와 같이, 본 발명의 디스플레이 일체형 태블릿 장치는 상기 시간내의 검출 펜으로부터의 출력 신호에 따른 상부 전극의 전압 변화량을 검출·보유하고, 상술한 전압 변화량에 대응하는 기준 신호를 출력하기 위한 제1주사 기간 동안에 검출 제어 회로의 제어하에서 세그먼트 전극 및 공통 전극중 검출 펜에 근접하여 배치된 상부 전극을 주사한다. 그 다음, 상술한 x좌표 검출 및 y좌표 검출 회로중 하부의 전극에 관련하는 좌표 검출 회로는 상술한 기준 신호에 기초하여 검출 펜으로부터의 출력 신호에 포함된 좌표 검출 펄스를 검출한다. 그러므로, 외부 잡음에 민감한 하부 전극에 관련된 좌표 검출 펄스의 검출 레벨은 상부 전극을 주사할 때의 전압 변화량에 기초하여 변화될 수 있다.
그러므로, 본 발명에 따르면, 검출 펜의 검출 전극과 세그먼트 전극 및 공통 전극 사이의 거리 변화에 기인한 검출 펜으로부터의 출력 신호의 변화는 높은 정확도의 좌표 검출이 달성되도록 적절하게 보정된다.
더욱이, 본 발명의 디스플레이 일체형 태블릿 장치는 영상 디스플레이 기간 동안의 상술한 전압 변화에 대응하는 기준 신호를 출력하기 위해 검출 펜으로부터 출력 신호에 따라 검출 회로에 의해 세그먼트 전극 및 공통 전극의 전압 변화를 검출하여 보유한다. 그 다음, x좌표 검출 회로 및 y좌표 검출 회로는 상술한 기준 신호에 기초하여 검출 펜으로부터 출력 신호에 포함된 좌표 검출 펄스를 검출한다. 그러므로, x좌표 검출 회로 및 y좌표 검출 회로 모두에서, 검출 펜으로부터의 출력 변화는 보다 적절하게 보정될 수 있다.
더욱이, 본 발명의 디스플레이 일체형 태블릿 장치는 검출 회로에 의해 검출 펜으로부터 출력 신호내에 포함된 좌표 검출 펄스를 검출하여 보유하고, 지연 회로에 의해 특정 기간동안 최종 펄스를 지연시키며, 합성 회로에 의해 지연 회로로부터의 검출 신호와 검출 펜으로부터의 검출 신호를 합성한다. 그러므로, 검출 신호내의 좌표 검출 펄스의 피크에 따르는 잡음 성분은 좌표 검출 정확도가 향상되도록 억압될 수 있다.
더욱이, 영상 디스플레이 기간, 세그먼트 전극 주사 기간 및 공통 전극 주사 기간과 각각 동기하여 동작하는 3개의 클램프 회로에 의해, 본 발명의 디스플레이 일체형 태블릿 장치는 상술한 3가지 기간 동안에 검출 펜으로부터의 출력 신호를 취한다. 그러므로, 영상 디스플레이 전압 반전 펄스 x좌표 검출 펄스, 및 y 좌표 검출 펄스는 좌표 검출 정확도가 향상되도록 x좌표 검출 회로 및 y좌표 검출 회로내측에서 발생하는 상호간의 간섭을 방지할 수 있다.
[제3실시예]
세그먼트 전극은 본 발명의 제 3실시예의 디스플레이 일체형 태블릿 장치에 있어서 공통 전극 아래에 위치한다. 공통 구동회로, 세그먼트 전극 구동 회로, 스위칭 회로, 디스플레이 제어 회로, 검출 제어 회로, 검출 펜, 증폭기, x좌표 검출 회로, y좌표 검출 회로, DC 전원 회로, 및 본 실시예의 디스플레이 일체형 태블릿 장치와 같은 것들은 제15도에 도시된 디스플레이 일체형 태블릿 장치의 것들과 동일하다.
제10a도는 제 3실시예의 LCD 패널, 세그먼트 전극 구동 회로, 공통 전극 구동 회로, 및 전원 공급 시스템을 도시한 도면이다.
제10a도에 도시된 공통 전극 구동 회로(2) 및 세그먼트 전극 구동 회로(3)은 제19도에 도시된 공통 전극 구동 회로(102) 및 세그먼트 전극 구동 회로(103)의 것과 동일한 회로를 갖고 있다. 제 3 실시예의 공통 전극 구동 회로(2) 및 세그먼트 전극 구동 회로(3)으로의 전원은 다음과 같은 방식으로 공급된다.
DC 전원 공급회로(6)은 제15도에 도시된 DC 전원 공급회로(112)와 동일한 방식으로 바이어스 전원(V0내지 V5)를 공급한다. DC 전원 공급회로(6)으로부터의 바이어스 전원(V5)는 공통 전극 구동 회로(2)의 각 온 저항기(rc5)와 , 세그먼트 전극 구동 회로(3)의 각 온 저항기(rs5)에 공급된다. 한편, DC 전원 공급회로(6)으로부터의 바이어스 전원(V₁)은 보정 전압 발생 회로(5)에 공급된다.
보정 전압 발생 회로(5)는 보정 신호 발생 회로(4)로부터의 보정 신호 입력에 기초하여 보정 전압(V1')을 발생시킨다. 보정 전압(V1')은 상부 위치에 배치된 공통 전극(Y)에서 발생되고 하부 위치에 배치된 세그먼트 전극(X)에 인가된 주사 전압(V5)가 되는 전압, 즉 재13도에 있는 파형(a)[제18도에 있는 파형(a)와 동일]에 의해 도시된 것처럼 주사 전압(V5)쪽으로 시프트하는 전압의 시프트를 보정하기 위한 전압이다. 따라서, 보정 전압은 제13도에 도시된 파형(a)의 극성과 반대인 제13(b)도에 도시된 파형을 갖는다.
보정 전압 발생 회로(5)로부터의 보정 전압(V1')은 공통 전극 구동 회로(2)의 각 온 저항기(rc1)과, 세그먼트 전극 구동 회로(3)의 각 온 저항기(rs1)에 공급된다.
보정 전압(V1')이 공통 전극 구동 회로(2)의 각 온 저항기(rc1)뿐만 아니라 세그먼트 전극 구동 회로(3)의 각 온 저항기(rs1)에도 공급되는 이유는 다음과 같다. 상기 장치는 x좌표 검출 기간에 보정 전압(V1')이 비 주사 상태에서 인가되는 모든 공통 전극(Y)와 주사 상태에 있는 세그먼트 전극(X)[제10(a)도에 있는 세그먼트 전극(X₁,X5,…,Xm)] 사이의 임의의 전압 차의 발생을 방지하도록 채택한다.
비 주사 전압(V₁)과 보정 전압(V1') 사이의 차가 작기 때문에, 비 주사 전압(V₁)이 세그먼트 전극 구동 회로(3)의 각 온 저항기(rs1)에 공급될 때에도 거의 문제가 되지 않는다.
보정 신호 발생 회로(4)로부터의 보정 신호는 아날로그 신호나 디지탈 신호일 수 있다. 보정 신호가 아날로그 신호일 때, 보정 전압 발생 회로(5)는 예를들면 아날로그 보정 신호의 전력을 단지 증폭하기 위해 연산 증폭기로 구성할 필요가 있다. 보정 신호가 디지탈 신호일 때, 보정 전압 발생 회로(5)는 입력 디지탈 보정 신호 파형을 일치시킴으로써 근사 보정을 수행을 디지탈-아날로그 변환기 또는 저항기 및 캐패시터로 구성할 필요가 있다.
다음은 보정 신호 발생 회로(4) 및 보정 전압 발생 회로(5)의 예들을 설명한다.
제10b도를 참조하면, 제3실시예의 보정 신호 발생 회로(4)에서, 보정 전압(V₁')(기준 전압=0)의 파형을 디지탈 값[제13에서 아날로그 파형(b)의 아날로그-디지탈 변환으로 구해진 보정 데이타]에 의해 표현함으로써 형성된 보정 데이타는 ROM 또는 RAM과 같은 내부 메모리(410)에 먼저 저장된다. 데이타 처리가 하부 위치에 배치된 세그먼트 전극(X)를 주사하기 위해 제어 회로(107)에 의해 설정된 x좌표 검출 기간에서 행해질 때, 보정 신호 발생 회로(4)는 내부 메모리(410)으로부터 보정 데이타를 판독한 보정 신호로서 이 신호를 보정 전압 발생 회로(5)에 전송한다.
그 다음, 보정 전압 발생 회로(5)는 보정 신호 발생 회로(4)로부터의 보정 신호(보정 데이타)를 디지탈-아날로그 변환기(514)를 구비한 디지탈-아날로그 변환 과정으로 넘겨서, 이 신호를 가산기(515)에 의해 DC 전원 회로(6)으로부터의 바이어스 전원(V₁)에 중첩시켜서 결국 제13도에 있는 파형(b)를 갖는 보정 전압(V1')을 얻는다.
상술된 제3실시예에서, 보정 전압(V1') 파형의 디지탈 데이타(보정 데이타)는 먼저 보정 신호 발생 회로(4)의 내부 메모리(410)에 저장된다. 그 다음, x좌표 검출 기간에, 보정 데이타는 바이어스 전원(V₁)에 중첩되어서 보정 전압(V1')을 얻도록 보정 전압 발생 회로(5)의 D/A 변환기(514)에서 디지탈-아날로그 변환된다. 그 다음, 이와 같이 얻어진 보정 전압(V₁')은 비 주사 상태에 있는 공통 전극(Y)에 비 주사 전압으로 인가된다.
따라서, 제3실시예에 따르면, 세그먼트 전극(X)에 인가된 주사 전압(V5)로 인해 공통 전극(Y)에 유도된 전압은 x좌표 검출 기간에 소거되어서, 검출 펜의 검출 전극에서 유도 잡음을 검출하지 않음으로써 좌표 검출 정밀도가 향상될 수 있게 한다.
제3실시예의 간단한 변형예로서, 제13도의 파형(c)로 도시된 것처럼 전체 x좌표 검출 기간과 동일한 펄스 폭을 가진 2진 신호 파형의 디지탈 값은 보정 신호 발생 신호(4) 내부 메모리(410)에 저장된다. 그 다음, 보정 전압 발생 회로(5)는 제13도에 도시된 2진 신호 파형(c)를 캐패시턴스(C) 및 저항(R)(도시되지 않음)의 조합으로 구성된 회로(이하, "CR 회로"로 함)에 의해 제13도에 도시된 파형(b)와 유사한 전압 파형으로 변환된다. 그후, 이 신호는 DC 전원 회로(6)으로부터의 바이어스 전원(V₁)에 중첩됨으로써 제13도에 도시된 파형(d)를 갖는 보정 전압(V1')을 얻는다.
위의 경우를 엄밀하게 말하면, 보정 전압(V1')은 디스플레이 일체형 태블릿 장치에 따라 다르며, 따라서 각 디스플레이 일체형 태블릿 장치용의 상이한 보정 데이타를 저장하는 것이 필요해진다. 그러나, 실제의 경우, 모든 디스플레이 일체형 태블릿 장치의 보정 전압(V1')의 분포를 구하여 내부 메모리(410)에 보정값으로서 평균 보정 전압(V₁')을 저장하는 것으로 충분하다.
고정밀도 보정 전압(V1')이 필요할 때는 각 디스플레이 일체형 태블릿 장치에 정확한 보정 데이타를 저장하는 것이 필요하다. 이와 같은 경우, 플래시 메모리 또는 EEROM(전기적 소거 가능 ROM) 등에 각 공통 전극(Y)에 대응하는 보정 데이타를 저장하는 것으로 충분하다.
[제4실시예]
제11도를 참조하면, 제4 실시예는 보정 신호 발생 회로(404)에 있어서 제3실시예와 다르다. 제4실시예의 보정 신호 발생 회로(404)에서, 스위칭 회로(104)(제15도 참조)로부터의 시프트 데이타(so) 및 세그먼트 전극 구동 회로(3)의 출력 단자(EIO2)로부터 출력된 펄스 신호(seio2)는 제11도에 도시된 것처럼 구해지고. 시프트 데이타(so) 및 펄스 신호(seio2)에 기초하여 발생된 보정 신호는 보정 전압 발생 회로(5)에 출력된다.
더 상세히 말하면, 제13도의 파형(e)에 의해 도시된 것처럼 시프트 데이타(so)의 상승 시간에 논리 레벨이 "H"가 되고 제13도의 파형(f)에 의해 도시된 것처럼 펄스 신호(seio2)의 상승 시간에 논리 레벨이 "L"이 되는 구형 파형을 갖는 제13도의 파형(g)에 의해 도시된 보정 신호가 발생된다.
그후, 보정 전압 발생 회로(5)는 보정 신호 발생 회로(404)로부터의 상술한 사각 파형을 갖는 보정 신호에 기초하여 제13도의 파형(d)에 도시된 파형을 갖는 보정 전압(V1')을 출력한다.
플립플롭 회로 및 CR 회로 또는 제12도에 도시된 CR 회로의 조합으로 구성되기 위해서 위에 설명한 보정 신호를 발생시키는 보정 신호 발생 회로(404) 및 보정 전압(V1')을 발생시키는 보정 전압 발생 회로(5)가 실제로 각각 요구된다.
더 높은 정밀도가 요구될 때, CR 회로가 각 공통 전극(Y)에 조정될 수 있도록 제12도에 도시된 것처럼 CR 회로에 가변 저항기가 결합되어야 한다.
위에 설명된 제 4 실시예에 따르면, 사각 파형을 갖는 보정 신호가 세그먼트 전극 구동 회로(3)에 입력된 시프트 데이타(so) 및 세그먼트 전극 구동 회로(3)으로부터 출력된 펄스 신호(seio2)에 기초하여 보정 신호 발생 회로(404)에서 발생된다. 따라서, 보정 전압(V₁')은 내부 메모리에 보정 데이타를 저장하지 않고서도, 그리고 하부 위치에 배치된 세그먼트 전극(X)에 인가된 주사 전압(V5)로 인해 공통 전극(Y)에서 유도된 전압이 소거되도록 하는 추가 부분을 제공하지 않고서고 용이하게 발생될 수 있다.
[제5실시예]
제14a도를 참조하면, 제 5실시예는 보정 신호 발생 회로(414)에서 제3 및 제3 실시예와 다르다. 제14a도에 도시된 것처럼, 제5실시예의 보정 신호 발생 회로(414)는 LCD 패널 상에 있는 세그먼트 전극(X) 및 공통전극(Y)에 덧붙여 제공된 보조전극(Y0)에 있는 세그먼트전극(X)를 주사할 때 유도된 전압에 기초하여 발생된 보정 신호를 보정 전압 발생 회로(5)에 출력한다.
더 상세히 말하자면, 보조 전극(Y0)을 상부 위치에 배치된 공통 전극(Y)와 동일한 평면에 공통 전극(Y₁)의 외부에 있는 공통 전극(Y₁)과 병렬로 세그먼트 전극(X)에 대향하여 제공된다. 주사 전압(V5)가 x좌표 검출 기간에 세그먼트 전극(X)에 인가될 때, 이 전압은 공통 전극(Y)와 동일한 방식으로 보조 전극(Y0)에 유도되어서 제13도에 도시된 파형(a)를 갖는 전압을 발생시킨다(기준 전압은 V₁임을 주목하라).
보조 전극(Y0)에서 유도된 전압은 연산 증폭기(415) 및 게이트(416)을 포함하는 보정 신호 발생 회로(414)에 의해 검출되어 보정 신호로서 보정 전압 발생 회로(5)에 전송된다.
그 다음, 가산기(515)를 포함하는 보정 전압 발생 회로(5)는 제 13도에 도시된 파형(a)와 유사한 파형을 갖는 보정 신호의 극성을 반전시키고, 여기에서 나온 신호를 DC 전원 회로(6)으로부터의 바이어스 전원(V₁)에 중첩시킴으로써, 제 13도에 도시된 파형(b)를 갖는 보정 전압(V1')을 구한다.
상기 보조 전극(Y0)은 반드시 공통 전극(Y)와 동일한 평면에 형성 되지는 않는다. 보조 전극(Y0)은 예를들면, 공통 전극(Y)의 반대 표면(즉, 이면)에 형성될 수 있다. 이와 같은 경우, 보조 전극(Y0)은 접착제가 있는 구리 테이프를 LCD 패널(1)의 외부 표면 상에 부착함으로써 형성될 수 있다. 이와 같은 장치를 채택함으로써, 보조 전극(Y0)은 완성된 LCD 패널 상에 나중에 용이하게 형성될 수 있다.
상술된 제5의 실시예에 있어서, 하부 위치에 배치된 세그먼트 전극(X)에 인가된 주사 전압(V5)로 인해 공통 전극(Y)에서 유도된 전압을 직접적으로 검출하기 위한 특수 용도의 보조 전극(Y0)이 제공되어, 보정 전압(V1')은 보조 전극(Y0)에서 유도된 전압에 기초하여 형성된다.
따라서, 세그먼트 전극(X)에 인가된 주사 전압(V5)로 인해 공통 전극(Y)에서 유도된 전압은 확실히 소거될 수 있다.
[제6실시예]
제14b도를 참조하면, 제 6실시예의 보정 신호 발생 회로(554)는 하부 위치에 배치된 세그먼트 전극(X)가 주사되는 x좌표 검출 기간 동안에 상부 위치에 배치된 공통 전극(Y)를 통해 흐르는 전류값을 저항기(591)을 경유하여 검출한 다음, 보정 신호로서 검출된 신호를 보정 전압 발생 회로(515)로 출력한다. 보정 신호 발생 회로(554)는 증폭기(555) 및 게이트(556)으로 구성된다. 보정 전압 발생 회로(510)는 가산기(515)로 구성된다.
제18도의 파형(b)에 도시된 바와 같이 유도 잡음 피크(F 및 R)은 공통 전극(Y)를 통해 흐르는 전류에 의해 발생된다. 따라서, 공통 전극(Y)를 통해 흐르는 전류는 제18도에 도시된 전압 파형(a)와 동일한 파형을 갖는다. 상술된 배열에 따라, 보정 전압(V1')은 공통 전극 (Y)의 전류신호인 보정신호에 기초한 제5의 실시예에서와 동일한 방법으로 보정 전압 발생 회로(510)에 의해 발생될 수 있다.
[제7실시예]
제14c도를 참조하면, 제7실시예의 보정 신호 발생 회로(614)는 하부 위치에 배치된 세그먼트 전극(X)가 주사될 때 공통 전극(Y)에서의 전압으로부터 간접적으로 세그먼트 전극(X)에 인가되는 주사 전압(V5) 로 인해 상부 위치에 배치된 일반 전극(Y)에서 유도된 전압을 검출한다. 그 다음, 공통 전극(Y)에서 검출된 전압은 보정 신호로서 보정 전압 발생 회로(500)으로 출력된다. 특히, 제7실시예에 따르면, 보정 신호는 제 5실시예의 보조 전극(Y0) 대신에 하나 또는 다수의 일반 전극(Y)중에서 취해진다. 부가적으로, 보정 신호 발생 회로(614)는 연산 증폭기(615) 및 게이트(616)을 포함한다.
상술된 제7실시예에 따르면, 하부 위치에 배치된 세그먼트 전극(X)에 인가된 주사 전압(V5) 로 인해 공통 전극(Y)에서 유도된 전압은 검출된 유도 전압에 기초한 보정 전압(V1')을 발생시키기 위하여 일반 전극(Y)로부터 간접적으로 검출된다.
상술된 배열에 따라, 세그먼트 전극(X)에 인가된 주사 전압(V5) 로 인해 공통 전극(Y)에서 유도된 전압은 제 5실시예와 비교하여 볼 때 간단한 장치 구조로 소거될 수 있다.
공통 전극(Y)가 각각의 상술한 실시예의 LCD 패널(1)에서 세그먼트 전극(X) 위에 배치되더라도, 세그먼트 전극(X)가 공통 전극(Y) 위에 배치될 때와 동일한 효과가 획득될 수 있다. 상술한 경우에서 각각의 보정 신호 발생 회로(4,404,554 및 614)가 동작되는 기간은 하부 위치에 배치된 공통 전극(Y)가 주사될 때 y좌표 검출 기간이어야 한다는 것을 인지하여야 한다.
상술된 설명에서 알 수 있는 바와 같이, 본 발명의 디스플레이 일체형 태블릿 장치는 디스플레이 패널을 구성하는 세그먼트 전극 및 공통 전극 중에서 검출 펜과 멀리 떨어진 하부 위치에 배치된 전극에 인가되는 주사 전압으로 인해 상부 위치에 배치된 전극에 유도된 전압을 소거하는 보정 전압을 발생시키기 위한 보정 전압 발생 수단을 구비한다. 최소한 하부 전극이 주사될 때의 기간동안에 보정 전압 발생 수단에 의해 발생되는 보정 회로는 상부 전극에서 유도된 전압을 소거하기 위하여 상부 전극에 인가되므로, 보정 비 주사 전압이 상부 전극에 인가된다.
따라서, 하부 전극이 주사되는 기간동안에, 하부 전극에 인가된 주사 전압에 기인하여 상부 전극에서 유도된 전압으로 인해 전압은 검출 펜의 검출 전극에서 유도되지 않는다.
다시 말하면, 본 발명은 검출 펜에서의 유도 잡음의 검출을 방지함으로써 좌표 검출 정확도를 증가시킬 수 있는 디스플레이 일체형 태블릿 장치를 제공할 수 있다.
더욱이, 본 발명의 디스플레이 일체형 태블릿 장치에 있어서, 보정 전압 발생 수단은 보정 신호 발생 회로 및 보정 전압 발생 회로를 갖는다. 보정 신호 발생 회로는 내부 메모리에 저장된 바와 같은 하부 전극에 인가된 주사 전압으로 인한 상부 전극에서 유도된 전압의 반전된 전압의 파형을 나타내는 디지탈 보정 신호를 판독하고, 보정 신호로서 데이타를 보정 전압 발생 회로로 출력한다. 그 다음, 보정 전압 발생 회로는 보정 전압이 간단한 방법으로 발생되게 하기 위해 보정 신호에 기초하여 상술한 아날로그 보정 전압을 발생시킨다.
따라서, 본 발명은 내부 메모리에 보정 데이타를 저장하고 매우 간단한 처리 동작을 실행하여 단순히 검출 펜에서의 유도 잡음의 검출을 방지함으로써 좌표 검출 정확도를 증가시키는데 사용되는 디스플레이 일체형 태블릿 장치를 제공한다.
더욱이, 본 발명의 디스플레이 일체형 태블릿 장치에 있어서, 각 세그먼트 전극 및 공통 전극은 시프트 레지스터를 갖고, 상술된 보정 전압 발생 수단은 보정 신호 발생 회로 및 보정 전압 발생 회로를 갖는다. 보정 신호 발생 회로는 하부 전극을 주사하기 위해 세그먼트 전극 구동 회로 또는 공통 전극 구동 회로중 하나의 구동 회로의 시프트 레지스터의 제 1단의 입력 단자로 입력되는 시프트 데이타 신호 및 주사 종료시에 상술한 시프트 레지스터의 최종 단의 단자로부터 출력되는 펄스 신호에 기초하여 하부 전극의 주사 기간과 거의 동일한 펄스폭을 갖는 2진 보정 신호를 발생시키고, 보정 신호를 보정 전압 발생 회로로 전송한다. 보정 전압 발생 회로에 기초하여 상술한 아날로그 보정 전압을 발생시킨다. 상술된 배열에 따라. 보정 전압은 임의의 내부 메모리 또는 특정한 검출 수단을 제공하지 않고 시프트 데이타 신호 및 일반적으로 사용되는 펄스 신호에 따라 간단한 처리 동작으로 발생될 수 있다.
따라서, 본 발명은 검출 펜에서의 유도 잡음의 검출을 방지함으로써 간단한 처리 동작으로 좌표 검출 정확도를 증가시키는데 사용되는 디스플레이 일체형 태블릿 장치를 제공할 수 있다.
더욱이, 본 발명의 디스플레이 일체형 태블릿 장치는 검출 펜에서 멀리 떨어진 하부 전극에 근접한 보조 전극을 구비하고, 보정 전압 발생 수단은 보정 신호 발생 회로 및 보정 전압 발생 회로를 갖는다. 보정 신호 발생 회로는 하부 전극에 인가된 주사 전압으로 인해 보조 전극에서 유도되는 전압을 검출하고, 보정 신호로서 이 전압을 보정 전압 발생 회로로 전송한다. 보정 전압 발생 회로는 보정 전압의 발생시 상부 전극에서 유도된 전압이 직접 검출되도록 하기 위해 보정 신호의 반전 신호에 기초하여 보정 전압을 발생시킨다.
따라서, 본 발명은 검출 펜에서의 유도 잡음의 검출을 방지함으로써 하부 전극에 인가된 주사 전압으로 인해 상부 전극에서 유도된 전압을 소거함으로써 좌표 검출 정확도를 더 증가시킬 수 있는 디스플레이 일체형 태블릿 장치를 제공할 수 있다.
더욱이, 본 발명의 디스플레이 일체형 태블릿 장치에 있어서, 보정 전압 발생 수단은 보정 신호 발생 회로 및 보정 전압 발생 회로를 갖고, 보정 신호 발생 회로는 상부 전극을 통해 주사 전압이 하부 전극에 인가될 때 발생되는 전류가 검출되고, 이 전류를 보정 신호로서 보정 전압 발생 회로로 전송한다. 보정 전압 발생 회로는 보정 전압이 상부 전극을 통해 흐르는 전류에 기초하여 발생되도록 하기 위해 보정 신호에 기초하여 보정 전압을 발생시킨다.
더욱이, 본 발명의 디스플레이 일체형 태블릿 장치에 있어서, 보정 전압 발생 수단은 보정 신호 발생 회로 및 보정 전압 발생 회로를 갖고, 보정 신호 발생 회로는 주사 전압이 하부 전극에 인가될 때 발생되는 상부 전극에 유도된 전압을 검출하고, 이 전압을 보정 신호로서 보정 전압 발생 회로로 전송한다. 보정 전압 발생 회로는 간단한 장치 구성에 따라 상부 전극에 유도된 전압을 간접적으로 검출함으로써 보정 전압이 발생되도록 하기 위해 보정 신호에 기초하여 보정 전압을 발생시킨다.
따라서, 본 발명은 검출 펜에서의 검출 잡음의 검출을 방지함으로써 상대적으로 간단한 장치 구조에 따른 좌표 검출 정확성를 증가시킬 수 있는 디스플레이 일체형 태블릿 장치를 제공할 수 있다.
상술된 설명에 있어서, 하부 전극을 주사할 때 상부 전극에 유도된 전압을 보정하기 위한 수단이 설명된다. 부수적으로, 가능한 한 낮은 유도 전압을 만드는 것이 중요하다. 이러한 목적을 위하여, 공통 구동 회로의 온 저항기(rc1) 및 인듐 틴옥사이드로 형성된 공통 전극의 저항 값을 낮게 할 필요가 있다. 디스플레이 이용 LCD 패널에 있어서의 공통 구동 회로의 온 저항기는 약 1~2㏀의 저항값을 가지지만, 태블릿 기능을 갖는 LCD 패널에 있어서의 구동용 LSI는 공통 구동 회로의 온 저항기가 약 500㏀의 저항값을 갖도록 설계된다. 이와 유사하게, 디스플레이용 LCD 패널에 있어서의 저항값이 약20~30Ω/□인 공통 전극은 인듐 틴옥사이드를 형성하기에 충분하고, 태블릿 기능을 갖는 LCD 패널에 있어서는 약 15Ω/□의 저항값을 갖는 인듐 틴옥사이드가 공통 전극을 형성하기 위해 최적하다.
본 발명은 양호한 실시예에 대해 상세히 설명되었지만, 본 분야에 숙련된 기술자들이라면 본 발명의 범위를 벗어나지 않고서도 양호한 실시예를 여러가지로 변형 및 변경시킬 수 있다. 그러므로, 본 발명은 첨부된 특허 청구의 범위내에서만 제한된다.

Claims (19)

  1. 디스플레이 일체형 태블릿 장치에 있어서, 세그먼트 전극(X)와 공통 전극(Y) 사이에 서로가 직각을 이루도록 교차하여 배치된 디스플레이 매체를 갖고 있고, 듀티율 제어형 구동 방법에 의해 구동되는 디스플레이 패널(1), 상기 디스플레이 패널(1)의 공통 전극(Y) 및 세그먼트 전극(X)와 정전기적으로 결합된 전극(13)을 검출 펜(8)의 팁에 갖고 있는 검출 펜(8), 상기 세그먼트 전극(X)를 구동시키기 위한 세그먼트 전극 구동 회로(103), 상기 공통 전극(Y)를 구동시키기 위한 공통 전극 구동 회로(102), 영상을 표시한는 기간 동안에 상기 세그먼트 전극 구동 회로(103) 및 공통 전극 구동 회로(102)를 제어함으로써 디스플레이 패널(1) 상에 영상을 표시하기 위한 디스플레이 제어 회로(105), 주사 전압을 세그먼트 전극(X)에 연속적으로 인가함으로써 디스플레이 패널(1)의 세그먼트 전극(X)를 순차적으로 주사하기 위해 세그먼트 전극 구동 회로(103)을 제어하고, 제1주사 기간과 제 2주사 기간으로 구성된 좌표 검출 기간 동안에 주사 전압을 공통 전극(Y)에 연속적으로 인가함으로써 공통 전극(Y)를 순차적으로 주사하기 위해 공통 전극 구동 회로(102)를 제어하는 검출 제어 회로(106), 상기 검출 펜(8)의 출력 신호 타이밍과 세그먼트 전극(Y)의 주사 타이밍에 따라서 검출 펜(8)의 팁에 의해 세그먼트 패널(1) 상에 지정된 x 좌표값을 검출하기 위한 x 좌표 검출 회로(110), 및 상기 검출펜의 출력 신호 타이밍과 공통 전극(Y)의 주사 타이밍에 따라서 검출 펜(8)의 팁에 의해 디스플레이 패널(1) 상에 지정된 y 좌표값을 검출하기 위한 y좌표 검출 회로(111)을 포함하고, 상기 검출 제어 회로(106)은 세그먼트 전극(X)와 공통 전극(Y) 중에서 검출펜에 근접하게 배치되는 한 전극(Y)가 제 1주사 기간 동안에 주사되고, 다른 전극(X)가 제1주사 기간 다음의 제2주사 기간 동안에 주사되도록 세그먼트 전극 구동 회로 및 공통 전극 구동 회로를 제어하고, 상기 디스플레이 일체형 태블릿 장치는 공통 전극 (Y)와 세그먼트 전극(X)들중 한 전극(Y)의 전압 변화량에 대응하는 기준 신호를 제 1주사 기간 동안에 출력하는 검출 회로(31)을 포함하며, 상기 x 좌표 검출 회로(110) 및 y 좌표 검출 회로(111) 중에서, 세그먼트 전극(X) 및 공통 전극(Y)의 다른 전극(X)에 관련되는 좌표 검출 회로(110)은 검출 펜(8)로부터의 출력 신호의 좌표 검출 펄스를 검출 회로(31)로부터의 기준 신호에 기초하여 검출하도록 동작하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  2. 제1항에 있어서, 상기 x 좌표 검출 회로(110) 또는 상기 y 좌표 검출 회로(111)은, 상기 검출 펜(8)로부터의 출력 신호의 좌표 검출 펄스를 검출 보유하고 검출 신호를 출력하는 검출 회로(24), 상기 검출 회로(24)로부터의 검출 신호를 특정한 기간 동안에 지연시키기 위한 지연 회로(25), 및 상기 지연 회로(25)로부터의 검출 신호 및 검출 펜(8)로부터의 출력 신호를 합성하기 위한 신서사이즈 회로(26)을 포함하여, 검출 신호의 좌표 검출 펄스의 피크에 따른 잡음을 억제하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  3. 제1항에 있어서, 각각의 상기 x 좌표 검출 회로(110) 및 상기 y 좌표 검출 회로(111)은 영상 디스플레이 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호, 세그먼트 전극 주사 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호, 또는 공통 전극 주사 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호인 상이한 신호들 중 1개의 신호를 수신하기 위해 영상 디스플레이 기간, 세그먼트 전극 주사 기간, 또는 공통 전극 주사 기간과 동기하여 각각 동작하는 3개의 클램프 회로(32,22,28)을 포함하여, 상기 검출 펜(8)로부터의 출력 신호에 포함된 시간의 변화에 관련하여 연속적으로 형성되는 디스플레이 전압 반전 펄스, x 좌표 검출 펄스와 y 좌표 검출 펄스 사이에서 x 좌표 검출 회로(110) 또는 y 좌표 검출 회로(111)에서 발생할 수 있는 상호 간섭 현상을 방지하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  4. 제2항에 있어서, 상기 x 좌표 검출 회로(110) 또는 상기 y 좌표 검출 회로(111)은 영상 디스플레이 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호, 세그먼트 전극 주사 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호, 또는 공통 전극 주사 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호인 상이한 신호들 중 1개의 신호를 수신하기 위해 영상 디스플레이 기간, 세그먼트 전극 주사 기간, 또는 공통 전극 주사 기간과 동기하여 각각 동작하는 3개의 클램프 회로(32,22,28)을 포함하여, 상기 검출 펜(8)로부터의 출력 신호에 포함된 시간의 변화에 관련하여 연속적으로 형성되는 디스플레이 전압 반전 펄스, x 좌표 검출 펄스와 y 좌표 검출 펄스 사이에서 x 좌표 검출 회로(110) 또는 y 좌표 검출 회로(111)에서 발생할 수 있는 상호 간섭 현상을 방지하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  5. 제3항에 있어서, 각각의 상기 x 좌표 검출 회로(110) 및 상기 y 좌표 검출 회로(111)은 세그먼트 전극 주사 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호, 및 공통 전극 주사 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호를 클램프하기 전에 좌표 검출 기간 동안에 발생된 검출 펜 (8)로부터의 출력 신호를 수신하여 클램프하기 위해 좌표 검출 기간과 동기하여 동작하는 클램프 회로(20)을 더 포함하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  6. 디스플레이 일체형 태블릿 장치에 있어서, 세그먼트 전극(X)와 공통 전극(Y) 사이에 서로가 직각을 이루도록 교차하여 배치된 디스플레이 매체를 갖고 있는 듀티율 제어형 구동 방법에 의해 구동되는 디스플레이 패널(1), 상기 디스플레이 패널(1)의 공통 전극(Y) 및 세그먼트 전극(X)와 정전기적으로 결합된 전극(13)을 검출 펜(8)의 팁에 갖고 있는 검출 펜(8), 상기 세그먼트 전극(X)를 구동시키기 위한 세그먼트 전극 구동 회로(103), 상기 공통 전극(Y)를 구동시키기 위한 공통 전극 구동 회로(102), 영상을 표시하는 기간 동안에 세그먼트 전극 구동 회로(103) 및 공통 전극 구동 회로(102)를 제어함으로써 디스플레이 패널(1) 상에 영상을 표시하기 위한 디스플레이 제어 회로(105), 주사 전압을 세그먼트 전극(X)에 연속적으로 인가함으로써 디스플레이 패널(1)의 세그먼트 전극(X)를 순차적으로 주사하기 위해 세그먼트 전극 구동 회로(103)을 제어하고, 좌표 검출 기간 동안에 주사 전압을 공통 전극(Y)에 연속적으로 인가함으로써 공통 전극(Y)를 순차적으로 주사하기 위해 공통 전극 구동 회로(102)를 제어하는 검출 제어 회로(106), 상기 검출 펜(8)의 출력 신호 발생 타이밍과 세그먼트 전극(X)의 주사 타이밍에 따라서 검출 펜(8)의 팁에 의해 디스플레이 패널(1) 상에 지정된 x 좌표값을 검출하기 위한 x좌표 검출 회로(110), 및 상기 검출 펜(8)의 출력 신호 발생 타이밍과 공통 전극(y)의 주사 타이밍에 따라서 검출 펜(8)의 팁에 의해 디스플레이 패널(1) 상에 지정된 y 좌표값을 검출하기 위한 y 좌표 검출 회로(111)을 포함하고, 상기 디스플레이 일체형 태블릿 장치(106)은 공통 전극(Y)와 세그먼트 전극(X)의 전압 변화량을 검출 보유하기 위해 검출 펜(8)으로부터의 출력 신호를 수신하고, 상기 공통 전극(Y)와 세그먼트 전극(X)의 전압 변화량에 대응하는 기준 신호를 영상 디스플레이 기간 동안에 출력하는 검출 회로(33)을 포함하며, 상기 x좌표 검출 회로(110) 및 상기 y 좌표 검출 회로(111)은 검출 펜(8)로부터의 출력 신호의 좌표 검출 펄스를 검출 회로(33)으로부터의 기준 신호에 기초하여 검출하도록 동작하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  7. 제6항에 있어서, 상기 x좌표 검출 회로(110) 또는 상기 y 좌표 검출 회로(111)은 상기 검출 펜(8)로부터의 출력 신호의 좌표 검출 펄스를 검출 보유하고 검출 신호를 출력하는 검출 회로(24), 상기 검출 회로(24)로부터의 검출 신호를 특정한 기간 동안에 지연시키기 위한 지연 회로(25), 및 상기 지연 회로(25)로부터의 검출 신호 및 검출 펜(8)로부터의 출력 신호를 합성하기 위한 신서사이즈 회로(26)을 포함하여, 검출 신호의 좌표 검출 펄스의 피크에 따른 잡음을 억제하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  8. 제6항에 있어서, 상기 x좌표 검출 회로(110) 또는 상기 y 좌표 검출 회로(111)은 영상 디스플레이 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호, 세그먼트 전극 주사기간 동안에 발생된 검출 펜(8)로부터의 출력 신호, 또는 공통 전극 주사기간 동안에 발생된 검출펜(8)로부터의 출력신호 인 상이한 신호들 중 1개의 신호를 수신하기 위해 영상 디스플레이 기간,세그먼트 전극 주사 기간, 또는 공통 전극 주사 기간과 동기하여 각각 동작하는 3개의 클램프 회로(32,33,28)을 포함하여, 상기 검출 펜(8)로부터의 출력 신호에 포함된 시간의 변화에 관련하여 연속적으로 형성되는 디스플레이 전압 반전 펄스, x좌표 검출 펄스와 y좌표 검출 펄스 사이에서 x좌표 검출 회로(110) 또는 상기 y 좌표 검출 회로(111)에서 발생할 수 있는 상호 간섭 현상을 방지하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  9. 제7항에 있어서, 상기 x좌표 검출 회로(110) 또는 상기 y 좌표 검출 회로(111)은 영상 디스플레이 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호, 세그먼트 전극 주사기간 동안에 발생된 검출 펜(8)로부터의 출력 신호, 또는 공통 전극 주사 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호인 상이한 신호들 중 1개의 신호를 수신하기 위해 영상 디스플레이 기간,세그먼트 전극 주사기간, 또는 공통 전극 주사 기간과 동기하여 각각 동작하는 3개의 클램프 회로(32,22,28)을 포함하여, 상기 검출 펜(8)로부터의 출력 신호에 포함된 시간의 변화에 관련하여 연속적으로 형성되는 디스플레이 전압 반전 펄스, x좌표 검출 펄스와 y좌표 검출 펄스 사이에서 x좌표 검출 회로(110) 또는 y 좌표 검출 회로(111)에서 발생할 수 있는 상호 간섭 현상을 방지하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  10. 디스플레이 일체형 태블릿 장치에 있어서, 세그먼트 전극(Y) 사이에 서로가 직각을 이루도록 교차하여 배치된 디스플레이 매체를 갖고 있고 듀티율 제어형 구동 방법에 의해 구동되는 디스플레이 패널(1), 상기 디스플레이 패널(1)의 공통 전극(Y) 및 세그먼트 전극(X)와 정전기적으로 결합된 전극(13)을 검출 펜(8)의 팁에 갖고 있는 검출 펜(8), 상기 세그먼트 전극(X)를 구동시키기 위한 세그먼트 전극 구동 회로(103),상기 공통 전극(Y)를 구동시키기 위한 공통 전극 구동 회로(102), 영상을 표시하는 기간 동안에 세그먼트 전극 구동 회로(103) 및 공통 전극 구동 회로(102)를 제어함으로써 디스플레이 패널(1) 상에 영상을 표시하기 위한 디스플레이 제어 회로(105), 주사 전압을 세그먼트 전극(X)에 연속적으로 인가함으로써 디스플레이 패널(1)의 세그먼트 전극(X)를 순차적으로 주사하기 위해 세그먼트 전극 구동 회로(103)을 제어하고, 좌표 검출 기간 동안에 주사 전압을 공통 전극(Y)에 연속적으로 인가함으로써 공통 전극(Y)를 순차적으로 주사하기 위해 공통 전극 구동 회로(102)를 제어하는 검출 제어 회로(106), 상기 검출 펜(8)의 출력 신호 발생 타이밍과 세그먼트 전극(X)의 주사 타이밍에 따라서 검출 펜(8)의 팁에 의해 디스플레이 패널(1) 상에 지정된 x 좌표값을 검출하기 위한 x 좌표 검출 회로(110), 및 상기 검출 펜(8)의 출력 신호 발생 타이밍과 공통 전극(Y)의 주사 타이밍에 따라서 검출 펜(8)의 팁에 의해 디스플레이 패널(1) 상에 지정된 y 좌표값을 검출하기 위한 y 좌표 검출 회로(111)을 포함하고, 상기 디스플레이 일체형 태블릿 장치는 공통 전극(Y)와 세그먼트 전극(X)들중 검출 펜(8)에 더 밀접한 전극의 변화량을 검출 보유하기 위해 검출 펜(8)로부터의 출력 신호를 수신하고, 상기 공통 전극(Y)와 세그먼트 전극(X)의 전압 변화량에 대응하는 기준 신호를 영상 디스플레이 기간 동안에 출력하는 검출 회로(33)을 포함하며, 상기 x 좌표 검출 회로(110) 및 상기 y 좌표 검출 회로(111)은 검출 펜(8)로부터의 출력 신호의 좌표 검출 펄스를 검출 회로(33)으로부터의 기준 신호에 기초하여 검출하도록 동작하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  11. 제10항에 있어서, 상기 x 좌표 검출 회로(110) 또는 상기 y 좌표 검출 회로(111)은 상기 검출 펜(8)로부터의 출력 신호의 좌표 검출 펄스를 검출 보유하고 검출 신호를 출력하는 검출 회로(24), 상기 검출 회로(24)로부터의 검출 신호를 특정한 기간 동안에 지연시키기 위한 지연 회로(25), 및 상기 지연 회로(25)로부터의 검출 신호 및 검출 펜(8)로부터의 출력 신호를 합성하기 위한 신서사이즈 회로(26)을 포함하여, 검출 신호의 좌표 검출 펄스의 피크에 따른 잡음을 억제하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  12. 제10항에 있어서, 각각의 상기 x 좌표 검출 회로(110) 및 상기 y 좌표 검출 회로(111)은 영상 디스플레이 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호, 세그먼트 전극 주사 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호, 또는 공통 전극 주사 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호인 상이한 신호들 중 1개의 신호를 수신하기 위해 영상 디스플레이 기간,세그먼트 전극 주사기간, 또는 공통 전극 주사 기간과 동기하여 각각 동작하는 3개의 클램프 회로(32,33,28)을 포함하여, 상기 검출 펜(8)로부터의 출력 신호에 포함된 시간의 변화에 관련하여 연속적으로 형성되는 디스플레이 전압 반전 펄스, x좌표 검출 펄스와 y좌표 검출 펄스 사이에서 x좌표 검출 회로(110) 또는 y 좌표 검출 회로(111)에서 발생할 수 있는 상호 간섭 현상을 방지하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  13. 제11항에 있어서, 상기 x 좌표 검출 회로(110) 또는 상기 y 좌표 검출 회로(111)은 영상 디스플레이 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호, 세그먼트 전극 주사 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호, 또는 공통 전극 주사 기간 동안에 발생된 검출 펜(8)로부터의 출력 신호인 상이한 신호들 중 1개의 신호를 수신하기 위해 영상 디스플레이 기간, 세그먼트 전극 주사기간, 또는 공통 전극 주사 기간과 동기하여 각각 동작하는 3개의 클램프 회로(32,22,28)을 포함하여, 상기 검출 펜(8)로부터의 출력 신호에 포함된 시간의 변화에 관련하여 연속적으로 형성되는 디스플레이 전압 반전 펄스, x좌표 검출 펄스와 y좌표 검출 펄스 사이에서 x좌표 검출 회로(110) 또는 y 좌표 검출 회로(111)에서 발생할 수 있는 상호 간섭 현상을 방지하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  14. 디스플레이 일체형 태블릿 장치에 있어서, 세그먼트 전극(X)와 공통 전극(Y) 사이에 서로가 직각을 이루도록 교차하여 배치된 디스플레이 매체를 갖고 있고, 듀티율 제어형 구동 방법에 의해 구동되는 디스플레이 패널(1), 상기 디스플레이 패널(1)의 공통 전극(Y) 및 세그먼트 전극(X)와 정전기적으로 결합된 전극(13)을 검출 펜(18)의 팁에 갖고 있는 검출 펜(108), 상기 세그먼트 전극(X)를 구동시키기 위한 세그먼트 전극 구동 회로(3), 상기 공통 전극(Y)를 구동시키기 위한 공통 전극 구동 회로(2), 영상을 표시하는 기간 동안에 상기 세그먼트 전극 구동 회로(3) 및 공통 전극 구동 회로(2)를 제어함으로써 디스플레이 패널(1) 상에 영상을 표시하기 위한 디스플레이 제어 회로(105), 주사 전압을 세그먼트 전극(X)에 연속적으로 인가함으로써 디스플레이 패널(1)의 세그먼트 전극(X)를 순차적으로 주사하기 위해 세그먼트 전극 구동 회로(3)을 제어하고, 제1주사 기간과 제2주사 기간으로 구성된 좌표 검출 기간 동안에 주사 전압을 공통 전극(Y)에 연속적으로 인가함으로써 공통 전극(Y)를 순차적으로 주사하기 위해 공통 전극 구동 회로(2)를 제어하는 검출 제어 회로(106), 상기 검출 펜(108)의 출력 신호 발생 타이밍과 세그먼트 전극(X)의 주사 타이밍에 따라서 검출 펜(108)의 팁에 의해 디스플레이 패널(1) 상에 지정된 x 좌표값을 검출하기 위한 x 좌표 검출 회로(110), 및 상기 검출 펜(108)의 출력 신호 발생 타이밍과 공통 전극(Y)의 주사 타이밍에 따라서 검출 펜(108)의 팁에 의해 디스플레이 패널(1) 상에 지정된 y 좌표값을 검출하기 위한 y좌표 검출 회로(111)을 포함하고, 상기 디스플레이 일체형 태블릿 장치는 검출 펜(108)과 원거리인 하부에 배치된 전극(X)에 인가된 주사 전압으로 인해 검출 펜(108)에 근접하게 상부에 배치된 전극(Y)에서 유도된 전압을 소거하기 위해 보정 전압을 발생하기 위한 보정 전압 발생 수단(4,5 : 404,5 : 554,510 : 614,500)을 포함하고, 상기 전극(X,Y)가 세그먼트 전극(X) 및 공통 전극(Y)들 중 한 전극 및 다른 한 전극이므로, 상기 보정 전압 발생 수단에 의해 발생된 보정 전압을 하부에 배치된 전극(X)가 주사되는 기간 동안에 상부에 배치된 전극(Y)에 인가함으로써 상부에 배치된 전극(Y)에서 유도된 전압을 소거하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  15. 제14항에 있어서, 상기 보정 전압 발생 수단(4,5)는 내부 메모리(410)에서, 하부 전극(X)에 인가된 주사 전압으로 인해 상부 전극(Y)에서 유도된 신호 파형의 반전된 파형을 나타내는 디지탈 보정 데이타를 저장하고, 보정 데이타를 보정 신호로서 출력시키기 위해 보정 데이타를 판독하는 보정 신호 발생 회로(4), 및 보정 신호 발생 회로(4)로부터의 보정 신호를 수신하고 보정 신호에 기초하여 보정 전압을 아날로그 형태로 발생시키는 보정 전압 발생 회로(5)를 포함하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  16. 제14항에 있어서, 각각의 상기 세그먼트 전극 구동 회로(3) 및 상기 공통 전극 구동 회로(2)가 시프트 레지스터를 포함하고, 상기 보정 전압 발생 수단(404,5)는시프트 데이타 신호(so)가 하부 전극(X)를 주사하기 위해 세그먼트 전극 구동 회로(3) 과 공통 전극 구동 회로(2)들 중 하나의 시프트 레지스터의 제1단의 입력 단자에 입력되는 경우에 주사를 개시하기 위해 시프트 데이타 신호를 수신하고, 하부 전극(X)의 주사 기간과 동일한 펄스폭을 갖는 2진 보정 신호를 시프트 데이타 신호 및 펄스 신호(seio2)에 기초하여 발생시키기 위해 주사를 종료시에 시프트 레지스터의 최종단의 출력 단자로부터 출력된 펄스 신호를 수신하는 보정 신호 발생 회로(404), 및 보정 전압을 보정 신호에 기초하여 아날로그 형태로 발생시키기 위해 보정 신호 발생 회로(404)로부터의 보정 신호를 수신하는 보정 전압 발생 회로(5)를 포함하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  17. 제14항에 있어서, 하부 전극(X)와 마주보는 보조 전극(Y0)을 포함하고, 상기 보정 전압 발생 수단(404,5)는 하부 전극(X)에 인가된 주사 전압으로 인해 보조 전극(Y0)에서 유도된 전압을 검출하여, 이 전압을 보정 신호로서 출력하는 보정 신호 발생 회로(414), 및 보정 전압을 보정 신호의 반전 신호에 기초하여 발생시키기 위해 보정 신호 발생 회로(414)로부터의 보정 신호를 수신하는 보정 전압 발생 회로(5)를 포함하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  18. 제14항에 있어서, 상기 보정 전압 발생 수단(554,510)은 주사 전압이 하부 전극(X)에 인가될 때에 상부 전극(Y)를 통과하여 흐르는 전류를 검출하여, 이 전압을 보정 신호로서 출력하는 보정 신호 발생 회로(554), 및 보정 전압을 보정 신호에 기초하여 발생시키기 위해 보정 신호 발생 회로(553)로부터의 보정 신호를 수신하는 보정 전압 발생 회로(510)을 포함하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
  19. 제14항에 있어서, 상기 보정 전압 발생 수단(614,500)은 주사 전압이 하부 전극(X)에 인가될 때에 상부 전극(Y)에서의 전압을 검출하여, 이 전류를 보정 신호로서 출력하는 보정 신호 발생 회로(614), 및 보정 전압을 보정 신호에 기초하여 발생시키기 위해 보정 신호 발생 회로(614)로부터의 보정 신호를 수신하는보정 전압 발생 회로(500)을 포함하는 것을 특징으로 하는 디스플레이 일체형 태블릿 장치.
KR1019930008761A 1992-05-22 1993-05-21 디스플레이 일체형 태블릿 장치 KR960003070B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP92-130685 1992-05-22
JP13068592A JP2798552B2 (ja) 1992-05-22 1992-05-22 表示一体型タブレット装置
JP92-281559 1992-10-20
JP28155992A JP3051270B2 (ja) 1992-10-20 1992-10-20 タブレット装置および表示一体型タブレット装置

Publications (2)

Publication Number Publication Date
KR940006018A KR940006018A (ko) 1994-03-22
KR960003070B1 true KR960003070B1 (ko) 1996-03-04

Family

ID=26465754

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930008761A KR960003070B1 (ko) 1992-05-22 1993-05-21 디스플레이 일체형 태블릿 장치

Country Status (4)

Country Link
US (2) US5410329A (ko)
EP (2) EP0843278B1 (ko)
KR (1) KR960003070B1 (ko)
DE (2) DE69321874T2 (ko)

Families Citing this family (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5581274A (en) * 1991-04-05 1996-12-03 Sharp Kabushiki Kaisha Display-integrated type tablet device
US5534892A (en) * 1992-05-20 1996-07-09 Sharp Kabushiki Kaisha Display-integrated type tablet device having and idle time in one display image frame to detect coordinates and having different electrode densities
JP2653014B2 (ja) * 1993-07-26 1997-09-10 日本電気株式会社 アクティブマトリックス液晶ディスプレイ装置
JP3192297B2 (ja) * 1993-11-05 2001-07-23 シャープ株式会社 座標入力装置
JP2614410B2 (ja) * 1994-01-28 1997-05-28 インターナショナル・ビジネス・マシーンズ・コーポレイション 液晶駆動方法及び液晶駆動装置
JPH07311647A (ja) * 1994-05-16 1995-11-28 Wacom Co Ltd 位置検出装置及びそのノイズ除去方法
JP3167873B2 (ja) * 1994-12-28 2001-05-21 シャープ株式会社 画像入力装置
US5604510A (en) * 1995-01-10 1997-02-18 Palomar Technologies Corporation Liquid crystal display drive with voltage translation
US5945973A (en) * 1995-05-12 1999-08-31 Hitachi, Ltd. Position reader
US5841427A (en) * 1995-12-22 1998-11-24 Symbios, Inc. Method and apparatus for canceling an offset signal in an electrostatic digitizing tablet
US5940065A (en) * 1996-03-15 1999-08-17 Elo Touchsystems, Inc. Algorithmic compensation system and method therefor for a touch sensor panel
JPH09282096A (ja) * 1996-04-16 1997-10-31 Sharp Corp ペン入力装置
US5841431A (en) * 1996-11-15 1998-11-24 Intel Corporation Application of split- and dual-screen LCD panel design in cellular phones
GB9722766D0 (en) 1997-10-28 1997-12-24 British Telecomm Portable computers
US6456749B1 (en) 1998-02-27 2002-09-24 Carnegie Mellon University Handheld apparatus for recognition of writing, for remote communication, and for user defined input templates
US6730863B1 (en) * 1999-06-22 2004-05-04 Cirque Corporation Touchpad having increased noise rejection, decreased moisture sensitivity, and improved tracking
JP3934846B2 (ja) * 2000-03-06 2007-06-20 株式会社リコー 座標入力/検出装置、電子黒板システム、受光素子の位置ズレ補正方法及び記憶媒体
KR100470207B1 (ko) * 2001-08-13 2005-02-04 엘지전자 주식회사 평면 전계방출 표시소자의 구동장치 및 방법
JP4540088B2 (ja) * 2001-08-24 2010-09-08 株式会社ワコム 位置検出装置
KR100347798B1 (ko) * 2002-03-22 2002-08-07 주식회사 얼텍 비중에 의한 완전미 선별 방법 및 그 장치
KR100449745B1 (ko) * 2002-11-21 2004-09-22 삼성전자주식회사 터치 스크린 잡음 방지 장치 및 방법
JP4257221B2 (ja) * 2003-03-31 2009-04-22 東芝松下ディスプレイテクノロジー株式会社 表示装置および情報端末装置
KR101246830B1 (ko) * 2006-06-09 2013-03-28 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
US9600124B2 (en) * 2007-07-31 2017-03-21 Atmel Corporation Sensor and method of sensing
EP2187379A4 (en) * 2007-08-10 2011-09-14 Sharp Kk DISPLAY, DISPLAY CONTROL, DISPLAY CONTROL PROCEDURE, LIQUID CRYSTAL DISPLAY AND TV RECEIVER
JP5178631B2 (ja) * 2009-05-26 2013-04-10 株式会社ジャパンディスプレイウェスト タッチセンサ、表示装置および電子機器
TWI395126B (zh) * 2009-07-20 2013-05-01 Mstar Semiconductor Inc 觸控感測方法及其裝置
JP5430339B2 (ja) * 2009-10-19 2014-02-26 株式会社ワコム 位置検出装置及び位置指示器
EP2348386A2 (en) * 2010-01-21 2011-07-27 Samsung SDI Co., Ltd. Apparatus for detecting touch location
CN105045423B (zh) * 2010-02-26 2020-09-29 辛纳普蒂克斯公司 修改解调以避免干扰
WO2011114901A1 (ja) * 2010-03-17 2011-09-22 シャープ株式会社 タッチセンサ付き表示装置
US8723829B2 (en) * 2010-03-17 2014-05-13 Sharp Kabushiki Kaisha Touch sensor-equipped display device
US10019119B2 (en) * 2010-09-09 2018-07-10 3M Innovative Properties Company Touch sensitive device with stylus support
KR101398238B1 (ko) * 2010-10-01 2014-05-22 엘지디스플레이 주식회사 터치 스크린 패널 일체형 표시장치
KR101260665B1 (ko) * 2010-10-08 2013-05-10 엘지디스플레이 주식회사 터치 스크린 내장형 액정 표시 장치
TWI506606B (zh) * 2010-11-05 2015-11-01 Novatek Microelectronics Corp 觸控顯示裝置的觸控控制器及其驅動方法
KR101680256B1 (ko) * 2010-11-08 2016-12-13 삼성디스플레이 주식회사 저항막 방식의 터치 스크린 패널
US8593450B2 (en) 2010-12-22 2013-11-26 Apple Inc. Relay driving of conductive segments in displays
CN102541330B (zh) * 2010-12-27 2015-04-29 上海天马微电子有限公司 一种触摸屏及触控显示装置
US8907921B2 (en) 2011-08-30 2014-12-09 Synaptics Incorporated Interference sensing within a display device with an integrated sensing device
WO2013069683A1 (ja) * 2011-11-07 2013-05-16 王子ホールディングス株式会社 静電容量式タッチパネル付き表示装置、静電容量式タッチパネル
CN103135815B (zh) * 2011-11-25 2017-02-22 上海天马微电子有限公司 内嵌触摸屏液晶显示装置及其触控驱动方法
CN108459757B (zh) * 2011-12-19 2022-04-01 禾瑞亚科技股份有限公司 触摸屏的处理器与触控方法
KR102203449B1 (ko) * 2013-12-31 2021-01-15 엘지디스플레이 주식회사 터치 스크린 일체형 표시장치 및 그 구동 방법
TWI522876B (zh) 2014-01-22 2016-02-21 Sitronix Technology Corp Drive circuit and its touch device and touch module and manufacturing method
CN107533386B (zh) * 2015-05-21 2020-12-29 株式会社和冠 主动式触控笔
JP2017016400A (ja) * 2015-07-01 2017-01-19 株式会社ジャパンディスプレイ 表示装置
TWI646837B (zh) 2017-09-14 2019-01-01 友達光電股份有限公司 抗干擾顯示面板和抗干擾線路

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60175077A (ja) * 1984-02-22 1985-09-09 株式会社日立製作所 情報保持装置
JPS6177920A (ja) * 1984-09-22 1986-04-21 Sharp Corp 入力および液晶表示を行なう装置
JPS61260321A (ja) * 1985-05-14 1986-11-18 Wacom Co Ltd 位置検出装置
JPS62143120A (ja) * 1985-12-18 1987-06-26 Alps Electric Co Ltd 座標入力装置
JPH0738152B2 (ja) * 1986-09-25 1995-04-26 三菱電機株式会社 表示装置
US4839634A (en) * 1986-12-01 1989-06-13 More Edward S Electro-optic slate for input/output of hand-entered textual and graphic information
US4789838A (en) * 1987-03-23 1988-12-06 Cheng Jyi Min Pulse detection circuit using amplitude and time qualification
KR0122737B1 (ko) * 1987-12-25 1997-11-20 후루다 모또오 위치 검출 장치
JPH01280823A (ja) * 1988-01-29 1989-11-13 Pentel Kk 座標入力装置
US5283556A (en) * 1988-12-19 1994-02-01 Sharp Kabushiki Kaisha Tablet integrated with display
JPH0383120A (ja) * 1989-08-28 1991-04-09 Mitsubishi Electric Corp 座標入力機能付表示装置
US5465103A (en) * 1989-08-28 1995-11-07 Mitsubishi Denki Kabushiki Kaisha Display device with coordinate input function
US5119404A (en) * 1990-08-06 1992-06-02 Japan Aviation Electronics Industry Limited Signal receiver
JP2534422B2 (ja) * 1991-03-12 1996-09-18 シャープ株式会社 表示一体型タブレット装置
US5392058A (en) * 1991-05-15 1995-02-21 Sharp Kabushiki Kaisha Display-integrated type tablet device
KR960006112Y1 (ko) * 1991-04-30 1996-07-20 강진구 잡음제거회로
US5214319A (en) * 1991-05-28 1993-05-25 Motorola, Inc. Monotonic pulse detector

Also Published As

Publication number Publication date
DE69321874T2 (de) 1999-05-27
EP0571230B1 (en) 1998-11-04
EP0843278B1 (en) 2002-10-23
DE69321874D1 (de) 1998-12-10
EP0843278A3 (en) 1998-08-26
KR940006018A (ko) 1994-03-22
US5410329A (en) 1995-04-25
DE69332442T2 (de) 2003-06-05
EP0843278A2 (en) 1998-05-20
EP0571230A1 (en) 1993-11-24
DE69332442D1 (de) 2002-11-28
US5631666A (en) 1997-05-20

Similar Documents

Publication Publication Date Title
KR960003070B1 (ko) 디스플레이 일체형 태블릿 장치
EP0504728B1 (en) Display-integrated type tablet device
US10698506B2 (en) Input system and method for detecting touch using the same
CN107422929B (zh) 触控面板控制器以及半导体器件
KR101778731B1 (ko) 터치센서를 가지는 표시장치와 그 구동방법
JP3698803B2 (ja) 座標入力装置
TWI417826B (zh) 顯示器裝置及感測信號處理裝置
JP3394187B2 (ja) 座標入力装置および表示一体型座標入力装置
JP3678801B2 (ja) 表示一体型タブレット装置
JP6066482B2 (ja) ドライバic及び表示入力装置
JPH11143626A (ja) 座標入力装置
CN111381718B (zh) 触摸感测装置、触摸感测系统和触摸面板的驱动方法
CN111145672B (zh) 超声波传感器、超声波感测装置以及显示装置
KR100228596B1 (ko) 입력일체형 디스플레이장치
JP3817012B2 (ja) 座標検出機能付液晶表示装置とその駆動回路
JPH06131118A (ja) 表示一体型タブレット装置
JP2798552B2 (ja) 表示一体型タブレット装置
JP3192522B2 (ja) 表示一体型タブレット装置およびその駆動方法
JP2653935B2 (ja) 座標入力装置
JP2801813B2 (ja) タブレット装置及び表示一体型タブレット装置
JP2747429B2 (ja) 表示一体型タブレット装置
JP3085837B2 (ja) 位置検出装置
JPH0863288A (ja) 入力一体型ディスプレイ装置
KR20130022840A (ko) 플렉서블 인쇄회로보드를 포함한 표시장치
JPH05324171A (ja) 表示一体型タブレット装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070223

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee