KR950022091A - 동기식 전송장치의 오버헤드 타이밍 검출회로 - Google Patents

동기식 전송장치의 오버헤드 타이밍 검출회로 Download PDF

Info

Publication number
KR950022091A
KR950022091A KR1019930029899A KR930029899A KR950022091A KR 950022091 A KR950022091 A KR 950022091A KR 1019930029899 A KR1019930029899 A KR 1019930029899A KR 930029899 A KR930029899 A KR 930029899A KR 950022091 A KR950022091 A KR 950022091A
Authority
KR
South Korea
Prior art keywords
signal
address
payload
timing detection
counter
Prior art date
Application number
KR1019930029899A
Other languages
English (en)
Other versions
KR0140918B1 (ko
Inventor
이재환
Original Assignee
정장호
금성정보통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정장호, 금성정보통신 주식회사 filed Critical 정장호
Priority to KR1019930029899A priority Critical patent/KR0140918B1/ko
Publication of KR950022091A publication Critical patent/KR950022091A/ko
Application granted granted Critical
Publication of KR0140918B1 publication Critical patent/KR0140918B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/156Arrangements in which a continuous pulse train is transformed into a train having a desired pattern

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 동기식 전송장치의 오버헤드 타이밍 검출회로에 관한 것으로, 이는 오버헤드 타이밍 검출시 카운터 인에이블 신호와 데이타 판독신호를 생성하기 위해 기존에 사용되었던 어드레스 디코더 및 다수의 패이로드 카운터를 램으로 대체하여 회로의 설계를 간단히하고 디지탈 로직의 설계에 적당하도록 한 동기식 전송장치의 오버헤드 타이밍 검출회로에 관한것이다.
콘트를 클럭에 동기되어 맵핑된 각신호(DS1, DSIE, DSIC, DS2)의 INC신호를 발생함과 아울러 데이타 판독신호 및 그룹크기 어드레스를 발생하는 카운터와, 상기 카운터로 부터 출력된 그룹크기 어드레스에 따라 그룹크기 선택신호를 발생하는 램과, 상기 카운터로 부터 발생된 각각의 INC신호를 입력받고 데이타 판독신호에 따라 상기한 INC신호를 판독하여 패이로드 어드레스를 발생하는 패이로드 어드레스 발생수단과, 상기 램으로 부터 얻어진 그룹크기 선택신호에 따라 상기 패이로드 어드레스 발생수단으로 부터 얻어진 패이로드 어드레스를 선택 출력하는 패이로드 어드레스 선택수단과, 상기 패이로드 어드레스 선택수단으로 부터 얻어진 패이로드 어드레스와 현재 포인터값을 비교하고 그 결과값을 오버헤드 타이밍 검출신호로써 출력하는 포인터값 비교수단을 구비함으로써 달성되어진다.

Description

동기식 전송장치의 오버헤드 타이밍 검출회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 2 도는 제 1 도의 각부 입출력 타이밍도.
제 3 도는 본 발명 동기식 전송장치의 오버헤드 타이밍 검출회로도.
제 4 도는 제 3 도의 각부 입,출력 타이밍도.

Claims (4)

  1. 콘트롤 클럭에 동기되어 맵핑된 각신호(DS1, DSIE, DSIC, DS2)의 INC신호를 발생함과 아울러 데이타 판독신호 및 그룹크기 어드레스를 발생하는 카운터와, 상기 카운터로 부터 출력된 그룹크기 어드레스에 따라 그룹크기 선택신호를 발생하는 램과, 상기 카운터로 부터 발생된 각각의 INC신호를 입력받고 데이타 판독신호에 따라 상기한 INC신호를 판독하여 패이로드 어드레스를 발생하는 패이로드 어드레스 발생수단과, 상기 램으로 부터 얻어진 그룹크기 선택신호에 따라 상기 패이로드 어드레스 발생수단으로부터 얻어진 패이로드 어드레스를 선택 출력하는 패이로드 어드레스 선택수단과, 상기 패이로드 어드레스 선택수단으로 부터 얻어진 패이로드 어드레스와 현재 포인터값을 비교하고 그 결과값을 오버에드 타이밍 검출신호로써 출력하는 포인터값 비교수단으로 구성됨을 특징으로 한 동기식 전송장치의 오버헤드 타이밍 검출회로.
  2. 제 1 항에 있어서, 카운터는 이전 프레임의 마지막 비트에서 데이타 판독신호를 출력함을 특징으로 한 동기식 전송장치의 오버헤드 타이밍 검출회로.
  3. 제 1 항에 있어서, 카운터는 V1 타임의 입력에 따라 그룹크기 어드레스를 3비트 단위로 발생시킴을 특징으로 한 동기식 전송장치의 오버헤드 타이밍 검출회로.
  4. 제 1 항에 있어서, 램은 VT그룹의 종류(DS1, DSIE, DSIC, DS2)에 따른 VT 크기 정보가 저장됨을 특징으로 한 동기식 전송장치의 오버헤드 타이밍 검출회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930029899A 1993-12-27 1993-12-27 동기식 전송장치의 오버헤드 타이밍 검출회로 KR0140918B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930029899A KR0140918B1 (ko) 1993-12-27 1993-12-27 동기식 전송장치의 오버헤드 타이밍 검출회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930029899A KR0140918B1 (ko) 1993-12-27 1993-12-27 동기식 전송장치의 오버헤드 타이밍 검출회로

Publications (2)

Publication Number Publication Date
KR950022091A true KR950022091A (ko) 1995-07-26
KR0140918B1 KR0140918B1 (ko) 1998-07-15

Family

ID=19372899

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930029899A KR0140918B1 (ko) 1993-12-27 1993-12-27 동기식 전송장치의 오버헤드 타이밍 검출회로

Country Status (1)

Country Link
KR (1) KR0140918B1 (ko)

Also Published As

Publication number Publication date
KR0140918B1 (ko) 1998-07-15

Similar Documents

Publication Publication Date Title
KR920001886A (ko) 동기식 sdh 전송회로망의 절점에서의 디지탈 tdm데이타 흐름 처리용 포인터 장치 및 그 방법
KR840004282A (ko) 동기회로
KR890004502A (ko) 신호 위상 정렬 회로
US4899339A (en) Digital multiplexer
KR950022091A (ko) 동기식 전송장치의 오버헤드 타이밍 검출회로
KR930015435A (ko) 디지탈신호의 동기검출회로
KR910008966A (ko) 수평 동기 펄스 측정 회로
KR900015474A (ko) 디지탈 데이타 팽창 방법 및 데이타 팽창 회로
KR960012890A (ko) 전전자 교환기의 피씨엠 데이터 송신회로
KR920015770A (ko) Dm통신 방식의 수신 시스템의 프레임 패턴 검출회로
KR890010793A (ko) 디지탈 오디오 테이프 레코오더의 디지탈 비디오 데이타 동기 검출회로
KR950010447A (ko) 브이.씨.1(vc1) 신호사상 장치
KR970007592A (ko) 수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치
KR890006015A (ko) Dm/tdm 방식의 시스템에서 인밴드 신호 검출회로
KR920005511A (ko) 프레임 검출 회로
KR19990056044A (ko) 동기식 전송장비의 위상동기 검출회로
KR960032434A (ko) 디지탈 영상기록재생장치의 랜덤기
KR970051121A (ko) 유호 비트를 사용한 fifo의 empty/full 상태 검출 장치
JPH03179835A (ja) エラスティック・ストア方式
KR970031526A (ko) 동기식 전송 장치에서의 클럭 어드레스 비교기(A clock-address comparator in a synchronous transmission system)
KR910015938A (ko) 리프레임시 버퍼의 딜레이를 제거한 독립 동기 구성회로
KR920011136A (ko) 분산형 프레임 구조의 병렬 프레임 검출회로
KR960042337A (ko) 차수 변경이 가능한 선형 궤환 시프트 레지스터를 이용한 난수 생성장치
KR870006741A (ko) 시분할 다중 통신 시스템의 데이터 동기회로
KR950022359A (ko) 클럭 리커버리가 불필요한 비트동기 회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110214

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee