KR970051121A - 유호 비트를 사용한 fifo의 empty/full 상태 검출 장치 - Google Patents

유호 비트를 사용한 fifo의 empty/full 상태 검출 장치 Download PDF

Info

Publication number
KR970051121A
KR970051121A KR1019950065849A KR19950065849A KR970051121A KR 970051121 A KR970051121 A KR 970051121A KR 1019950065849 A KR1019950065849 A KR 1019950065849A KR 19950065849 A KR19950065849 A KR 19950065849A KR 970051121 A KR970051121 A KR 970051121A
Authority
KR
South Korea
Prior art keywords
signal
write
read
empty
point
Prior art date
Application number
KR1019950065849A
Other languages
English (en)
Inventor
정재훈
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950065849A priority Critical patent/KR970051121A/ko
Publication of KR970051121A publication Critical patent/KR970051121A/ko

Links

Landscapes

  • Communication Control (AREA)

Abstract

본 발명은 시스템의 초기값을 리세트하기 위한 리세트신호와 입력단 동기를 위한 클럭신호 및 기입 인네블신호를 각각 입력으로 하여 기입 포인트신호를 발생하는 기입 포인트 발생기와, 상기 리세트신호와 입력단동기를 위한 클럭신호 및 독출 인네이블신호를 각각 입력으로 하여 독출 포인트신호를 발생하는 독출 포인트 발생기와, 상기 기입 포인 발생기와 독출 포인트 발생기에서 출력되는 기입 및 독출 포인트 신호와 인네이블 신호를 입력으로 하여 유호 비트 신호를 출력하는 유호 비트 발생부와, 상기 유호 비트 발생부에서 출력되는 유호 비트와 기입 포인트 신호 및 독출 포인트 신호를 이용하여 EMPTY FULL 조건을 검출하고 각 클럭에 동기시켜 EMPTY/FULL 조건에 해당된 데이터를 출력하는 제어부로 구성되어, FIFO 각 entry에 대한 Valid Bit를 두고 이를 이용하여 FIFO의 EMPTY, FULL 상태를 검출함으로서 기입 입력단의 클럭과 독출 출력단의 클럭이 서로 매칭이 되지 않을 경우에 EMPTY, FULL 상태가 정확하게 출력되도록 하는 유호 비트를 사용한 FIFO의 EMPTY/FULL 상태 검출 장치에 관한 것이다.

Description

유호 비트를 사용한 FIFO의 EMPTY/FULL 상태 검출 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 유호 비트를 사용한 FIFO의 EMPTY/FULL 상태 검출 장치를 나타낸 도면.

Claims (2)

  1. 시스템의 초기 값을 리세트하기 위한 리세트신호와 입력단 동기를 위한 클럭신호 및 기입 인네이블신호를 각각 입력으로 하여 기입 포인트신호를 발생하는 기입 포인트 발생기와, 상기 리세트신호와 입력단 동기를 위한 클럭신호 및 독출 인네이블신호를 각각 입력으로 하여 독출 포인트신호를 발생하는 독출 포인트 발생기의, 상기 기입 포인트 발생기와 독출 포인트 발생기에서 출력되는 기입 및 독출 포인트 신호와 인네이블 신호를 입력으로 하여 유호 비트 신호를 출력하는 유호 비트 발생부와, 상기 유호 비트 발생부에서 출력되는 유호 비트와 기입 포인트 신호 및 독출 포인트 신호를 이용하여 EMPTY FULL 조건을 검출하고 각 클럭에 동기시켜 EMPTY/FULl 조건에 해당된 데이터를 출력하는 제어부로 구성된 것을 특징으로 하는 유호 비트를 사용한 FIFO의 EMPTY/FULL 상태 검출 장치.
  2. 제1항에 있어서, 상기 유호 비트 발생부는 기입 인네이블 신호와 기입 포인트 신호를 조합하는 제1게이트와, 상기 제1게이트에서 출력되는 신호를 입력으로 하여 클럭신호에 의해 작동하는 제1플립플롭과, 독출 인네이블 신호와 독출 포인신호를 조합하는 제2게이트와, 상기 제2게이트에서 출력되는 데이터를 래치하여 출력하는 제2플립플롭과, 상기 제2플립플롭에서 출력된 신호와 반전 리세트신호를 조합하여 상기 제1플립플롭에 리세트신호를 공급하는 제3게이트를 복수 개 조합하여 구성된 것을 특징으로 하는 유호 비트를 사용한 FIFO의 EMPTY/FULL 상태 검출 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950065849A 1995-12-29 1995-12-29 유호 비트를 사용한 fifo의 empty/full 상태 검출 장치 KR970051121A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950065849A KR970051121A (ko) 1995-12-29 1995-12-29 유호 비트를 사용한 fifo의 empty/full 상태 검출 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950065849A KR970051121A (ko) 1995-12-29 1995-12-29 유호 비트를 사용한 fifo의 empty/full 상태 검출 장치

Publications (1)

Publication Number Publication Date
KR970051121A true KR970051121A (ko) 1997-07-29

Family

ID=66624214

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950065849A KR970051121A (ko) 1995-12-29 1995-12-29 유호 비트를 사용한 fifo의 empty/full 상태 검출 장치

Country Status (1)

Country Link
KR (1) KR970051121A (ko)

Similar Documents

Publication Publication Date Title
KR960042733A (ko) 반도체 기억장치의 데이터 입력회로
JP3502065B2 (ja) 乱数発生装置
KR970057755A (ko) 타임코드 생성회로
KR970051121A (ko) 유호 비트를 사용한 fifo의 empty/full 상태 검출 장치
KR970056906A (ko) 디지탈 영상처리장치의 의사동기신호 발생회로
KR930009280A (ko) 동기식 다중장치의 tu 포인터 조정지터 감소회로
KR970007592A (ko) 수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치
KR920015770A (ko) Dm통신 방식의 수신 시스템의 프레임 패턴 검출회로
KR970049267A (ko) 기준 클럭을 이용한 위상 정렬기의 위상 변화 상태 감지기
KR970013691A (ko) 주파수 변환 샘플링 시스템을 위한 클럭 생성기
SU670958A2 (ru) Устройство дл обработки телеизмерительной информации
KR970049268A (ko) 기준 클럭을 이용한 위상 정렬기
KR970031526A (ko) 동기식 전송 장치에서의 클럭 어드레스 비교기(A clock-address comparator in a synchronous transmission system)
KR950022091A (ko) 동기식 전송장치의 오버헤드 타이밍 검출회로
KR970028942A (ko) 에러 계수기의 초기화 방법
KR970012702A (ko) 동기형 반도체 메모리 장치를 이용한 비동기형 반도체 메모리 장치
KR930011461A (ko) 전송 시스템의 es 검출회로
KR970024895A (ko) 트리거 신호 발생장치
KR930016998A (ko) 데이타 기록장치의 프레임 싱크 검출회로
KR910021041A (ko) 위상 동기 출력 검출회로
KR970057898A (ko) 시스템 부호화기의 복호화시간정보 발생장치
KR970057900A (ko) 시스템 부호화기의 시간 정보 데이타 발생장치
KR970049584A (ko) 선입선출장치
KR970051268A (ko) 반도체 메모리 장치의 내부 클럭 발생 회로
KR910015938A (ko) 리프레임시 버퍼의 딜레이를 제거한 독립 동기 구성회로

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination