KR970031526A - 동기식 전송 장치에서의 클럭 어드레스 비교기(A clock-address comparator in a synchronous transmission system) - Google Patents

동기식 전송 장치에서의 클럭 어드레스 비교기(A clock-address comparator in a synchronous transmission system) Download PDF

Info

Publication number
KR970031526A
KR970031526A KR1019950045888A KR19950045888A KR970031526A KR 970031526 A KR970031526 A KR 970031526A KR 1019950045888 A KR1019950045888 A KR 1019950045888A KR 19950045888 A KR19950045888 A KR 19950045888A KR 970031526 A KR970031526 A KR 970031526A
Authority
KR
South Korea
Prior art keywords
clock
address
counter
data
buffer
Prior art date
Application number
KR1019950045888A
Other languages
English (en)
Inventor
하재술
Original Assignee
유기범
대우통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유기범, 대우통신 주식회사 filed Critical 유기범
Priority to KR1019950045888A priority Critical patent/KR970031526A/ko
Publication of KR970031526A publication Critical patent/KR970031526A/ko

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 동기식 전송장치의 클럭어드레스 비교기에 관한 것으로, 버퍼(10)와; 데이타에서 추출된 클럭을 카운터한 클럭어드레스를 상기 버퍼(10)에 출력하여 상기 데이타를 해당 클럭어드레스 영역에 라이트 하도록 하는 제1카운터(20); 리드클럭을 생성하는 클럭생성기(30); 상기 리드클럭을 카운터한 클럭어드레스를 상기 버퍼(10)로 출력하여 해당 클럭어드레스 영역에 저장된 데이타를 리드하도록 하는 제2카운터(40); 상기 제1카운터(20)의 클럭어드레스와 제2카운터(40)의 클럭어드레스를 비교하는 비교기(50); 및 상기 비교결과를 설정된 값과 비교하여 상기 클럭생성기(30)의 생성 클럭수를 조정하는 비교설정기(60)로 구성되어 있어, 동기식 전송장치에서 위상이 서로 다른 클럭을 일정한 간격으로 분주하여 클럭어드레스를 비교하고 결과에 따라 클럭어드레스 차이를 조정하는 클럭어드레스 비교기를 제공함으로써, 데이타를 서로 다른 클럭으로 라이트하고 리드하는데 있어서 상기 데이타를 빠뜨지지 않고 처리하도록 하는 데 그 효과가 있다.

Description

동기식 전송 장치에서의 클럭 어드레스 비교기(A clock-address comparator in a synchronous transmission system)
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 동기식 전송 장치의 클럭 어드레스 비교기에 대한 구성도.

Claims (1)

  1. 데이타의 전송 속도를 조정하기 위해 데이타를 일시 저장하는 버퍼(10)와; 데이타에서 추출된 클럭을 일정간격으로 카운터한 클럭 어드레스를 상기 버퍼(10)에 출력함으로써 상기 데이타를 상기 버퍼(10)의 해당 클럭어드레스 영역에 라이트 하도록 하는 제1카운터(20); 리드클럭을 생성하는 클럭생성기(30); 상기 리드 클럭을 일정 간격으로 카운터한 클럭 어드레스를 상기 버퍼(10)로 출력함으로써, 상기 버퍼(10)의 해당 클럭 어드레스 영역에 저장된 데이타를 리드하도록 하는 제 2 카운터(40); 상기 제 1 카운터(20)의 클럭 어드레스와 상기 제 2 카운터(40)의 클럭 어드레스를 비교하는 비교기(50); 및 상기 비교 결과를 내부의 설정된 값과 비교하여 상기 클럭 생성기(30)의 생성 클럭 수를 조정하는 비교 설정기(60)로 구성되어 있는 것을 특징으로 하는 동기식 전송장치의 클럭 어드레스 비교기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950045888A 1995-11-30 1995-11-30 동기식 전송 장치에서의 클럭 어드레스 비교기(A clock-address comparator in a synchronous transmission system) KR970031526A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950045888A KR970031526A (ko) 1995-11-30 1995-11-30 동기식 전송 장치에서의 클럭 어드레스 비교기(A clock-address comparator in a synchronous transmission system)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950045888A KR970031526A (ko) 1995-11-30 1995-11-30 동기식 전송 장치에서의 클럭 어드레스 비교기(A clock-address comparator in a synchronous transmission system)

Publications (1)

Publication Number Publication Date
KR970031526A true KR970031526A (ko) 1997-06-26

Family

ID=66593407

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950045888A KR970031526A (ko) 1995-11-30 1995-11-30 동기식 전송 장치에서의 클럭 어드레스 비교기(A clock-address comparator in a synchronous transmission system)

Country Status (1)

Country Link
KR (1) KR970031526A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100350683B1 (ko) * 1999-08-28 2002-08-28 삼성전자 주식회사 데이터 디인터리버 및 어드레스 발생방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100350683B1 (ko) * 1999-08-28 2002-08-28 삼성전자 주식회사 데이터 디인터리버 및 어드레스 발생방법

Similar Documents

Publication Publication Date Title
KR920001886A (ko) 동기식 sdh 전송회로망의 절점에서의 디지탈 tdm데이타 흐름 처리용 포인터 장치 및 그 방법
KR920020492A (ko) 시리얼 엑세스 메모리의 배속(倍速) 콘트롤 방식
KR960020510A (ko) 줄길이복호화기
SE9500289L (sv) Dataöverföringssystem
KR940007649A (ko) 디지탈 신호 처리장치
KR970031526A (ko) 동기식 전송 장치에서의 클럭 어드레스 비교기(A clock-address comparator in a synchronous transmission system)
KR910019022A (ko) 영상신호 처리방법 및 장치
KR930001217A (ko) 반도체 기억장치
KR970029782A (ko) 스태틱램
KR970013691A (ko) 주파수 변환 샘플링 시스템을 위한 클럭 생성기
KR940007678A (ko) 확장용 메모리를 위한 어드레싱장치 및 방법
KR940012296A (ko) 기록매체의 무신호영역 검출회로
KR960025610A (ko) 음원발생장치
KR910014952A (ko) 셀프체크회로부착 패턴메모리회로
KR970051110A (ko) 선입선출 장치의 기록 독출 제어 방법 및 이에 적합한 선입선출 장치
KR970024893A (ko) 프레임 메모리의 저장 장치 및 그 방법
KR910018912A (ko) 디램 액세스 회로
KR940012971A (ko) 고속패킷 단말의 속도 정합회로
KR970051121A (ko) 유호 비트를 사용한 fifo의 empty/full 상태 검출 장치
KR970024559A (ko) 클럭발생 장치
KR950006614A (ko) 메모리사용요구에 대한 우선순위 제어방법 및 그 장치
KR970049852A (ko) 화상 처리 장치의 메모리 독출 방법
KR950022091A (ko) 동기식 전송장치의 오버헤드 타이밍 검출회로
KR970024895A (ko) 트리거 신호 발생장치
KR960043816A (ko) 화상처리장치의 메모리 리프레쉬 방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application