KR970007592A - 수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치 - Google Patents
수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치Info
- Publication number
- KR970007592A KR970007592A KR1019950020177A KR19950020177A KR970007592A KR 970007592 A KR970007592 A KR 970007592A KR 1019950020177 A KR1019950020177 A KR 1019950020177A KR 19950020177 A KR19950020177 A KR 19950020177A KR 970007592 A KR970007592 A KR 970007592A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- negative
- polarity
- positive
- vertical synchronizing
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G1/00—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
- G09G1/06—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows
- G09G1/14—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible
- G09G1/16—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible the pattern of rectangular co-ordinates extending over the whole area of the screen, i.e. television type raster
- G09G1/165—Details of a display terminal using a CRT, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G1/167—Details of the interface to the display terminal specific for a CRT
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/06—Generation of synchronising signals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/02—Graphics controller able to handle multiple formats, e.g. input or output formats
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Radar, Positioning & Navigation (AREA)
- Remote Sensing (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Synchronizing For Television (AREA)
Abstract
본 발명은 수직 동기 신호의 극성 판별 및 정극성 신호 발생장치에 관한 것으로서, 외부 클럭과 리셋(power-on-reset)신호 입력을 가지고, 수직 동기 신호를 공급받아 입력되는 수직 동기 신호의 극성을 판별하는 수직 동기 신호 극성 판별부와, 상기 수직 동기 신호 극성 판별부의 출력과 수직 동기 신호와 수직 동기 신호 유무 선택 신호를 입력으로 하여 수직 동기 신호를 정극성 수직 동기 신호로 발생시키는 정극성 수직 동기 신호 발생부로 구성되어, 모니터에 입력되는 수직 동기 신호의 정극성, 부극성을 판별한 후 정극성 입력 신호 일시 출력되는 신호는 그대로 정극성으로, 부극성 입력 신호일시 출력되는 신호는 부극성 신호의 반전된 신호인 정극성 신호로 하여 출력되는 신호의 형태를 항상 정극성 동기 신호를 발생시키고, 또한 출력되는 신호를 원하는 시간에 출력할 수 있게 하는 수직 동기 신호의 극성 판별 및 정극성 신호 발생장치에 관한 것이다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 이 발명의 실시예에 따른 수직 동기 신호의 극성 판별 및 정극성 신호 발생장치의 블럭도이고, 제2도는 이 발명의 실시예에 따른 수직 동기 신호의 극성 판별 및 정극성 신호 발생장치의 상세 회로도이다.
Claims (7)
- 외부 클럭과 리셋(power-on-reset)신호 입력을 가지고, 수직 동기 신호를 공급받아 입력되는 수직 동기 신호의 극성을 판별하는 수직 동기 신호 극성 판별부와, 상기 수직 동기 신호 극성 판별부의 출력과 수직 동기 신호와 수직 동기 신호 유무 선택 신호를 입력으로 하여 수직 동기 신호의 극성을 판별한 후, 입력된 수직 동기 신호를 정극성 수직 동기 신호로 발생시키는 정극성 수직 동기 신호로 발생부로 이루어지는 것을 특징으로 하는 수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치.
- 제1항에 있어서, 상기한 수직 동기 신호 극성 판별부는, 외부 클럭에서 클럭(clock)을 공급받고, 파워 온 리셋(power-on-reset) 신호를 리셋 신호로 하여, 수직 동기 신호를 데이타로 입력 받아 제1부정 논리곱 수단과 제2기억소자와 제3부정 논리곱 수단으로 공급하는 제1기억소자와, 외부 클럭에서 클럭(clock)을 공급 받고, 파워 온 리셋(power-on-reset) 신호를 리셋 신호로 하여, 제1기억소자로부터 수직 동기 신호를 데이타로 입력받아 제1부정 논리곱 수단과 제2부정 논리곱 수단과 제3기억소자로 공급하는 제2기억소자와, 외부 클럭에서 클럭(clock)을 공급받고, 파워 온 리셋(power-on-reset)신호를 리셋 신호로 하여, 제2기억소자로부터 수직 동기 신호를 데이타로 입력받아 제2부정 논리곱 수단과 제3부정 논리곱 수단으로 공급하는 제3기억소자와, 상기 제1기억소자와 제2기억소자의 출력을 입력받아 결과를 제4부정 논리곱 수단으로 출력하는 제1부정 논리곱 수단과, 상기 제2기억소자와 제3기억소자의 출력을 입력받아 결과를 제4부정 논리곱 수단으로 출력하는 제2부정 논리곱 수단과, 상기 제1기억소자와 제3기억소자의 출력을 입력받아 결과를 제4부정 논리곱 수단으로 출력하는 제3부정 논리곱 수단과, 상기 제1~제3부정 논리곱 수단의 출력을 입력받아 결과를 정극성 수직 동기 신호 발생부의 배타 논리합 수단에 출력하는 제4부정 논리곱 수단으로 이루어지는 것을 특징으로 하는 수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치.
- 제1항에 있어서, 상기한 정극성 수직 동기 신호 발생부는, 수직 동기 신호와 상기 수직 동기 신호 극성 판별부의 제4부정 논리곱 수단의 출력을 입력받아 결과를 논리곱 수단에 출력하는 배타 논리합 수단과, 수직 동기 신호 유무 선택 신호와 상기 배타 논리합 수단의 출력을 입력받아 항상 정극성 동기 신호를 발생하는 논리곱 수단으로 이루어지는 것을 특징으로 하는 수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치.
- 제2항에 있어서, 상기한 제1 내지 제3기억 소자는, D-플립플롭으로 이루어지는 것을 특징으로 하는 수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치.
- 제2항에 있어서, 상기한 제1 내지 제4부정 논리곱 수단은, NAND 게이트로 이루어지는 것을 특징으로 하는 수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치.
- 제3항에 있어서, 상기한 배타 논리합 수단은, XOR 게이트로 이루어지는 것을 특징으로 하는 수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치.
- 제3항에 있어서, 상기한 논리곱 수단은, AND 게이트로 이루어지는 것을 특징으로 하는 수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950020177A KR100200345B1 (ko) | 1995-07-10 | 1995-07-10 | 수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950020177A KR100200345B1 (ko) | 1995-07-10 | 1995-07-10 | 수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970007592A true KR970007592A (ko) | 1997-02-21 |
KR100200345B1 KR100200345B1 (ko) | 1999-06-15 |
Family
ID=19420200
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950020177A KR100200345B1 (ko) | 1995-07-10 | 1995-07-10 | 수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100200345B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100400126B1 (ko) * | 1995-09-28 | 2003-12-11 | 가부시키가이샤 산요붓산 | 무늬변동표시장치를갖춘유기기 |
-
1995
- 1995-07-10 KR KR1019950020177A patent/KR100200345B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100400126B1 (ko) * | 1995-09-28 | 2003-12-11 | 가부시키가이샤 산요붓산 | 무늬변동표시장치를갖춘유기기 |
Also Published As
Publication number | Publication date |
---|---|
KR100200345B1 (ko) | 1999-06-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970023373A (ko) | 동기식 반도체 메모리 | |
KR970049573A (ko) | 동기형 디램 장치의 데이터 출력 버퍼용 클럭 발생 회로 | |
KR930014040A (ko) | 어드레스 전이 검출회로 | |
KR970056906A (ko) | 디지탈 영상처리장치의 의사동기신호 발생회로 | |
KR970007592A (ko) | 수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치 | |
KR960042740A (ko) | 고속 카운터 회로 | |
KR970013691A (ko) | 주파수 변환 샘플링 시스템을 위한 클럭 생성기 | |
KR970029302A (ko) | 액정표시장치의 모드 자동 검출회로 | |
KR970051226A (ko) | 버스트 모드를 지원하는 내부 컬럼 어드레스 발생 회로 | |
KR910021030A (ko) | 스큐 클램프 회로 | |
KR970051121A (ko) | 유호 비트를 사용한 fifo의 empty/full 상태 검출 장치 | |
KR960039631A (ko) | 논리회로의 글리치 제거장치 | |
KR970008874A (ko) | 상승/하강 에지 검출장치 | |
KR970007675A (ko) | 프로그램어블 데이타 일치 검출 회로 | |
KR960036348A (ko) | 노이즈 제거 회로 | |
KR970012702A (ko) | 동기형 반도체 메모리 장치를 이용한 비동기형 반도체 메모리 장치 | |
KR960008333A (ko) | 칩테스트용 외부동기회로 | |
KR970029049A (ko) | 마이콤 시험 장치 | |
KR890015148A (ko) | 탁상용 전자계산기 | |
KR940001667A (ko) | 영상신호 유무판별장치 | |
KR910021041A (ko) | 위상 동기 출력 검출회로 | |
KR940023017A (ko) | 디지탈 펄스발생장치 | |
KR970014413A (ko) | 디지탈 평면영상 데이타를 가상 입체영상 데이타로 변환하기 위한 제어장치 | |
KR920015770A (ko) | Dm통신 방식의 수신 시스템의 프레임 패턴 검출회로 | |
KR970031816A (ko) | 다중모드 모니터에 있어서 동기신호 극성인식회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20080303 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |