KR930015435A - 디지탈신호의 동기검출회로 - Google Patents
디지탈신호의 동기검출회로 Download PDFInfo
- Publication number
- KR930015435A KR930015435A KR1019910023954A KR910023954A KR930015435A KR 930015435 A KR930015435 A KR 930015435A KR 1019910023954 A KR1019910023954 A KR 1019910023954A KR 910023954 A KR910023954 A KR 910023954A KR 930015435 A KR930015435 A KR 930015435A
- Authority
- KR
- South Korea
- Prior art keywords
- synchronous
- digital signal
- summing
- detection circuit
- synchronous detection
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
- H04L7/042—Detectors therefor, e.g. correlators, state machines
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/08—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
- H04N7/083—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical and the horizontal blanking interval, e.g. MAC data signals
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Power Engineering (AREA)
- Multimedia (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Time-Division Multiplex Systems (AREA)
- Synchronizing For Television (AREA)
Abstract
디지탈신호의 동기비트에 에러가 다소 존재하더라도 동기신호를 발생시키도록 한 디지탈신호의 동기검출회로에 관한 것으로, 디지탈신호의 동기검출회로에 있어서, 입력되는 디지탈신호의 에러비트수에 따라 값을 달리하는 제1합산출력전압을 얻기 위한 제1합산수단, 상기 제1합산수단의 전압값이 제1소정레벨 이상이 되도록 하여 상기 에러비트수에 관계없이 동기로 인정할 수 있도록 하기 위한 제1동기인식수단으로 이루어진 짝수프레임동기검출부와, 상기 입력되는 디지탈신호의 반전신호가 인가되어 그것의 에러비트수에 따라 값을 달리하는 제2합산출력전압을 얻기 위한 제2합산수단, 상기 제2합산출력의 전압값이 제2소정레벨 이상이 되도록 하여 상기 에러비트수에 관계없이 동기로 인정할 수 있도록 하기 위한 제2동기인식수단으로 이루어진 홀수프레임동기검출부와, 상기 짝수 프레임동기검출부와 상기 홀수프레임동기검출부의 출력을 논리연산하여 프레임동기신호를 발생하기 위한 논리 연산수단으로 구성된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 1실시예에 따른 디지탈신호의 동기검출회로도이다.
Claims (6)
- 디지탈신호의 동기검출회로에 있어서, 입력되는 디지탈신호의 에러비트수에 따라 값을 달리하는 제1합산출력전압을 얻기 위한 제1합산수단, 상기 제1합산수단의 전압값이 제1소정레벨 이상이 되도록 하여 상기 에러비트수에 관계없이 동기로 인정할 수 있도록 하기 위한 제1동기인식수단으로 이루어진 짝수프레임동기검출부와, 상기 입력되는 디지탈 신호의 반전신호가 인가되어 그것의 에러비트수에 따라 값을 달리하는 제2합산출력전압을 얻기위한 제2합산수단, 상기 제2합산출력의 전압값이 제2소정레벨 이상이 되도록 하여 상기 에러비트수에 관계없이 동기로 인정할 수 있도록 하기 위한 제2동기인식수단으로 이루어진 홀수프레임동기 검출부와, 상기 짝수프레임등 기검출부와 상기 홀수프레임동기검출부의 출력을 논리연산하여 프레임동기신호를 발생하기 위한 논리연산수단을 포함하는 디지탈신호의 동기검출회로.
- 제1항에 있어서, 상기 제1합산수단과 상기 제2합산수단은 인가되는 디지탈신호를 시프트하기 위한 시프트레지스터와, 상기 시프트레지스터의 병렬출력단에 각각 연결되어 출력데이타와 그에 대응하는 고정데이타를 배타논리합시키기 위한 게이트군과, 상기 게이트의 출력단에 각각 연결되어 출력전압을 합산시키기 위한 저항군으로 각각 구성됨을 특징으로 하는 디지탈신호의 동기검출회로.
- 제1항에 있어서, 상기 제1조절수단과 상기 제2조절수단은 각각의 해당된 합산출력전압과 소정의 기준전압을 비교하여 그 비교전압을 출력시키기 위한 비교기로 각각 구성된 것을 특징으로 하는 디지탈 신호의 동기검출회로.
- 제3항에 있어서, 상기 비교기의 기준전압은 상기 합산출력전압보다 낮게 설정됨을 특징으로 하는 디지탈신호의 동기검출회로.
- 제1항에 있어서, 상기 논리연산수단은 논리합게이트로 된 것을 특징으로 하는 디지탈신호의 동기검출회로.
- ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910023954A KR950013805B1 (ko) | 1991-12-23 | 1991-12-23 | 디지탈신호수신용 동기신호검출회로 |
EP92311478A EP0549247A1 (en) | 1991-12-23 | 1992-12-16 | Sync detector |
JP34239292A JPH0685775A (ja) | 1991-12-23 | 1992-12-22 | デジタル信号受信用の同期信号検出回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910023954A KR950013805B1 (ko) | 1991-12-23 | 1991-12-23 | 디지탈신호수신용 동기신호검출회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930015435A true KR930015435A (ko) | 1993-07-24 |
KR950013805B1 KR950013805B1 (ko) | 1995-11-16 |
Family
ID=19325616
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910023954A KR950013805B1 (ko) | 1991-12-23 | 1991-12-23 | 디지탈신호수신용 동기신호검출회로 |
Country Status (3)
Country | Link |
---|---|
EP (1) | EP0549247A1 (ko) |
JP (1) | JPH0685775A (ko) |
KR (1) | KR950013805B1 (ko) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1998018216A2 (en) * | 1996-10-24 | 1998-04-30 | Philips Electronics N.V. | A digital wireless communications system and a wireless radio station |
JP3094973B2 (ja) | 1997-11-06 | 2000-10-03 | 日本電気株式会社 | 信号同期検出回路 |
GB0525229D0 (en) | 2005-12-12 | 2006-01-18 | Qinetiq Ltd | Pattern matching apparatus |
GB0610434D0 (en) * | 2006-05-26 | 2006-07-05 | Qinetiq Ltd | Pattern matching apparatus |
JP5885296B2 (ja) | 2012-02-15 | 2016-03-15 | 日本電波工業株式会社 | 超音波探触子 |
JP7065780B6 (ja) | 2016-03-09 | 2022-06-06 | コーニンクレッカ フィリップス エヌ ヴェ | デジタル通信システムにおけるパケット開始検出のための方法及び装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3818348A (en) * | 1971-05-17 | 1974-06-18 | Communications Satellite Corp | Unique word detection in digital burst communication systems |
JPS6330039A (ja) * | 1986-07-23 | 1988-02-08 | Kokusai Electric Co Ltd | 受信フレ−ム同期検出回路 |
FR2652472B1 (fr) * | 1989-09-22 | 1992-01-03 | Sgs Thomson Microelectronics | Procede de synchronisation du recepteur d'un signal de television de type mac. |
-
1991
- 1991-12-23 KR KR1019910023954A patent/KR950013805B1/ko not_active IP Right Cessation
-
1992
- 1992-12-16 EP EP92311478A patent/EP0549247A1/en not_active Withdrawn
- 1992-12-22 JP JP34239292A patent/JPH0685775A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
KR950013805B1 (ko) | 1995-11-16 |
JPH0685775A (ja) | 1994-03-25 |
EP0549247A1 (en) | 1993-06-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5051746A (en) | Interpolation circuit for use in an A/D converter | |
KR920022138A (ko) | 최대 가능성 시퀀스 메트릭 계산기 | |
KR930015435A (ko) | 디지탈신호의 동기검출회로 | |
KR900002553A (ko) | 위상 검출회로 | |
KR880000880A (ko) | 비 교 기 | |
KR930006539A (ko) | 가산기 | |
KR970068181A (ko) | D/a 변환기 | |
US3271742A (en) | Demodulation system | |
KR920009091A (ko) | A/d 변환기 | |
KR890011221A (ko) | 디지탈위상 비교회로 | |
KR960006290A (ko) | 비트순차식 병렬 비교기 | |
KR920020860A (ko) | A/d 변환기 | |
US4270116A (en) | High speed data logical comparison device | |
KR100629538B1 (ko) | 제 1 디지털 신호의 에지와 제 2 디지털 신호의 에지 사이의 시간차를 검출하는 회로 | |
SU1674121A1 (ru) | Устройство дл определени знака числа, представленного в системе остаточных классов | |
US5307061A (en) | Absolute value circuit | |
JP3326890B2 (ja) | パルス幅変調回路 | |
SU1053100A1 (ru) | Устройство дл определени среднего из нечетного количества чисел | |
KR940004997Y1 (ko) | 디지틀 데이터 신호의 에러검출 장치 | |
KR940020213A (ko) | 데이타 변환 방법 및 이를 수행하는 회로 | |
JPH06120829A (ja) | 逐次比較型adコンバータ | |
KR930004098B1 (ko) | 디지탈 경보 표시신호 감지회로 | |
KR920014182A (ko) | 동기신호 검출회로 | |
RU1795442C (ru) | Устройство дл задержки информации с контролем | |
JP2815601B2 (ja) | 基準電圧発生回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20031030 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |