KR920014182A - 동기신호 검출회로 - Google Patents

동기신호 검출회로 Download PDF

Info

Publication number
KR920014182A
KR920014182A KR1019900022780A KR900022780A KR920014182A KR 920014182 A KR920014182 A KR 920014182A KR 1019900022780 A KR1019900022780 A KR 1019900022780A KR 900022780 A KR900022780 A KR 900022780A KR 920014182 A KR920014182 A KR 920014182A
Authority
KR
South Korea
Prior art keywords
signal
shift register
clock period
bit shift
output
Prior art date
Application number
KR1019900022780A
Other languages
English (en)
Other versions
KR930005184B1 (ko
Inventor
박성규
Original Assignee
정몽헌
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정몽헌, 현대전자산업 주식회사 filed Critical 정몽헌
Priority to KR1019900022780A priority Critical patent/KR930005184B1/ko
Publication of KR920014182A publication Critical patent/KR920014182A/ko
Application granted granted Critical
Publication of KR930005184B1 publication Critical patent/KR930005184B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Manipulation Of Pulses (AREA)
  • Television Systems (AREA)

Abstract

내용 없음

Description

동기신호 검출회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 일실시예를 나타내는 회로도, 제3도는 본 발명에 사용된 N클럭 주기신호 판정회로의 구성도.

Claims (3)

  1. 동기신호 검출회로에 있어서, 입력신호의 듀티(duty)비에 관계없이 N클럭 주기임을 판정하는 N클럭 주기 신호 판정수단(200), 입력신호를 지연시키는지연수단(11), 상기 지연수단(11)의 출력신호와 입력신호가 인가되는 제1배타적 논리합수단(12), 상기 N플럭 주기신호 판정수단(200)의 출력신호와 제1배타적 논리합 수단(12)의 출력신호가 인가되는 제1논리곱수단(13), 상기 논리곱 수단(13)의 출력단에 연결된 카운터(14)로 구성됨을 특징을 하는 동기신호 검출회로.
  2. 제1항에 있어서, 상기 N클럭주기신호 판정수단(200)은 입력신호를 2분주하는 2분주수단(201), 상기 2분주수단(201)의 출력단에 연결된 N비트 시프트 레지스터(202), 상기 2분주수단(201)과 N비트 시프트 레지스터(202)의 출려긴호가 인가되는 제2배타적 논리합 수단(203)으로 구성됨을 특징으로 하는 동기신호 검출회로.
  3. 제2항에 잇어서, 상기 N클럭 주기 신호판정수단(200)은 입력신호의 에지(edge)을 검출하여 펄스를 발생시키는 에지검출수단(204), 상기 에지검출수단(204)의 출력단에 연결된 N비트 시프트 레지스터(205), 상기 N비트 시프트 레지스터(205)의 각 비트 출력이 입력되는 갯수 판정수단(207), 상기 에지 검출수단(204) 및 N비트 시프트 레지스터(205)의 출력신호가 인가되는 배타적 부정논리합수단(206), 상기 갯수 판정 수단(207)및 배타적 부정 논리합수단(206)의 출력신호가 인가되는 제2논리곱 수단(208)으로 구성됨을 특징으로 하는 동기신호 검출회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900022780A 1990-12-31 1990-12-31 동기신호 검출회로 KR930005184B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900022780A KR930005184B1 (ko) 1990-12-31 1990-12-31 동기신호 검출회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900022780A KR930005184B1 (ko) 1990-12-31 1990-12-31 동기신호 검출회로

Publications (2)

Publication Number Publication Date
KR920014182A true KR920014182A (ko) 1992-07-30
KR930005184B1 KR930005184B1 (ko) 1993-06-16

Family

ID=19309196

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900022780A KR930005184B1 (ko) 1990-12-31 1990-12-31 동기신호 검출회로

Country Status (1)

Country Link
KR (1) KR930005184B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040015457A (ko) * 2002-08-13 2004-02-19 현대모비스 주식회사 제어 주기가 다른 여러 개의 작업을 제어하는 방법

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100707258B1 (ko) * 2004-09-01 2007-04-13 삼성전자주식회사 디스플레이장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040015457A (ko) * 2002-08-13 2004-02-19 현대모비스 주식회사 제어 주기가 다른 여러 개의 작업을 제어하는 방법

Also Published As

Publication number Publication date
KR930005184B1 (ko) 1993-06-16

Similar Documents

Publication Publication Date Title
KR930003584A (ko) 초 고주파 클럭 및 데이타 복구 회로를 위한 위상 검파기
KR900005694A (ko) 트리거 신호에 따른 소정 펄스폭의 펄스 발생회로
KR920014182A (ko) 동기신호 검출회로
KR970014402A (ko) 전송 스트림의 동기 바이트 검출 회로
KR870010692A (ko) 주파수 체배회로
KR960011614A (ko) 위상변조회로
KR900002638A (ko) 샘플홀드회로
KR930015435A (ko) 디지탈신호의 동기검출회로
KR910013751A (ko) Nrz/cmi(ii) 부호 변환장치
KR890016774A (ko) 위상동기회로
KR940003181A (ko) 디지틀 신호의 엣지 검출 및 펄스 발생회로
KR900002624A (ko) 클램프펄스 작성회로
KR200222679Y1 (ko) 입력신호의 상승에지 및 하강에지의 선택적 검출장치
KR970022649A (ko) 클램프 펄스 생성회로
KR960008333A (ko) 칩테스트용 외부동기회로
KR970004326A (ko) 위상차 검출회로
KR940003188A (ko) 동기식 카운터회로
KR970012702A (ko) 동기형 반도체 메모리 장치를 이용한 비동기형 반도체 메모리 장치
KR940023017A (ko) 디지탈 펄스발생장치
KR920015739A (ko) 클럭가변회로
KR970008874A (ko) 상승/하강 에지 검출장치
KR970031621A (ko) 디지탈 타이밍 검출기와 검출방법
KR880008541A (ko) 동기패턴 검출회로
KR960027352A (ko) 디지탈 위상동기루프의 위상검출회로
KR970055549A (ko) 동기식 카운터회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070615

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee