KR100707258B1 - 디스플레이장치 - Google Patents

디스플레이장치 Download PDF

Info

Publication number
KR100707258B1
KR100707258B1 KR1020040069538A KR20040069538A KR100707258B1 KR 100707258 B1 KR100707258 B1 KR 100707258B1 KR 1020040069538 A KR1020040069538 A KR 1020040069538A KR 20040069538 A KR20040069538 A KR 20040069538A KR 100707258 B1 KR100707258 B1 KR 100707258B1
Authority
KR
South Korea
Prior art keywords
signal
synchronization
synchronization signal
video signal
sync
Prior art date
Application number
KR1020040069538A
Other languages
English (en)
Other versions
KR20060020839A (ko
Inventor
나홍주
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020040069538A priority Critical patent/KR100707258B1/ko
Priority to CNA2005100977351A priority patent/CN1744663A/zh
Priority to US11/214,788 priority patent/US20060072039A1/en
Publication of KR20060020839A publication Critical patent/KR20060020839A/ko
Application granted granted Critical
Publication of KR100707258B1 publication Critical patent/KR100707258B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals

Abstract

본 발명은 이미지를 표시하는 디스플레이장치에 있어서, 동기신호를 포함하는 영상신호를 수신하는 영상신호 수신부와; 상기 영상신호 수신부로부터의 상기 동기신호를 필드 단위로 임시 저장하여 상기 동기신호를 상기 필드 단위로 지연시키는 동기지연버퍼와; 상기 영상신호 수신부로부터의 상기 동기신호와 상기 동기지연버퍼에 의해 상기 소정 간격 지연된 동기신호를 논리합하여 보정된 동기신호를 출력하는 논리연산부와; 상기 논리연산부로부터 출력되는 상기 보정된 동기신호에 기초하여 동기 시작신호를 생성하는 시작신호 생성부를 포함하는 것을 특징으로 한다. 이에 의해, 불완전한 동기신호가 입력되더라도 일정한 동기 시작신호를 생성함으로써, 디스플레이모듈에 표시되는 이미지의 표시 품질을 향상시킬 수 있다.

Description

디스플레이장치{DISPLAY APPARATUS}
도 1은 본 발명에 따른 디스플레이장치의 제어블럭도이고,
도 2는 도 1의 디스플레이장치의 동기신호 처리부의 제어블럭도이고,
도 3은 본 발명에 따른 디스플레이장치에서의 수평 동기신호의 타이밍도이다.
* 도면의 주요 부분에 대한 부호의 설명
10 : 영상신호 수신부 20 : 영상신호 처리부
30 : 디스플레이모듈 40 : 동기신호 처리부
41 : 동기지연버퍼 42 : 논리연산부
43 : 시작신호 생성부
본 발명은, 디스플레이장치에 관한 것으로서, 보다 상세하게는 불완전한 동기신호가 입력되더라도 일정한 동기 시작신호를 생성할 수 있는 디스플레이장치에 관한 것이다.
일반적으로 디스플레이장치는 컴퓨터나 TV 방송시스템 등의 영상신호원으로 부터 입력되는 일정 표시모드의 영상신호를 입력받아 화면 상에 표시한다. 이러한, 디스플레이장치는 종래의 CRT(Cathode Ray Tube)을 사용하는 디스플레이장치로부터 LCD(Liquid Crystal Display), PDP(Plasma Display Panel) 등과 같은 평판 디스플레이장치로 점진적으로 변화되어 가는 추세이다.
평판 디스플레이장치는 CRT 방식의 디스플레이장치와는 달리 영상신호원으로부터 아날로그 영상신호를 입력받고, 입력된 아날로그 영상신호를 디지털 영상신호로 변환하여 영상을 표시한다. 여기서, 아날로그 영상신호는 평판 디스플레이장치에 구비된 아날로그-디지털 컨버터(A/D Converter)에 의해 디지털 영상신호로 변환된다. 그리고, 컨버터를 통해 변환된 디지털 영상신호는 미리 설정된 신호처리과정을 거쳐 LCD 패널이나 PDP로 제공되어 화면 상에 각기 대응하는 단위 화소(Pixel)가 구동됨으로써, 이미지가 표시된다.
여기서, 디스플레이장치는 영상신호에 포함된 수평 동기신호 및 수직 동기신호를 분리하고, 이 수평 동기신호 및 수직 동기신호에 기초하여 이미지의 수평 및 수직 위치, 영상신호의 시작점 및 종료점 등을 조절하게 된다.
이 때, 디스플레이장치는 수평 동기신호 및 수직 동기신호에 기초하여 동기 시작신호(Sync Start Point)를 생성하여 영상신호 중 이미지가 시작되는 지점을 찾는다.
그런데, 디스플레이장치에 입력되는 불완전한 동기신호, 특히 수평 동기신호가 불완전하게 입력되는 경우, 디스플레이장치는 정확한 동기 시작신호(Sync Start Point)를 생성할 수 없게 된다. 따라서, 부정확한 동기 시작신호(Sync Start Point)에 따라 디스플레이장치에 표시되는 이미지의 일정 부분이 한 쪽으로 치우쳐 찌그러진 이미지가 표시되는 문제점이 있다.
따라서, 본 발명의 목적은 불완전한 동기신호가 입력되더라도 일정한 동기 시작신호(Sync Start Point)를 생성할 수 있는 디스플레이장치 및 디스플레이장치의 동기 시작신호(Sync Start Point) 생성방법를 제공하는 것이다.
상기 목적은, 본 발명에 따라, 이미지를 표시하는 디스플레이장치에 있어서, 동기신호를 포함하는 영상신호를 수신하는 영상신호 수신부와; 상기 영상신호 수신부로부터의 상기 동기신호를 필드 단위로 임시 저장하여 상기 동기신호를 필드 단위로 지연시키는 동기지연버퍼와; 상기 영상신호 수신부로부터의 상기 동기신호와 상기 동기지연버퍼에 의해 상기 소정 간격 지연된 동기신호를 논리합하여 보정된 동기신호를 출력하는 논리연산부와; 상기 논리연산부로부터 출력되는 상기 보정된 동기신호에 기초하여 동기 시작신호(Sync Start Point)를 생성하는 시작신호 생성부를 포함하는 것을 특징으로 하는 디스플레이장치에 의해 달성된다.
그리고, 상기 동기지연버퍼는 상기 영상신호 수신부로부터 상기 논리연산부에 N+1 번째 필드의 상기 동기신호가 입력될 때, N 번째 상기 동기신호를 출력할 수 있다.
삭제
그리고, 상기 동기신호는 수평 동기신호를 포함할 수 있다.
이하에서는 첨부도면을 참조하여 본 발명에 대해 상세히 설명한다.
본 발명에 따른 디스플레이장치는, 도 1에 도시된 바와 같이, 영상신호 수신부(10), 영상신호 처리부(20), 동기신호 처리부(40) 및 디스플레이모듈(30)을 포함한다.
영상신호 수신부(10)는 컴퓨터 등의 영상신호원으로부터 제공되는 아날로그 영상신호를 입력받는다. 여기서, 영상신호 수신부(10)는 다양한 포맷의 영상신호가 입력 가능하도록 다양한 형태의 커넥터를 포함하는 것이 바람직하다. 예컨대, 영상신호 수신부(10)는 아날로그 영상신호를 입력받기 위한 D-Sub 커넥터, CVBS(Composite Video Broadcast Signal) 커넥터, S-비디오 커넥터나 컴포넌트 커넥터 중 적어도 어느 하나를 포함할 수 있다.
여기서, 영상신호 수신부(10)를 통해 입력되는 아날로그 영상신호는 아날로그 영상데이터와, 수평 동기신호 및 수직 동기신호를 포함한다. 그리고, 영상신호 수신부(10)는 입력되는 영상신호를 아날로그 영상데이터, 수평 동기신호 및 수직 동기신호로 분리하여 출력한다.
영상신호 처리부(20)는 아날로그 영상데이터, 수평 동기신호 및 수직 동기신호를 입력받아 디스플레이모듈(30)이 처리 가능한 포맷으로 변환한다. 본 발명에 따른 영상신호 처리부(20)는 아날로그 영상데이터를 디지털 영상데이터로 변환하는 A/D 컨버터와, A/D 컨버터에 의해 변환 디지털 영상데이터를 디스플레이모듈(30)이 처리 가능한 해상도 등의 포맷에 맞게 스케일링하는 스케일러를 포함할 수 있다.
디스플레이모듈(30)은 영상신호 처리부(20)에 의해 변환된 디지털 영상데이터, 수평 동기신호 및 수직 동기신호에 기초하여 이미지를 표시한다. 본 발명에 따른 디스플레이모듈(30)은 LCD(Liquid Crystal Display) 모듈인 것일 일 예로 한다. 이 외에, 디스플레이모듈(30)은 디지털 방식의 영상데이터를 출력 가능하면 PDP(Plasma Display Panel) 모듈과 같은 다른 방식으로 마련될 수 있다.
본 발명에 따른 동기신호 처리부(40)는 영상신호 수신부(10)로부터 출력되는 수평 동기신호 및/또는 수직 동기신호를 입력받아 동기 시작신호(Sync Start Point)를 생성한다. 동기신호 처리부(40)에 의해 생성된 동기 시작신호(Sync Start Point)는 영상신호 처리부(20)에 입력되어 영상데이터 중 실제 이미지를 표시하기 위한 실제 영상데이터의 시작점을 검출하는데 사용된다.
도 2는 본 발명에 따른 동기신호 처리부(40)의 일 예를 도시한 도면이다. 도면에 도시된 바와 같이, 동기신호 처리부(40)는 동기지연버퍼(41), 논리연산부(42) 및 시작신호 생성부(43)를 포함한다. 여기서, 본 발명의 일 실시예에서는 동기신호 처리부(40)를 통해 수평 동기신호가 처리되는 것을 일 예로 하여 설명하며, 수직 동기신호도 동일하게 적용할 수 있다.
동기지연버퍼(41)는 영상신호 수신부(10)로부터의 수평 동기신호를 소정 간격 지연시켜 출력한다. 본 발명의 일 실시예에 따른 동기지연버퍼(41)는 수평 동기신호를 필드 단위로 임시 저장하여, 수평 동기신호를 필드 단위로 지연시키는 것일 일 예로 한다. 이 외에, 수평 동기신호를 라인 단위 또는 프레임 단위로 저장하여 라인 단위 또는 프레임 단위로 지연시킬 수 있다.
논리연산부(42)는 영상신호 수신부(10)로부터 출력되는 수평 동기신호와 동기지연버퍼(41)에 의해 소정 간격 지연된 수평 동기신호를 논리합하여 보정된 수평 동기신호를 출력한다. 따라서, 본 발명에 따른 논리연산부(42)는 양 수평 동기신호를 논리합하는 OR-Gate(42a)를 포함할 수 있다.
여기서, 동기지연버퍼(41)는 영상신호 수신부(10)로부터 논리연산부(42)에 N+1 번째 필드의 수평 동기신호가 입력되는 경우, N 번째 수평 동기신호를 논리연산부(42)로 출력한다. 즉, 논리연산부(42)는 상호 인접한 필드의 양 수평 동기신호를 논리합한다.
도 3은 영상신호 수신부(10)로부터 출력되는 N+1 번째 필드의 수평 동기신호의 일부(a), 동기지연버퍼(41)로부터 출력되는 N 번째 필드의 수평 동기신호의 일부(b) 간의 관계를 나타낸 타이밍도이다. 도면에 도시된 바와 같이, 현재 영상신호 수신부(10)를 통해 입력된 N+1 번째 필드의 수평 동기신호에서 불완전한 수평 동기신호(A)가 존재하는 경우, 동기지연버퍼(41)로부터 출력되는 N 번째 필드의 수평 동기신호에 의해 보정되어 도 3의 (c)와 같은 수평 동기신호의 파형을 얻을 수 있다.
여기서, 시작신호 생성부(43)는 논리연산부(42)를 통해 보정된 수평 동기신호를 입력받아 동기 시작신호(Sync Start Point)를 생성한다. 그리고, 시작신호 생성부(43)에 의해 생성된 동기 시작신호(Sync Start Point)는 영상신호 처리부(20)에 입력되어 영상데이터 중 실제 이미지 정보를 갖는 시작점을 검출하는데 사용된다.
전술한 실시예에서, 본 발명에 따른 논리연산부(42)가 OR-Gate(42a)를 포함하는 것을 일 예로 설명하였다. 이 외에도, 논리연산부(42)는 두 개의 논리신호를 입력받아 논리합의 결과를 출력할 수 있으면, 다양한 회로 구성을 가질 수 있음은 물론이다.
이와 같이, 동기신호를 포함하는 영상신호를 수신하는 영상신호 수신부(10)와, 영상신호 수신부(10)로부터의 동기신호를 소정 간격 지연시키는 동기지연버퍼(41)와, 영상신호 수신부(10)로부터의 동기신호와 동기지연버퍼(41)에 의해 소정 간격 지연된 동기신호를 논리합하여 보정된 동기신호를 출력하는 논리연산부(42)와, 논리연산부(42)로부터 출력되는 보정된 동기신호에 기초하여 동기 시작신호(Sync Start Point)를 생성하는 시작신호 생성부(43)를 마련하여, 불완전한 동기신호가 입력되더라도 일정한 동기 시작신호(Sync Start Point)를 생성할 수 있다.
이상 설명한 바와 같이, 본 발명에 따르면, 불완전한 동기신호가 입력되더라도 일정한 동기 시작신호(Sync Start Point)를 생성함으로써, 디스플레이모듈에 표시되는 이미지의 표시 품질을 향상시킬 수 있는 디스플레이장치가 제공된다.

Claims (4)

  1. 이미지를 표시하는 디스플레이장치에 있어서,
    동기신호를 포함하는 영상신호를 수신하는 영상신호 수신부와;
    상기 영상신호 수신부로부터의 상기 동기신호를 필드 단위로 임시 저장하여 상기 동기신호를 필드 단위로 지연시키는 동기지연버퍼와;
    상기 영상신호 수신부로부터의 상기 동기신호와 상기 동기지연버퍼에 의해 상기 소정 간격 지연된 동기신호를 논리합하여 보정된 동기신호를 출력하는 논리연산부와;
    상기 논리연산부로부터 출력되는 상기 보정된 동기신호에 기초하여 동기 시작신호를 생성하는 시작신호 생성부를 포함하는 것을 특징으로 하는 디스플레이장치.
  2. 삭제
  3. 제1항에 있어서,
    상기 동기지연버퍼는 상기 영상신호 수신부로부터 상기 논리연산부에 N+1 번째 필드의 상기 동기신호가 입력될 때, N 번째 상기 동기신호를 출력하는 것을 특징으로 하는 디스플레이장치.
  4. 제1항 및 제3항 중 어느 한 항에 있어서,
    상기 동기신호는 수평 동기신호를 포함하는 것을 특징으로 하는 디스플레이장치.
KR1020040069538A 2004-09-01 2004-09-01 디스플레이장치 KR100707258B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020040069538A KR100707258B1 (ko) 2004-09-01 2004-09-01 디스플레이장치
CNA2005100977351A CN1744663A (zh) 2004-09-01 2005-08-24 用于生成同步起始点的显示装置
US11/214,788 US20060072039A1 (en) 2004-09-01 2005-08-31 Display apparatus for generating a sync start point

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040069538A KR100707258B1 (ko) 2004-09-01 2004-09-01 디스플레이장치

Publications (2)

Publication Number Publication Date
KR20060020839A KR20060020839A (ko) 2006-03-07
KR100707258B1 true KR100707258B1 (ko) 2007-04-13

Family

ID=36125135

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040069538A KR100707258B1 (ko) 2004-09-01 2004-09-01 디스플레이장치

Country Status (3)

Country Link
US (1) US20060072039A1 (ko)
KR (1) KR100707258B1 (ko)
CN (1) CN1744663A (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009130442A (ja) * 2007-11-20 2009-06-11 Fujitsu Component Ltd 信号伝送システム及びその制御方法
CN102487438B (zh) * 2010-12-02 2014-10-15 瑞昱半导体股份有限公司 影像转换的装置及方法
CN111918111B (zh) * 2020-06-23 2021-12-24 南京巨鲨显示科技有限公司 一种应用于医用显示器的抗干扰系统及方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05145788A (ja) * 1991-11-22 1993-06-11 Casio Comput Co Ltd 水平同期分離回路
KR930005184B1 (ko) * 1990-12-31 1993-06-16 현대전자산업 주식회사 동기신호 검출회로
KR940005087A (ko) * 1992-08-17 1994-03-16 이헌조 게이트 펄스에 의한 동기 검출회로
KR950007876Y1 (ko) * 1992-07-21 1995-09-22 문정환 수평동기신호 안정화 회로
KR960019400U (ko) * 1994-11-03 1996-06-19 동기 신호 검출 회로

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR930005184B1 (ko) * 1990-12-31 1993-06-16 현대전자산업 주식회사 동기신호 검출회로
JPH05145788A (ja) * 1991-11-22 1993-06-11 Casio Comput Co Ltd 水平同期分離回路
KR950007876Y1 (ko) * 1992-07-21 1995-09-22 문정환 수평동기신호 안정화 회로
KR940005087A (ko) * 1992-08-17 1994-03-16 이헌조 게이트 펄스에 의한 동기 검출회로
KR960019400U (ko) * 1994-11-03 1996-06-19 동기 신호 검출 회로

Also Published As

Publication number Publication date
KR20060020839A (ko) 2006-03-07
CN1744663A (zh) 2006-03-08
US20060072039A1 (en) 2006-04-06

Similar Documents

Publication Publication Date Title
US7880713B2 (en) Method of increasing efficiency of video display and related apparatus
KR100609056B1 (ko) 디스플레이장치 및 그 제어방법
US20070296655A1 (en) Method and system for frame insertion in a digital display system
KR100707258B1 (ko) 디스플레이장치
US8379149B2 (en) Display apparatus and control method thereof
CN112995431A (zh) 显示端口对高画质多媒体接口转换器以及信号转换方法
CN109618074B (zh) 一种对不标准输入vesa时序的健壮性设计方法
KR100468209B1 (ko) 다양한 영상소스와 스케일링 처리 고화질 전광판
US7623185B2 (en) Synchronization control apparatus and method
KR100654771B1 (ko) 디스플레이장치 및 그 제어방법
US7289170B2 (en) Method and apparatus for compensating for interlaced-scan type video signal
KR100565626B1 (ko) 영상기기의 오버 스캔 장치 및 방법
US8134764B2 (en) Image processing device with a CSA accumulator for improving image quality and related method
EP1926315A2 (en) Display apparatus and control method thereof
KR100474489B1 (ko) 수평동기신호의 타이밍이 보정되는 고화질영상디스플레이장치
KR20060092524A (ko) 평판 디스플레이장치
KR100610364B1 (ko) 자동조정기능을 구비한 영상표시장치 및 자동조정방법
KR200309953Y1 (ko) 다양한 영상소스와 스케일링 처리 고화질 전광판
KR100314071B1 (ko) 화면 크기 자동 조정 방법
KR100609058B1 (ko) 디스플레이장치 및 그 제어방법
KR101282255B1 (ko) 텔레비전 및 그 제어방법
KR100301516B1 (ko) 디지탈 티브이의 최적 화면 위치 보정 장치
KR100671845B1 (ko) 텔레비전의 디스플레이 편향동기신호 보상장치
JP2000003151A (ja) サンプリングシステム,サンプリング装置及びサンプリング方法
KR20030044632A (ko) Lcd 모니터의 입력신호 처리장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee