KR890006015A - Dm/tdm 방식의 시스템에서 인밴드 신호 검출회로 - Google Patents
Dm/tdm 방식의 시스템에서 인밴드 신호 검출회로 Download PDFInfo
- Publication number
- KR890006015A KR890006015A KR870010650A KR870010650A KR890006015A KR 890006015 A KR890006015 A KR 890006015A KR 870010650 A KR870010650 A KR 870010650A KR 870010650 A KR870010650 A KR 870010650A KR 890006015 A KR890006015 A KR 890006015A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- buffer
- signal
- band signaling
- write
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/22—Arrangements affording multiple use of the transmission path using time-division multiplexing
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Time-Division Multiplex Systems (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 블럭도.
제2도는 본 발명에 따른 제1도의 DM클럭 발생기(100)와 타임논리부(90)을 제외한 구체회로도.
제3도는 본 발명에 따른 제1도의 타임논리부(90)의 구체회로도.
Claims (1)
- DM/TDM 방식의 인밴드 시그날링 검출회로에 있어서, DM으로 TDM된 하이웨이상(HWO~WH3)상의 인배드 시그날 및 보이스 테이타를 버퍼링하는 제1버퍼(10)와 시스템 클럭과 프레임 신호를 받아 상기 제1버퍼(10)로 입력되는 하이웨이상의 데이타를 프레임별로 교대로 선택되도록 제어신호를 발생하는 제1선택부(40)와, 상기 제1버퍼(10)의 출력상 하이웨이상 인밴드 시그날링 데이타를 각 채널에 순적으로 기입한 후 보이스 및 기타 데이타를 기입하여 독출시 인밴드 시근라과 소정 데이타를 동시에 처음부터 독출하고 소정 할당 채널을 메모리 영역별로 분리하여 번갈아 기입/독출하는 제1,2메모리(20,30)와, 상기 제1,2메모리(20,30)에서 전체널에 대해 선택적으로 직렬로 독출되는 인밴드 시그날링 데이타 및 보이스 데이타를 버퍼링하는 제2버퍼(50)와 상기 제2버퍼(50)의 직렬 인밴드 시그날링 및 보이스 출력 데이타를 래치하여 병렬로 변환 후 인밴드 시그날링을 다른 시스템에 검출하도록 하는 쉬프트레지스터(80)와 상기 제2메모리(20,30)의 기입/독출 제어신호 및 기입/독출에 따른 어드레스 신호를 선택하여 출력하는 제2,3 선택부(60,70)와, 시스템클럭과 프레임동기 신호를 받아 상기 제2,3선택부(60,70)에 인가되어 제1,2메모리부(20,30)의 기입/독출할 어드레스 신호를 발생하고 제1~3선택부(40,60,70)의 선택제어 및 제2버퍼(50)인에이블 신호와 상기 쉬프트레지스터(80)의 레지스터 클럭을 발생하는 타임논리부(90)와 상기 타임논리부(100)의 신호를 받아 소정 지연하여 상기 쉬프트클럭 및 상기 제2,3선택부(60,70)의 기입신호를 발생하는 DM 클럭 발생기(100)로 구성됨을 특징으로 하는 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019870010650A KR900006966B1 (ko) | 1987-09-25 | 1987-09-25 | Dm/tdm방식의 시스템에서 인밴드 신호 검출회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019870010650A KR900006966B1 (ko) | 1987-09-25 | 1987-09-25 | Dm/tdm방식의 시스템에서 인밴드 신호 검출회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR890006015A true KR890006015A (ko) | 1989-05-18 |
KR900006966B1 KR900006966B1 (ko) | 1990-09-25 |
Family
ID=19264726
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019870010650A KR900006966B1 (ko) | 1987-09-25 | 1987-09-25 | Dm/tdm방식의 시스템에서 인밴드 신호 검출회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR900006966B1 (ko) |
-
1987
- 1987-09-25 KR KR1019870010650A patent/KR900006966B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR900006966B1 (ko) | 1990-09-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100268429B1 (ko) | 동기형반도체메모리장치의데이터의입력회로및데이터입력방법 | |
KR880009520A (ko) | 디지탈 데이타 메모리 시스템 | |
KR850004684A (ko) | 반도체 기억 장치 | |
KR20070108293A (ko) | 반도체기억장치 | |
KR910014951A (ko) | 메모리 시험장치 | |
KR930006722A (ko) | 반도체 기억장치 및 그 출력제어 방법 | |
KR20000044591A (ko) | 디디알 에스디램에서의 데이터 우선 순위 결정 장치 | |
KR970051207A (ko) | 메모리의 워드라인 구동회로 | |
KR890006015A (ko) | Dm/tdm 방식의 시스템에서 인밴드 신호 검출회로 | |
KR970051298A (ko) | 반도체 메모리 회로 | |
KR960019829A (ko) | 반도체 기억 장치 | |
KR100498415B1 (ko) | 클럭발생회로및이를구비하는동기식반도체장치 | |
KR970024666A (ko) | 피씨엠 데이타 지연회로 | |
JPS6129226A (ja) | チヤネルデ−タ分離装置 | |
KR100200736B1 (ko) | 마이콤 인터페이스 장치 | |
SU450233A1 (ru) | Запоминающее устройство | |
SU1589288A1 (ru) | Устройство дл выполнени логических операций | |
SU1476476A1 (ru) | Буферное запоминающее устройство | |
JPH06101715B2 (ja) | 多重・分離方式 | |
SU1080202A1 (ru) | Устройство дл магнитной записи цифровой информации | |
KR0168921B1 (ko) | 동기식 전송시스템에서 시험액세스를 위한 24x3교차 스위치 회로 | |
SU1660052A1 (ru) | Запоминающее устройство | |
SU1095397A1 (ru) | Преобразователь двоичного сигнала в балансный п тиуровневый сигнал | |
SU1674221A1 (ru) | Устройство дл отображени информации на экране телевизионного индикатора | |
GB1494830A (en) | Resynchronising system for multiplexed pulse code modulation signals |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20060821 Year of fee payment: 17 |
|
EXPY | Expiration of term |