SU1660052A1 - Запоминающее устройство - Google Patents

Запоминающее устройство Download PDF

Info

Publication number
SU1660052A1
SU1660052A1 SU884622550A SU4622550A SU1660052A1 SU 1660052 A1 SU1660052 A1 SU 1660052A1 SU 884622550 A SU884622550 A SU 884622550A SU 4622550 A SU4622550 A SU 4622550A SU 1660052 A1 SU1660052 A1 SU 1660052A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
address
words
word
memory
Prior art date
Application number
SU884622550A
Other languages
English (en)
Inventor
Anatolij P Plakhteev
Vladimir N Serebryakov
Original Assignee
Anatolij P Plakhteev
Vladimir N Serebryakov
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anatolij P Plakhteev, Vladimir N Serebryakov filed Critical Anatolij P Plakhteev
Priority to SU884622550A priority Critical patent/SU1660052A1/ru
Application granted granted Critical
Publication of SU1660052A1 publication Critical patent/SU1660052A1/ru

Links

Landscapes

  • Storage Device Security (AREA)

Description

Изобретение относится к области автоматики, вычислительной техники и может быть использовано для построения запоминающих устройств, способных после программирования отражать структуру хранимых слов, массивов, таблиц,списков, строк переменной длины для поддержки языков высокого уровня.
Целью изобретения является расширение области применения устройства за счет обеспечения хранения слов произвольного формата.
На фиг.1 представлена функциональная схема запоминающего устройства; на' фиг. 2 - схема накапливающего сумматора; на! фиг.З - пример реализации блока форматирования слов.
Устройство (фиг.1) содержит адресные входы 1, входы 2 кода числа слов, вход обращения 3. вход синхронизации 4, входы 5 кода формата, блок управления 6. адресный мультиплексор 7, накапливающий сумматор 8, блок 9 форматирования слов, выход 10 окончания обращения, вход 11 записи/считывания, входы 12 частей слова, мультиплексор 13 частей слова, блок памяти 14, демультиплексор 15, включающий элемент И 16, дешифратор 17 и регистры 18.1-18.П, информационные выходы 19.1-19.п.
Накапливающий сумматор (фиг.2) содержит группу 20 элементов И, элемент ИЛИ 21, сумматор 22 и регистр 23,
Блок форматирования (фиг.З) содержит элемент ИЛИ 24, счетчик 25 и узел сравнения 26.
Сущность изобретения состоит в размещении η частей слова в п зонах, содержащих
по N таких частей. Размещение информации
1660052 А1
3
1660052
4
в памяти можно показать на следующем примере. Будем обозначать части слова Βι с адресом I как Ь|1....ЬР~ 1, Положим, что блок памяти имеет организацию 16x1 бит (части слова одноразрядные). Пусть необходимо обеспечить хранение и считывание из запоминающего устройства N = 5 слов по η = 3 разряда (табл.1). В предлагаемом устройстве разряды слова размещаются в блоке памяти так, как это показано в табл.2.
Если необходимо хранить в ЗУ N = 3 слова по η = 5 разрядов (табл.З), то размещение частей слов в памяти описывается табл.4. Так в блоке памяти могут храниться слова с изменяемой длиной.
Устройство работает в режиме чтения и в режиме записи слова из η частей, В исходном состоянии на входах 2 - нулевые сигналы через мультиплексор 7 на сумматор 8 поступает код адреса со входов 1. Блок форматирования 9 в исходном нулевом состоянии.
Рассмотрим работу устройства на примере чтения слова из пяти частей.
В начальный момент времени появляется сигнал на входе 3. Блок 6 формирует сигнал начальной установки сумматора 8, и з него через мультиплексор 7 записывается код адреса со входов 1.
После окончания синхроимпульса подается строб на выходной демультиплексор 15, первая часть слова СИ появляется на выходе 19ь Блокуправления 6переключает мультиплексор 7, и на информационные входы сумматора 8 поступает теперь код числа слов N со входов 2. Далее на управляющий вход сумматора 8 поступает сигнал и происходит смещение адреса на число слов Ν. По модифицированному адресу считывается вторая часть слова Ог. Стробирование элемента И 16 обеспечивает выдачу Ог на выход 19г. Аналогично устройство работает до момента, когда появляется импульс на выходе 10 блока форматирования слов 9. На управляющий вход сумматора 8 поступает сигнал, и происходит модификация адреса, но после формирования строба на выходной демультиплексор 15 ко входу сумматора подключаются входы адреса 1 и устройство возвращается в исходное состояние.
При обращении в режиме записи описанная последовательность формирования сигналов и изменения состояния элементов повторяется. Однако нулевой сигнал на выходе 11 запрещает элементу И 16 выдавать сигнал стробирования демультиплексора 15. Блок памяти 14 переключается в режим записи и в каждом такте принимает от мультиплексора 13 части входного слова с зане сением в соответствующие ячейки. Основ ным в алгоритме функционирования устройства является работа адресного канала, обеспечивающего формирование последовательности адресов А, Α+Ν, Α+2Ν,..Α+(π-1)Ν.
Формула изобретения Запоминающее.устройство, содержащее блок памяти, мул ьтиплексор частей слова, демультиплексор и блок управления, первый и второй входы которого являются входами обращения и синхронизации устройства, а первый выход соединен с первым синхровходом демультиплексора, выходы которого являются информационными выходами устройства, а информационные входы подключены к выходам блока памяти, информационные входы которого соединены с выходами мультиплексора частей слова, информационные входы которого являются информационными входами устройства, отличающееся тем, что, с целью расширения области применения за счет обеспечения хранения слов произвольного формата, в устройство введены адресный мультиплексор, накапливающий сумматор и блок форматирования слов, причем. управляющие входы демультиплексора соединены с управляющими входами мультиплексора частей слова и с выходами кода части слова блока форматирования, выход переполнения которого является выходом окончания обращения устройства и подключен к третьему входу блока управления, второй и четвертый выходы которого соединены соответственно с управляющим входом адресного мультиплексора, с входами начальной установки и разрешения суммирования накапливающего сумматора, информационные входы которого подключены к выходам адресного мультиплексора, информационные входы первой и второй групп которого являются соответственно адресными входами и входами кода числа слов устройства, выходы накапливающего сумматора соединены с адресными входами блока памяти, вход записи/считывзния которого является одноименным· входом устройства и подключен к второму синхровходу демультиплексора, вход обращения блока памяти соединен с входом приращения блока форматирования и с пятым выходом блока управления, шестой выход которого подключен к входу начальной установки блока форматирования, информационные входы которого являются входами кода формата устройства.
5
1660052
6
Таблица 1
Таблица 3
Части) слов
Примечания
Адрес ЗУ
О О О 1 1 О
Слово
ВЗ В? В§ Во в? в| в^ в:< в1
Адрес блока памяти_
0 0 0 0 0 0 0 1 0 0 10 0 0 11 0 10 0
0 10 1 0 110 0 111
10 0 0 10 0 1
В2
В?
в2
вз
м
в!
в]
вЗ
Вз
в!
зона 0
разрядов О
зона 1
разрядов 1
1 0 1 1 0 1 1 1 о 1 1 о 1 1 1
1 1 1
о
1
о
1
о
в£в!
в§
вЗ
зона 2
разрядов 2
40
20
25
30
35
1660052
Фиг.1
Фиг.2
Фиг.З

Claims (1)

  1. Устройство относится к области автоматики, вычислительной техники и может быть использовано для построения запоминающих устройств (ЗУ), способных после программирования отражать структуру хранимых слов, массивов, таблиц, списков, строк переменной длины для поддержки языков высокого уровня. Целью изобрете2
    ния является расширение области применения устройства за счет обеспечения хранения слов произвольного формата. Устройство содержит блок памяти, блок управления, адресный мультиплексор, мультиплексор частей слова, демультиплексор, накапливающий сумматор и блок форматирования слов, информационные входы которого являются входами кода формата устройства. Цель изобретения достигается возможностью программирования адресного тракта ЗУ, обеспечивающего автономное от процессора формирование последовательности адресов А, Α+Ν, Α+2Ν,...Α+(η-1)Ν, где А - базовый адрес обращения к ЗУ, η количество частей слова, N - количество слов, хранимых в ЗУ. 3 ил.
SU884622550A 1988-12-20 1988-12-20 Запоминающее устройство SU1660052A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884622550A SU1660052A1 (ru) 1988-12-20 1988-12-20 Запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884622550A SU1660052A1 (ru) 1988-12-20 1988-12-20 Запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1660052A1 true SU1660052A1 (ru) 1991-06-30

Family

ID=21416177

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884622550A SU1660052A1 (ru) 1988-12-20 1988-12-20 Запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1660052A1 (ru)

Similar Documents

Publication Publication Date Title
JPS634493A (ja) デユアルポ−トメモリ
ATE216529T1 (de) Eine synchrone nand-dram-speicherarchitektur
KR930024012A (ko) 반도체 기억장치
KR940016233A (ko) 동기식 대규모 집적 회로 기억 장치
KR960042730A (ko) 반도체기억장치
KR930006722A (ko) 반도체 기억장치 및 그 출력제어 방법
SU1660052A1 (ru) Запоминающее устройство
US3739354A (en) Variable capacity memory
JPS6373323A (ja) バツフアメモリ装置
SU1163358A1 (ru) Буферное запоминающее устройство
SU1654850A1 (ru) Устройство дл селекции признаков объектов
SU1216776A1 (ru) Устройство дл ввода информации
SU1675949A1 (ru) Запоминающее устройство на цилиндрических магнитных доменах
SU1589288A1 (ru) Устройство дл выполнени логических операций
SU1358003A1 (ru) Устройство дл контрол блоков оперативной пам ти
SU602947A1 (ru) Микропрограммное устройство управлени
SU367456A1 (ru) Запоминающее устройство с произвольной одновременной выборкой переменного массива
SU564723A1 (ru) Устройство дл селекции информационных каналов
US5745424A (en) Method for transferring data bit for DRAM
KR100412061B1 (ko) 싱크 디램 데이타 패스에서의 시스템 클럭 동기 방법
SU1305635A1 (ru) Устройство дл управлени формированием массивов данных
JP2774752B2 (ja) クロック同期型半導体記憶装置およびそのアクセス方法
SU983748A1 (ru) Устройство дл регистрации информации
SU1553982A1 (ru) Буферное запоминающее устройство
SU1647922A1 (ru) Многоканальный временной коммутатор