KR840004282A - 동기회로 - Google Patents

동기회로 Download PDF

Info

Publication number
KR840004282A
KR840004282A KR1019830001137A KR830001137A KR840004282A KR 840004282 A KR840004282 A KR 840004282A KR 1019830001137 A KR1019830001137 A KR 1019830001137A KR 830001137 A KR830001137 A KR 830001137A KR 840004282 A KR840004282 A KR 840004282A
Authority
KR
South Korea
Prior art keywords
signal
counting
generating
counting means
synchronous
Prior art date
Application number
KR1019830001137A
Other languages
English (en)
Other versions
KR870000190B1 (en
Inventor
준 이나가와 (외 2)
Original Assignee
사바 쇼오이찌
도오쿄오 시바우라덴기 가부시기 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP10283882A external-priority patent/JPS58220227A/ja
Priority claimed from JP10282982A external-priority patent/JPS58219828A/ja
Application filed by 사바 쇼오이찌, 도오쿄오 시바우라덴기 가부시기 가이샤 filed Critical 사바 쇼오이찌
Publication of KR840004282A publication Critical patent/KR840004282A/ko
Application granted granted Critical
Publication of KR870000190B1 publication Critical patent/KR870000190B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/02Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
    • G11B5/09Digital recording
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/10Indexing; Addressing; Timing or synchronising; Measuring tape travel
    • G11B27/19Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier
    • G11B27/28Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording
    • G11B27/30Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording
    • G11B27/3027Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording used signal is digitally coded

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

내용 없음

Description

동기회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 동기회로가 이끌어지는 광학디지탈 오디오 디스크 재생장치의 블록다이어그램,
제5A 및 제5B도는 제4도의 동기회로의 동작을 설명하는데 있어서 유용한 타이밍 프로그램.

Claims (2)

  1. 프레임동기 신호를 검출하여 동기검출 출력신호를 발생시키기 위해 N개 비트들로 구성되고 프레임동기신호를 가지는 다수의 프레임들을 가지는 디지탈 입력신호와 클록펄스들을 수신하도록 연결된 프레임동기검출 회로수단과; 동기신호검출 회로수단의 출력신호와 동기되는 1개 출력신호를 발생시키기 위해 프레임동기신호검출회로의 출력신호를 수신하도록 연결되고 클록펄스들을 계수(count)하고 동기신호검출회로수단의 출력신호에 의해 클리어되고 동기신호검출회로수단이 프레임동기신호를 검출하질 못했을지라도 매번 N개 클록펄스들이 계수되어 1개 출력신호를 제공하도록 구성된 제1계수수단과; 동기신호검출회로수단이 동기신호들을 검출하는 구간에서 창출력신호를 발생시키기 위해 제1계수수단에 응답하는 제1창 발생수단과; 제1계수수단이 동기신호검출 회로수단과 동기될때 동기신호 검출회로의 각 출력신호에 의해 클리어되고 동기신호검출회로수단이 동기신호들을 검출하지 못했을 때에는 제2계수수단이 제1창 발생수단의 창출력신호들의 주어진 수를 계수할때 제1상태에서 제2상태로 변화되는 출력상태를 가지고 제1창 발생수단의 창출력신호를 계수하기 위한 제2계수수단과; 인에이블될시 제1 및 제2계수수단을 클리어시키기 위해 제1 및 제2계수수단에다 동기신호검출회로수단의 1개 출력신호를 공급하는 제1 및 제2계수수단과 동기신호검출회로수단간에 연결된 제1게이트회로와; 제2계수수단이 제2출력상태에 있을때 제2출력수단의 1개 출력신호에 의해 인에이블되고 동기신호 검출회로수단의 출력신호를 수신하도록 연결된 제2게이트회로와; 제2 및 제2이트회로들의 출력신호에 의해 클리어되고 제3계수수단이 N개 클록펄스들을 계수하기 위한 제 3계수수단과; N개 클록펄스들을 실질적으로 계수하는 제3수단에 대해 택해진 시간구간에서 1개 창출력신호를 형성하기 위해 상기 제3계수수단에 연결된 제2창 발생수단과; 그리고 제2계수수단이 제1출력상태에 있을때 제1창 발생수단의 창출력신호는 제1게이트회로로 인가되고 제2계수수단이 제2출력상태에 있을때 제2창 발생수단의 창출력신호가 제1게이트회로로 인가되는 것같이 상기 제1게이트회로를 인에이블시키기 위해 제1 및 제2창발생수단의 출력신호들을 제1게이트회로에 선택적으로 결합시키기 위해 제2계수수단에 응답하는 수단으로 구성된 동기회로.
  2. N개 비트들로 구성된 다수의 프레임을 가지고 프레임 동기신호를 검출하여 동기검출 출력신호를 발생시키기 위해 1개 프레임 동기신호를 가지는 1개 디지탈입력신호와 클록펄스들을 수신하도록 연결된 프레임 동기신호검출 회로수단과; 동기신호검출수단의 출력신호에 의해 클리어되고 동기신호검출 회로수단이 프레임동기신호를 검출하지 못했을지라도 매번 N개 클록펄스들이 계수되어 1개 출력신호를 제공하도록 구성되고 동기신호검출 회로수단의 출력신호와 동기되는 1개 출력신호를 발생시키기 위해 프레임동기신호검출 회로의 출력신호를 수신하도록 연결되어 플록펄스를 계수하는 제1계수수단과; 동기신호검출회로수단이 동기신호들을 검출하는 구간에서 창출력신호를 발생시키기 위해 제1계수수단에 응답하는 창발생수단과; 제1계수수단이 동기신호검출 회로수단과 동기될때 동기신호 검출회로의 각 출력신호에 의해 클리어되고 동기신호검출수단이 동기신호들을 검출하지 못했을때에 하기 제2계수수단이 제1창 발생수단의 창출력신호들의주어진 수를 계수할때 제1상태에서 제2상태로 변화되는 출력상태를 가지고, 창발생수단의 창출력신호를계수하기 위한 제2계수수단과; 인에이블될때 제 1계 수수단을 클리어시키기 위해 동기 신호검출 회로 수단의 출력신호를 제 1계 수수단에 공급시키고 제1계수수단과 동기신호검출회로수단사이에 연결된 제1게이트회로와; 제2계수수단을 클리어시키기 위해 제2계수수단에 동기검출 회로수단의 출력신호를 인가시키도록 창발생수단의 창출력신호에 의해 인에이블되고 동기신호검출 회로수단과 제2계수수단간에 연결된 제2계이트회로와; 그리고 창출력신호가 발생될 때마다 제2계수수단은 제1게이트회로를 인에블시키고, 제2계수수단이 제2출력상태에 있을때 제2계수수단이 클리어될 때가지 제1게이트회로를 인에이블시키는 제1출력상태에 있을때 창발생수단의 창출력신호를 제1게이트회로에다 공급하기 위해 제2계수수단에 응답하는 수단으로 구성된 동기회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR8301137A 1982-06-15 1983-03-19 Synchronizing circuit for detecting and interpolating sync signals KR870000190B1 (en)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP10283882A JPS58220227A (ja) 1982-06-15 1982-06-15 同期回路
JP102838 1982-06-15
JP10282982A JPS58219828A (ja) 1982-06-15 1982-06-15 同期回路
JP102829 1982-06-15

Publications (2)

Publication Number Publication Date
KR840004282A true KR840004282A (ko) 1984-10-10
KR870000190B1 KR870000190B1 (en) 1987-02-14

Family

ID=26443509

Family Applications (1)

Application Number Title Priority Date Filing Date
KR8301137A KR870000190B1 (en) 1982-06-15 1983-03-19 Synchronizing circuit for detecting and interpolating sync signals

Country Status (4)

Country Link
US (1) US4453260A (ko)
EP (1) EP0096885B1 (ko)
KR (1) KR870000190B1 (ko)
DE (1) DE3360787D1 (ko)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59117838A (ja) * 1982-12-24 1984-07-07 Sony Corp マ−カ−信号検出回路
FR2548490A1 (fr) * 1983-06-30 1985-01-04 Thomson Csf Circuit programmable de transformation serie-parallele d'un signal numerique, et son application a un recepteur de signaux video numeriques
JPS60164980A (ja) * 1984-02-06 1985-08-28 Mitsubishi Electric Corp 光デイスク制御装置
JP2565184B2 (ja) * 1985-02-28 1996-12-18 ソニー株式会社 信号選択回路
US4731676A (en) * 1985-12-13 1988-03-15 Cyclotomics, Inc. Transparent synchronization of multiple channel data
GB2187366B (en) * 1986-02-27 1989-11-08 Sony Corp Synchronizing signal decoding
NZ220548A (en) * 1986-06-18 1990-05-28 Fujitsu Ltd Tdm frame synchronising circuit
US4716578A (en) * 1986-09-29 1987-12-29 Northern Telecom Limited Circuit and method for the recovery of data from a digital data stream
GB8705771D0 (en) * 1987-03-11 1987-04-15 Plessey Co Plc Synchronisation arrangements
JPH01144738A (ja) * 1987-11-30 1989-06-07 Nec Home Electron Ltd ウインドウ法同期保護回路
JP2712212B2 (ja) * 1987-12-23 1998-02-10 ソニー株式会社 同期信号の検出及び保護回路
KR910003232B1 (ko) * 1988-03-29 1991-05-24 삼성전자 주식회사 페이징 수신기의 데이타 수신클럭 발생방법
US4831439A (en) * 1988-05-16 1989-05-16 General Electric Company Refresh system for digital signals with refresh cycle synchronization
US5252963A (en) * 1990-01-04 1993-10-12 Motorola, Inc. "Selective call receiver"
JPH05160825A (ja) * 1991-12-03 1993-06-25 Fujitsu Ltd 同期回路
JP2606090B2 (ja) * 1993-07-14 1997-04-30 日本電気株式会社 光学的情報制御装置
KR0157585B1 (ko) * 1993-09-24 1998-12-15 김광호 디스크재생장치의 동기내삽회로 및 동기상태검출회로
KR0148181B1 (ko) * 1995-03-31 1998-10-15 김광호 디지탈 기록재생시스템의 가변적 동기패턴검출장치 및 방법
US5793548A (en) * 1995-05-12 1998-08-11 Cirrus Logic, Inc. Fault tolerant sync mark detector for comparing a sign and magnitude of a detected sequence to a target sync mark in sampled amplitude magnetic recording
KR100258332B1 (ko) * 1997-12-26 2000-06-01 윤종용 싱크검출장치와 그에 따른 광 디스크 재생장치
US6631483B1 (en) 1999-06-08 2003-10-07 Cisco Technology, Inc. Clock synchronization and fault protection for a telecommunications device
US7350116B1 (en) 1999-06-08 2008-03-25 Cisco Technology, Inc. Clock synchronization and fault protection for a telecommunications device
US6683848B1 (en) * 1999-06-08 2004-01-27 Cisco Technology, Inc. Frame synchronization and fault protection for a telecommunications device
US6901127B1 (en) * 2000-04-26 2005-05-31 Sigmatel, Inc. Method and apparatus for data recovery
JP3715623B2 (ja) * 2002-12-25 2005-11-09 株式会社東芝 同期信号検出装置及び同期信号検出方法
JP3958269B2 (ja) * 2003-09-09 2007-08-15 日本テキサス・インスツルメンツ株式会社 復調装置およびこれを有するデータ記録装置
DE102004060044A1 (de) * 2004-12-14 2006-06-29 Lanxess Deutschland Gmbh Farbstarke, reduktions- und oxidationsstabile Eisenoxidschwarzpigmente zur Einfärbung von Kunst- und Baustoffen
US8085009B2 (en) * 2007-08-13 2011-12-27 The Powerwise Group, Inc. IGBT/FET-based energy savings device for reducing a predetermined amount of voltage using pulse width modulation

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5528580B2 (ko) * 1974-06-13 1980-07-29
JPS5580867A (en) * 1978-12-12 1980-06-18 Sony Corp Block synchronous signal extracting circuit
JPS55107360A (en) * 1979-02-08 1980-08-18 Matsushita Electric Ind Co Ltd Detector for synchronizing signal
NL7903284A (nl) * 1979-04-26 1980-10-28 Philips Nv Werkwijze voor framesynchronisatie van een digitaal tdm communicatiestelsel en inrichting voor het uitvoeren van de werkwijze.

Also Published As

Publication number Publication date
EP0096885A1 (en) 1983-12-28
DE3360787D1 (en) 1985-10-17
US4453260A (en) 1984-06-05
KR870000190B1 (en) 1987-02-14
EP0096885B1 (en) 1985-09-11

Similar Documents

Publication Publication Date Title
KR840004282A (ko) 동기회로
KR890010810A (ko) 동기신호 검출회로
KR920008711A (ko) 동기신호복원회로
KR860002930A (ko) 기준신호 재생장치
KR940022229A (ko) 동기 신호 생성 장치
DE3870073D1 (de) Synchronisiereinrichtung fuer einen digitalsignal-demultiplexer.
KR860002204A (ko) 텔레비죤 동기신호 파형처리장치
JPS5750313A (en) Synchronizing circuit of digital signal reproducer
KR920015329A (ko) 시간축 보정 장치의 크램프 장치
KR960015526A (ko) 디지탈 브이씨알(dvcr)의 동기신호검출장치
KR950035184A (ko) 직렬 비트 스트림의 동기 에러 보상 회로
SU1335996A1 (ru) След щий умножитель частоты
ATE209840T1 (de) Detektor für ein vertikales synchronisationssignal
KR880001147A (ko) 수직 구동펄스 발생회로
KR930008649A (ko) 동기신호 검출회로
KR950026142A (ko) 동기신호 처리회로
KR940012354A (ko) 디지탈 브이씨알의 동기 검출 시스템
KR960015511A (ko) 비디오신호 극성검출 및 변환장치
KR870005525A (ko) 신호동기 및 신호분리 제어클럭 발생회로
KR880008541A (ko) 동기패턴 검출회로
KR940007846A (ko) 디지탈 데이타의 동기신호 제어회로
KR940017716A (ko) 디지탈 브이씨알의 동기신호 검출회로
KR940012951A (ko) 디지탈 통신시스템의 프레임동기회로 및 방법
KR970056909A (ko) 영상신호의 수평동기신호 발생장치
KR920005591A (ko) 동기신호 선택회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030130

Year of fee payment: 17

EXPY Expiration of term