KR950015141A - 공간 광 변조기용 단일 프레임 디스플레이 메모리 사용 방법 - Google Patents

공간 광 변조기용 단일 프레임 디스플레이 메모리 사용 방법 Download PDF

Info

Publication number
KR950015141A
KR950015141A KR1019940032087A KR19940032087A KR950015141A KR 950015141 A KR950015141 A KR 950015141A KR 1019940032087 A KR1019940032087 A KR 1019940032087A KR 19940032087 A KR19940032087 A KR 19940032087A KR 950015141 A KR950015141 A KR 950015141A
Authority
KR
South Korea
Prior art keywords
memory
data
reading
frame
writing
Prior art date
Application number
KR1019940032087A
Other languages
English (en)
Inventor
엠. 어배너스 폴
비. 도어티 도날드
Original Assignee
윌리엄 이. 힐러
텍사스 인스트루먼츠 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윌리엄 이. 힐러, 텍사스 인스트루먼츠 인코포레이티드 filed Critical 윌리엄 이. 힐러
Publication of KR950015141A publication Critical patent/KR950015141A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3433Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
    • G09G3/346Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on modulation of the reflection angle, e.g. micromirrors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Mechanical Light Control Or Optical Switches (AREA)
  • Image Input (AREA)
  • Image Generation (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

공간 광 변조기(SLM;Spatial Light Modulator;16)를 갖는 디스플레이 시스템(10, 20)용 디스플레이 메모리(15). 메모리는 픽셀 포맷으로 데이타를 받아 이를 비트 플레인 포맷으로 SLM(16)에 전달한다. 일부는 데이타 프레임으로부터의 데이타, 다른 일부는 인접한 데이타 프레임으로부터의 데이타로 구성되는 비트 플레인을 독출하므로서 메모리(15)는 이중 버퍼 구조의 필요성을 제거하게 한다.

Description

공간 광 변조기용 단일 프레임 디스플레이 메모리 사용 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도 및
제2도는 본 발명에 따른 디스플레이 메모리를 갖는, SLM에 기초한 디스플레이 시스템의 블록도,
제3도는 본 발명에 따른 디스플레이 메모리를 사용하는 방법을 도시한 도면.

Claims (11)

  1. 픽셀 데이타를 처리하는 프로세서 및 이미지를 생성하는 공간 광 변조기(SLM;Spatial Light Modulator)를 갖는 디스플레이 시스템에서 사용하기 위한 데이타를 기억하는 메모리의 사용 방법에 있어서, 제1프레임 구간동안에 픽셀 데이타 샘플중 제1 프레임을 상기 메모리에 기입하는 단계; 제2 프레임 구간 동안에 픽셀 데이타 샘플들로 구성된 제2 프레임을 상기 메모리에 기입하여, 상기 제2프레임의 각 샘플이 상기 제1 프레임의 대응 샘플상에 기입되는 단계; 상기 메모리로부터 한 비트 플레인 데이타를 독출하는 단계; 각 픽셀 강도를 나타내는 비트 수와 적어도 동일한 수의 비트 플레인을 디스 플레이 구간동안 독출해내도록 상기 독출 단계를 반복하는 단계; 상기 하나 이상의 독출 상계는 상기 제1 데이타 프레임의 데이타 및 상기 제2 데이타 프레임의 데이타를 가지고 수행되며, 상기 비트 플레인 각각을 상기 공간 광 변조기에 전달하는 단계; 상기 모든 단계는 연속한 디스플레이 이미지를 발생시키도록 반복되는 것을 특징으로 하는 디스플레이 시스템용 디스플레이 메모리 사용 방법
  2. 제1항에 있어서, 상기 기입 단계들은 상기 메모리의 연소간 행에서 발생하는 것을 특징으로 하는 디스플레이 시스템용 디스플레이 메모리 사용 방법.
  3. 제1항에 있어서, 상기 기입 단계들은 상기 메모리의 램덤 엑서스 가능한 행에서 발생하는 것을 특징으로 하는 디스플레이 시스템용 디스플레이 메모리 사용 방법
  4. 제1항에 있어서, 상기 메모리는 다수의 영역으로 분할되며, 상기 기입 및 독출 단계는 상기 메모리의 각 분할에 대해 병렬로 발생하는 것을 특징으로 하는 디스플레이 시스템용 디스플레이 메모리 사용 방법.
  5. 제1항에 있어서, 상기 기입 단계는 데이타가 픽셀 포맷으로 기입되는 하나 이상의 입력 레지스터, 및 상기 하나 이상의 입력 레지스터로부터의 비트 레벨 데이타를 수신하는 메모리 어레이로 수행되는 것을 특징으로 하는 디스플레이 시스템용 디스플레이 메모리 사용 방법.
  6. 제1항에 있어서, 상기 독출 단계는 메모리 어레이로부터 비트 레벨 데이타를 수신하여 행 대 행 베이시스(row-by-row basis)로 상기 비트 레벨 데이타를 선택하는 둘 이상의 출력 레지스터로 수행되는 것을 특징으로 하는 디스플레이 시스템용 디스플레이 메모리 사용 방법.
  7. 제1항에 있어서, 상기 기입 단계 및 상기 독출 단계간의 충돌을 중재하도록 메모리 제어기를 사용하는 단계를 더 포함하는 것을 특징으로 하는 디스플레이 시스템용 디스플레이 메모리 사용 방법.
  8. 제1항에 있어서, 상기 하나 이상의 독출 단계가 상기 제1 프레임 구간동안 발상하여, 비트 플레인이 상기 제1 데이타 프레임의 데이타를 포함하는 것을 특징으로 하는 디스플레이 시스템용 디스플레이 메모리 사용 방법.
  9. 제1항에 있어서, 상기 독출 단계는 각 비트 플레인에 대하여 동일 비트 레벨로 반복되는 것을 특징으로 하는 디스플레이 시스템용 디스플레이 메모리 사용 방법.
  10. 제1항에 있어서, 상기 독출 단계는 상기 비트 플레인 각각에 대해 한번 수행되는 것을 특징으로 하는 디스플레이 시스템용 디스플레이 메모리 사용 방법.
  11. 제1항에 있어서, 상기 독출 단계는 하나 이상의 상기 비트 플레인에 대해 한번 이상 수행되는 것을 특징으로 하는 디스플레이 시스템용 디스플레이 메모리 사용 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940032087A 1993-11-30 1994-11-30 공간 광 변조기용 단일 프레임 디스플레이 메모리 사용 방법 KR950015141A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16055493A 1993-11-30 1993-11-30
US08/160554 1993-11-30

Publications (1)

Publication Number Publication Date
KR950015141A true KR950015141A (ko) 1995-06-16

Family

ID=22577369

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940032087A KR950015141A (ko) 1993-11-30 1994-11-30 공간 광 변조기용 단일 프레임 디스플레이 메모리 사용 방법

Country Status (5)

Country Link
US (1) US6300963B1 (ko)
EP (1) EP0655724B1 (ko)
JP (1) JP3455311B2 (ko)
KR (1) KR950015141A (ko)
DE (1) DE69412972T2 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101642220B1 (ko) * 2015-03-06 2016-08-01 인하대학교 산학협력단 유기발광 다이오드에서의 비디오 재생 시 밝기를 고려한 능동 적용 밝기제어 기반 전력 감소 방법 및 시스템

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7253794B2 (en) 1995-01-31 2007-08-07 Acacia Patent Acquisition Corporation Display apparatus and method
EP0793214A1 (en) * 1996-02-29 1997-09-03 Texas Instruments Incorporated Display system with spatial light modulator with decompression of input image signal
US6781742B2 (en) 2000-07-11 2004-08-24 Semiconductor Energy Laboratory Co., Ltd. Digital micromirror device and method of driving digital micromirror device
JP3403707B2 (ja) 2000-09-29 2003-05-06 松下電器産業株式会社 描画装置
US6756987B2 (en) * 2001-04-20 2004-06-29 Hewlett-Packard Development Company, L.P. Method and apparatus for interleaving read and write accesses to a frame buffer
AU2004241602B2 (en) * 2003-05-20 2008-05-08 Syndiant, Inc. Digital backplane
US8184333B2 (en) * 2005-04-28 2012-05-22 Fujifilm Corporation Image recording processing circuit, image recording apparatus and image recording method using image recording processing circuit
WO2008054988A1 (en) * 2006-10-31 2008-05-08 N-Lighten Technologies Adaptive emission frame projection display and method

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4910670A (en) * 1984-01-20 1990-03-20 Apple Computer, Inc. Sound generation and disk speed control apparatus for use with computer systems
JPS6211977A (ja) * 1985-07-10 1987-01-20 Toshiba Corp 画像メモリ
JP2572373B2 (ja) * 1986-01-14 1997-01-16 株式会社 アスキ− カラ−デイスプレイ装置
KR900005188B1 (ko) * 1986-07-25 1990-07-20 후지쓰 가부시끼가이샤 Crt 콘트롤러
US4818932A (en) * 1986-09-25 1989-04-04 Tektronix, Inc. Concurrent memory access system
JPH01262586A (ja) * 1988-04-13 1989-10-19 Matsushita Electric Ind Co Ltd デュアルポートメモリ用コントロール回路
JP3020528B2 (ja) * 1989-12-14 2000-03-15 キヤノン株式会社 画像処理装置
US5179372A (en) * 1990-06-19 1993-01-12 International Business Machines Corporation Video Random Access Memory serial port access
CA2063744C (en) * 1991-04-01 2002-10-08 Paul M. Urbanus Digital micromirror device architecture and timing for use in a pulse-width modulated display system
JPH04326393A (ja) * 1991-04-26 1992-11-16 Hitachi Ltd 画像用メモリアクセス方式
US5307056A (en) * 1991-09-06 1994-04-26 Texas Instruments Incorporated Dynamic memory allocation for frame buffer for spatial light modulator
US5255100A (en) * 1991-09-06 1993-10-19 Texas Instruments Incorporated Data formatter with orthogonal input/output and spatial reordering
US5254984A (en) * 1992-01-03 1993-10-19 Tandy Corporation VGA controller for displaying images having selective components from multiple image planes
US5371519A (en) * 1993-03-03 1994-12-06 Honeywell Inc. Split sort image processing apparatus and method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101642220B1 (ko) * 2015-03-06 2016-08-01 인하대학교 산학협력단 유기발광 다이오드에서의 비디오 재생 시 밝기를 고려한 능동 적용 밝기제어 기반 전력 감소 방법 및 시스템

Also Published As

Publication number Publication date
JPH0851586A (ja) 1996-02-20
DE69412972D1 (de) 1998-10-08
US6300963B1 (en) 2001-10-09
EP0655724B1 (en) 1998-09-02
EP0655724A1 (en) 1995-05-31
JP3455311B2 (ja) 2003-10-14
DE69412972T2 (de) 1999-04-15

Similar Documents

Publication Publication Date Title
KR930007277A (ko) 표준 디지탈 비디오 신호를 디스플레이하는 시스템 및 방법
ATE218263T1 (de) Verfahren zum speichern von videodaten und entsprechendes fernsehsystem
KR890004235A (ko) 데이타 변조장치
KR880009519A (ko) 디지탈 데이타 메모리 시스템
KR950015141A (ko) 공간 광 변조기용 단일 프레임 디스플레이 메모리 사용 방법
KR940008488A (ko) 병렬 구조를 갖는 기억 장치
KR950006578A (ko) 고속 카피 수단을 갖는 프레임 버퍼를 구성하기 위한 방법 및 장치
KR960020471A (ko) 표준 tv 및 hdtv 시스템에서 디스플레이 데이타를 재구성 및 저장하기 위한 메모리 아키텍처
KR900702499A (ko) 비디오 신호를 발생시키기 위한 방법 및 장치
KR900013420A (ko) 감소화상 및 더 적은 이진 픽셀수를 구현하는 방법 및 장치
KR950704744A (ko) 프레임 버퍼내에 고속 멀티-컬러 저장장소를 제공하기 위한 방법 및 장치(method and apparatus for providing fast multi-color storage in a frame buffer)
KR100722628B1 (ko) 데이터 트랜스포즈 장치 및 방법
KR950016327A (ko) 디스플레이 시스템용 디지탈 메모리
KR940017887A (ko) 동화상 복호 장치
US4769778A (en) Circuit arrangement comprising a matrix-shaped memory arrangement for digital filtration of image signals in row and column directions
KR950703188A (ko) 화상 처리 장치 및 방법 및 화상 처리부를 갖고 있는 게임기(Image Processing Device and Method Therefor, and Game Machine Having Image Processing Part)
KR100472478B1 (ko) 메모리 억세스 제어방법 및 장치
KR930006660A (ko) 공간 광 변조기용 분할 프레임 메모리
KR100434483B1 (ko) 시간 공유 방식 다중 버퍼장치
GB2019154A (en) Improvements in or relating to display systems
KR960029982A (ko) 화상데이터 기억제어장치
SU1709385A1 (ru) Устройство дл формировани видеосигнала
KR970002748A (ko) 화상 데이타 처리 장치
SU849195A1 (ru) Устройство дл преобразовани информацииВ ВидЕОСигНАл
KR920001914A (ko) 평면형 화상표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee