KR950016327A - 디스플레이 시스템용 디지탈 메모리 - Google Patents
디스플레이 시스템용 디지탈 메모리 Download PDFInfo
- Publication number
- KR950016327A KR950016327A KR1019940031704A KR19940031704A KR950016327A KR 950016327 A KR950016327 A KR 950016327A KR 1019940031704 A KR1019940031704 A KR 1019940031704A KR 19940031704 A KR19940031704 A KR 19940031704A KR 950016327 A KR950016327 A KR 950016327A
- Authority
- KR
- South Korea
- Prior art keywords
- slm
- memory
- bit
- data
- processor
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/84—Television signal recording using optical recording
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/74—Projection arrangements for image reproduction, e.g. using eidophor
- H04N5/7416—Projection arrangements for image reproduction, e.g. using eidophor involving the use of a spatial light modulator, e.g. a light valve, controlled by a video signal
- H04N5/7458—Projection arrangements for image reproduction, e.g. using eidophor involving the use of a spatial light modulator, e.g. a light valve, controlled by a video signal the modulator being an array of deformable mirrors, e.g. digital micromirror device [DMD]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/18—Use of a frame buffer in a display terminal, inclusive of the display panel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/3433—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
- G09G3/346—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on modulation of the reflection angle, e.g. micromirrors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Controls And Circuits For Display Device (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Image Input (AREA)
- Mechanical Light Control Or Optical Switches (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
비트-면 포맷으로 데이타를 디스플레이하는 공간 광변조기(SLM)(16)를 갖는 디지탈 디스플레이 시스템(10)용 메모리(15)가 공개된다. 상기 메모리(15)는 행을 랜덤으로 액세스하는 제어 수단(25)을 갖는다. 또한 상기메모리는 입력 레지스터(31)의 세트와 출력 레지스터(32.33)의 두 세트를 갖는다. 입력 레지스터 (31)는 처리되기 전에 픽셀 데이타를 수신한다. 메모리(15)는 출력 레지스터(32)의 제1세트를 거쳐 처리하기 위해 이 데이타를 다시 처리기(14)로 전달한다. 처리후, 입력 레지스터(31)는 완전히 처리된 픽셀 데이타를 수신하고 디스플레이할준비가 된다. 비트 선택기(37)에 의해 그 입력 또는 출력에서 제어하는 출력 레지스터 (33)의 제2세트는 SLM(16)에 데이타의 비트-면을 전달한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도 및 제1A도는 본 발명에 따른 메모리를 갖는 SLM에 기초한 디스플레이 시스템의 블록도.
Claims (20)
- 화상 처리를 수행하는 처리기와 화상 데이타의 비트-면을 따라 화상용 생성하는 공간 광변조기(SLM)를 갖는 디지탈 디스플레이 시스템용 메모리에 있어서, 화상 데이타를 저장하고, 적어도 두 화상 프레임의 비트 크기의 용량을 갖는 메모리 어레이, 상기 메모리 어레이에 저장하기 위해 픽셀 데이타를 수신하는 복수의 입력 레지스터, 상기 메모리 어레이로부터 상기 처리기로 픽셀 데이타를 전달하는 복수의 처리기 지향 출력 레지스터, 상기 픽셀 데이타가 완전히 처리된 후 상기 메모리 어레이부터 상기 SLM으로 데이타를 전달하는 복수 SLM지향 출력 레지스터, 상기 SLM출력 레지스터가 상기 SLM으로 데이타의 비트-면을 전달하도록 상기 SLM출력 레지스터를 제어하는 비트 선택기, 및 상기 레지스터를 거쳐 상기 메모리 어레이에 기록하고 상기 메모리 어레이로부터 판독하는 어드레싱 및 타이밍을 제어하는 제어수단을 구비하는 것을 특징으로 하는 디지탈 디스플레이 시스템용 메모리.
- 제1항에 있어서, 상기 복수의 각 입력 레시스터, 상기 처리기 지향 출력 레지스터, 및 상기 SLM지향 출력레지스터는 적어도 화상 데이타 프레임 행의 비트 크기의 용량을 갖는 것을 특징으로 하는 디지탈 디스플레이 시스템용 메모리.
- 제1항에 있어서, 상기 복수의 각 입력 레시스터와 상기 처리기 지향 출력 레지스터는 적어도 화상 데이타 프레임 행의 비트 크기의 용량을 갖고, 상기 복수의 SLM지향 출력 레지스터는 적어도 화상 데이타 비트-면행의 비트 크기의 용량을 갖는 것을 특징으로 하는 디지탈 디스플레이 시스템용 메모리.
- 제1항에 있어서, 상기 비트 선택기는 상기 SLM지향출력 레지스터로부터의 출력에 따라 비트를 선택하는 것을 특징으로 하는 디지탈 디스플레이 시스템용 메모리.
- 제1항에 있어서, 상기 비트 선택기는 상기 SLM지향출력 레지스터로부터의 입력에 따라 비트를 선택하는 것을 특징으로 하는 디지탈 디스플레이 시스템용 메모리.
- 제1항에 있어서, 상기 제어 수단은 상기 메모리 어레이에 행 랜던 액세스를 제공하는 것을 특징으로 하는 디지탈 디스플레이 시스템용 메모리.
- 제1항에 있어서, 상기 메모리 어레이 행의 선정된 부분을 액세스하는 블럭 선택 수단을 구비하고, 상기 제어수단은 픽셀 데이타를 수신하지 않도록 입력 레지스터의 선정된 서브셋을 디스에이블하는 수단을 갖는 것을 특징으로 하는 디지탈 디스플레이 시스템용 메모리.
- 제1항에 있어서, 상기 입력 레지스터가 필드 버퍼로부터 픽셀 데이타를 수신할 때와 상기 입력 레지스터가 처리기로부터 픽셀 데이타를 수신할 때를 제어하는 메모리 입력 제어 수단을 더 구비하는 것을 특징으로 하는 디지탈 디스플레이 시스템용 메모리.
- 제1항에 있어서, 상기 메모리가 특수한 피쳐 화상(special feature image)을 저장할 때를 제어하는 특수 피쳐 화상 제어수단을 더 구비하는 것을 특징으로 하는 디지탈 디스플레이 시스템용 메모리.
- 화상 처리를 수행하는 처리기와 화상 데이타의 비트-면을 따라 화상을 생성하는 공간 광변조기(SLM)를 갖는 디지탈 화상 시트템에서서 데이타를 저장하고 처리하는 방법도 있어서, 픽셀데이타를 수신하기 위해 입력 레지스터를 사용하는 단계, 상기 처리 단계 이전에 상기 픽셀 데이타를 저장하는 단계, 상기 메모리어레이로부터 처리기로 상기 픽셀 데이타를 전달하기 위해 처리기 지향 출력 레지스터를 사용하는 단계, 상기 픽셀 데이타를 처리하는 단계, 처리후 상기 픽셀 데이타를 수신하기 위해 상기 입력 레지스터를 사용하는 단계, 처리후 상기 픽셀 데이타를 저장하는 단계, 상기 데이타를 비트-면 데이타로 포맷하기 위해 상기 픽셀 데이타의 비트를 선택하는 단계, 밑 상기 비트-면 데이타를 SLM으로 전달하기 위해 SLM지향 출력 레지스터를 사용하는 단계를 포함하는 것을 특징으로 하는 디지탈 화상 시스템에서 데이타의 저장 및 처리방법.
- 제10항에 있어서, 상기 SLM지향 출력 레지스터의 사용 단계는 상기 SLM지향 출력 레지스터로부터 출력에 대한 동일한 이진 가중치(binary weight)의 비트를 선택함으로써 달성되는 것을 특징으로 하는 디지탈 화상 시스템에서 데이타의 저장 및 처리방법.
- 제10항에 있어서, 상기 SLM지향 출력 레지스터의 사용 단계는 상기 SLM지향 출력 레지스터로부터 입력에 대한 동일한 이진 가중치의 비트를 선택하는 단계 다음에 행해지는 것을 특징으로 하는 디지탈 화상 시스템에서 데이타의 저장 및 처리방법.
- 제10항에 있어서, 상기 처리기의 사용 단계는 스캔 변환 알고리즘을 수행하는 것을 포함하는 것을 특징으로 하는 디지탈 화상 시스템에서 데이타의 저장 및 처리방법.
- 제10항에 있어서, 상기 처리기의 사용 단계는 픽셀 스케일링 알고리즘을 수행하는 것을 포함하는 것을 특징으로 하는 디지탈 화상 시스템에서 데이타의 저장 및 처리방법.
- 제10항에 있어서, 상기 처리기의 사용 단계는 컬러 변환 알고리즘을 수행하는 것을 포함하는 것을 특징으로 하는 디지탈 화상 시스템에서 데이타의 저장 및 처리방법.
- 화상 데이타의 비트-면을 따라 화상을 생성하는 공간 광변조기(SLM)를 갖는 디지탈 디스플레이 시스템용 처리 시스템에 있어서, 픽셀 데이타를 메모리로 전달하는 필드 버퍼, 상기 메모리로부터 상기 픽셀 데이타를 수신하고 상기 SLM에 의해 디스플레이할 준비가 되도록 상기 픽셀 데이타를 처리하는 처리기, 화상 데이타를 저장하고 적어도 두 화상 프레임의 비트 크기의 용량을 갖는 메모리 어레이, 상기 메모리 어레이에 저장하기 위해 픽셀데이타르 수신하는 복수의 입력 레지스터, 상기 메모리 어레이로부터 처리하기 위한 상기 처리기로 픽셀 데이타를 전달하는 복수의 처리기 지향 출력 레지스터, 상기 픽셀 데이타가 처리된 후 상기 메모리 어레이로부터 상기SLM으로 데이타를 전달하는 복수의 SLM지향 출력 레지스터, 및 상기 SLM출력 레지스터가 상기 SLM으로 데이타의 비트-면을 전달하도록 상기 SLM출력 레지스터를 제어하는 비트 선택기를 갖는 메모리, 상기 메모리가 상기 필드 버퍼로부터 데이타를 수신할 때와 상기 메모리가 상기 처리기로부터 데이타를 수신할 때를 제어하는 메모리 입력 제어 수단, 및 상기 비트-면 데이타를 수신하고 디스플레이을 생성하는 공간 광변조기를 구비하는 것을 특징으로 하는 디지탈 디스플레이 시스템용 처리 시스템.
- 제16항에 있어서, 상기 복수의 각 입력 레지스터, 상기 처리기 지향 출력 레지스터, 및 상기 SLM지향 출력 레지스터는 적어도 화상 데이타 프레임 행의 비트 크기의 용량을 갖는 것을 특징으로 하는 디지탈 디스플레이 시스템용 처리 시스템.
- 제16항에 있어서, 상기 복수의 각 입력 레지스터와 상기 처리기 지향 출력 레지스터는 적어도 화상 데이타 프레임 행이 비트 크기의 용량을 갖고, 상기 복수의 SLM지향 출력 레지스터는 적어도 화상 데이타 비트-면행의 비트 크기의 용량을 갖는 것을 특징으로 하는 디지탈 디스플레이 시스템용 처리 시스템.
- 제16항에 있어서, 상기 비크 선택기는 상기 SLM지향 출력 레지스터로부터의 출력에 따라 비트를 선택하는 것을 특징으로 하는 디지탈 디스플레이 시스템용 처리 시스템.
- 제16항에 있어서, 상기 비트 선택기는 상기 SLM지향 출력 레지스터에의 입력에 따라 비트를 선택하는 것을 특징으로 하는 디지탈 디스플레이 시스템용 처리 시스템.※ 참고사항: 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16034493A | 1993-11-30 | 1993-11-30 | |
US08/160,344 | 1993-11-30 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR950016327A true KR950016327A (ko) | 1995-06-17 |
Family
ID=22576502
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940031704A KR950016327A (ko) | 1993-11-30 | 1994-11-29 | 디스플레이 시스템용 디지탈 메모리 |
Country Status (7)
Country | Link |
---|---|
EP (1) | EP0655723B1 (ko) |
JP (1) | JPH07240891A (ko) |
KR (1) | KR950016327A (ko) |
CN (1) | CN1056929C (ko) |
CA (1) | CA2136478A1 (ko) |
DE (1) | DE69411859T2 (ko) |
TW (1) | TW267231B (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100500345B1 (ko) * | 1996-11-28 | 2005-09-26 | 텍사스 인스트루먼츠 인코포레이티드 | 공간광변조기의로드/리세트시퀀스발생방법 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5680156A (en) * | 1994-11-02 | 1997-10-21 | Texas Instruments Incorporated | Memory architecture for reformatting and storing display data in standard TV and HDTV systems |
EP0709822A3 (en) * | 1994-10-31 | 1996-07-31 | Texas Instruments Inc | Improvements in or in connection with a data formatting device and frame memories |
US5990982A (en) | 1995-12-21 | 1999-11-23 | Texas Instruments Incorporated | DMD-based projector for institutional use |
DE19830625B4 (de) * | 1998-07-09 | 2008-04-03 | Robert Bosch Gmbh | Digitale Schnittstelleneinheit |
US6781742B2 (en) | 2000-07-11 | 2004-08-24 | Semiconductor Energy Laboratory Co., Ltd. | Digital micromirror device and method of driving digital micromirror device |
US7486297B2 (en) | 2003-09-22 | 2009-02-03 | Ati Technologies, Inc. | Method and apparatus for image processing in a handheld device |
EP1560190A3 (de) * | 2004-01-27 | 2008-04-16 | Data Display GmbH | System zum Betreiben von Anzeigegeräten für Bilddaten über vorbestimmte Datenbuskonfigurationen |
US7822277B2 (en) | 2005-08-31 | 2010-10-26 | Ati Technologies Ulc | Method and apparatus for communicating compressed video information |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA2063744C (en) * | 1991-04-01 | 2002-10-08 | Paul M. Urbanus | Digital micromirror device architecture and timing for use in a pulse-width modulated display system |
DE69209941T2 (de) * | 1991-09-06 | 1996-09-05 | Texas Instruments Inc | Untergliederter Bildspeicher für räumlichen Lichtmodulator |
-
1994
- 1994-11-23 EP EP94118421A patent/EP0655723B1/en not_active Expired - Lifetime
- 1994-11-23 DE DE69411859T patent/DE69411859T2/de not_active Expired - Fee Related
- 1994-11-23 CA CA002136478A patent/CA2136478A1/en not_active Abandoned
- 1994-11-29 KR KR1019940031704A patent/KR950016327A/ko not_active Application Discontinuation
- 1994-11-30 CN CN94118611A patent/CN1056929C/zh not_active Expired - Fee Related
- 1994-11-30 JP JP6331985A patent/JPH07240891A/ja active Pending
-
1995
- 1995-06-16 TW TW084106153A patent/TW267231B/zh active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100500345B1 (ko) * | 1996-11-28 | 2005-09-26 | 텍사스 인스트루먼츠 인코포레이티드 | 공간광변조기의로드/리세트시퀀스발생방법 |
Also Published As
Publication number | Publication date |
---|---|
TW267231B (ko) | 1996-01-01 |
EP0655723A1 (en) | 1995-05-31 |
DE69411859D1 (de) | 1998-08-27 |
EP0655723B1 (en) | 1998-07-22 |
DE69411859T2 (de) | 1999-02-11 |
JPH07240891A (ja) | 1995-09-12 |
CN1109177A (zh) | 1995-09-27 |
CN1056929C (zh) | 2000-09-27 |
CA2136478A1 (en) | 1995-05-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4688190A (en) | High speed frame buffer refresh apparatus and method | |
US3976982A (en) | Apparatus for image manipulation | |
US5124692A (en) | Method and apparatus for providing rotation of digital image data | |
US5129059A (en) | Graphics processor with staggered memory timing | |
US5714974A (en) | Dithering method and circuit using dithering matrix rotation | |
JPH0636311B2 (ja) | 2重ポートvramメモリ | |
US5065368A (en) | Video ram double buffer select control | |
KR950006578A (ko) | 고속 카피 수단을 갖는 프레임 버퍼를 구성하기 위한 방법 및 장치 | |
KR950016327A (ko) | 디스플레이 시스템용 디지탈 메모리 | |
US5068914A (en) | Apparatus for reducing artifacts in error diffused images | |
KR900702499A (ko) | 비디오 신호를 발생시키기 위한 방법 및 장치 | |
KR930009381A (ko) | 정보 전송 장치 및 정보 수신 장치 | |
JPH08166781A (ja) | 画像記憶装置 | |
US4647971A (en) | Moving video special effects system | |
JP2000311241A (ja) | 画像処理装置 | |
KR950015141A (ko) | 공간 광 변조기용 단일 프레임 디스플레이 메모리 사용 방법 | |
US5801670A (en) | Image generation system having a host based rendering element for generating seed pixel values and mesh address values for display having a rendering mesh for generating final pixel values | |
US6046753A (en) | Electronic image processing system for modifying initial image data | |
FR2666165A1 (fr) | Procede de presentation d'images sur un ecran matriciel et systeme pour la mise en óoeuvre du procede. | |
JPH11306343A (ja) | 2次元データ回転処理装置 | |
JPH08211849A (ja) | 表示制御装置 | |
JP2907630B2 (ja) | フレームメモリ制御装置 | |
JP5128045B2 (ja) | 画像表示のデジタル方法及びデジタル表示装置 | |
JPH10262220A (ja) | 半導体集積回路 | |
JP2000232623A (ja) | 映像メモリ回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |