KR920001914A - 평면형 화상표시장치 - Google Patents

평면형 화상표시장치 Download PDF

Info

Publication number
KR920001914A
KR920001914A KR1019900009956A KR900009956A KR920001914A KR 920001914 A KR920001914 A KR 920001914A KR 1019900009956 A KR1019900009956 A KR 1019900009956A KR 900009956 A KR900009956 A KR 900009956A KR 920001914 A KR920001914 A KR 920001914A
Authority
KR
South Korea
Prior art keywords
written
signals
bit
writing
pair
Prior art date
Application number
KR1019900009956A
Other languages
English (en)
Other versions
KR950002319B1 (ko
Inventor
장현룡
Original Assignee
김정배
삼성전관 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김정배, 삼성전관 주식회사 filed Critical 김정배
Priority to KR1019900009956A priority Critical patent/KR950002319B1/ko
Priority to JP3158436A priority patent/JPH04270578A/ja
Publication of KR920001914A publication Critical patent/KR920001914A/ko
Application granted granted Critical
Publication of KR950002319B1 publication Critical patent/KR950002319B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

내용 없음

Description

평면형 화상표시장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 의한 평면형 화상표시장치의 바람직한 일실시 블럭도,
제4도는 제3도의 각부 파형도,
제5도는 제3도의 KAM의 메모리 맵도.

Claims (1)

  1. 영상신호의 소정기간을 샘플링하는 것과 동시에 제조에 응답된 n비트의 디지탈신호로 하고, 이 디지탈 신호를 n개의 병렬입력-직렬출력 시프트래지스터군의 한쌍에 순차적으로 기입하면서, 동시에 일군의 시프트래지스터에 기입시에는 다른 일군의 시프트래지스터에 기입된 n개의 디지탈신호의 최상위 비트로 부터 최하위 비트순으로 직렬순차독출해서, 이 독출된 n개를 단위로 하는 동일한 가중치의 비트신호를 각 가중치에 대응하는 n개의 서브필드 영역을 가진 한쌍의 랜덤억세스 메모리에 교호로 깅하고, 상기 하나의 메모리에 기입시 다른 하나의 메모리로부터 데이타를 서브필드 단위로 독출해서 최상위 가중치로 부터 최하위 가중치의 순으로 시분할 표시를 행하도록 한 것을 특징으로 하는 평면형 화상표시장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900009956A 1990-06-30 1990-06-30 평면형 표시장치의 화상데이타 처리장치 KR950002319B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019900009956A KR950002319B1 (ko) 1990-06-30 1990-06-30 평면형 표시장치의 화상데이타 처리장치
JP3158436A JPH04270578A (ja) 1990-06-30 1991-06-28 平面型画像表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900009956A KR950002319B1 (ko) 1990-06-30 1990-06-30 평면형 표시장치의 화상데이타 처리장치

Publications (2)

Publication Number Publication Date
KR920001914A true KR920001914A (ko) 1992-01-30
KR950002319B1 KR950002319B1 (ko) 1995-03-16

Family

ID=19300792

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900009956A KR950002319B1 (ko) 1990-06-30 1990-06-30 평면형 표시장치의 화상데이타 처리장치

Country Status (2)

Country Link
JP (1) JPH04270578A (ko)
KR (1) KR950002319B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100432384B1 (ko) * 1996-12-26 2004-09-01 에스케이케미칼주식회사 경.위사 방향에 동시에 스트레치성을 갖는 직물의 제조방법

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2000000953A1 (en) * 1998-06-30 2000-01-06 Daewoo Electronics Co., Ltd. Data interfacing apparatus of ac type plasma display panel system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100432384B1 (ko) * 1996-12-26 2004-09-01 에스케이케미칼주식회사 경.위사 방향에 동시에 스트레치성을 갖는 직물의 제조방법

Also Published As

Publication number Publication date
JPH04270578A (ja) 1992-09-25
KR950002319B1 (ko) 1995-03-16

Similar Documents

Publication Publication Date Title
KR930007277A (ko) 표준 디지탈 비디오 신호를 디스플레이하는 시스템 및 방법
KR910015144A (ko) 매체 호출 제어기
KR880009521A (ko) 디지탈 메모리 시스템
BR9102556A (pt) Aparelho e metodo para exibicao de um sinal de imagem entrelacada em um meio de exibicao de imagens nao entrelacadas
KR920005610A (ko) 화상표시장치
KR910001777A (ko) 속도변환용 라인 메모리
KR950006578A (ko) 고속 카피 수단을 갖는 프레임 버퍼를 구성하기 위한 방법 및 장치
KR940008488A (ko) 병렬 구조를 갖는 기억 장치
KR910014951A (ko) 메모리 시험장치
KR870011615A (ko) 부분 서입 제어장치
KR880011671A (ko) 하드웨어윈도우 기능을 갖는 비트맵 표시장치
KR850002905A (ko) 라스터주사형 디지탈 디스플레이 시스템
KR930006722A (ko) 반도체 기억장치 및 그 출력제어 방법
KR920001914A (ko) 평면형 화상표시장치
KR930008623A (ko) 화상회전, 처리장치
JPS56156978A (en) Memory control system
KR900015548A (ko) 텔레비젼 영상의 화소 데이타 기억용 기억장치
SU842956A1 (ru) Запоминающее устройство
SU920696A1 (ru) Устройство дл вывода информации на дисплей
RU2037885C1 (ru) Многомодульное устройство для отображения текстовой и графической информации
KR970057687A (ko) 피디피 티브이(pdp tv)의 메모리 장치
SU1388957A1 (ru) Устройство дл контрол многоразр дных блоков пам ти
SU1658204A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
SU1709385A1 (ru) Устройство дл формировани видеосигнала
KR960006647A (ko) 복수의 mpeg 오디오 및 비디오 신호를 디코딩하기 위한 시스템

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20011214

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee