KR930007277A - 표준 디지탈 비디오 신호를 디스플레이하는 시스템 및 방법 - Google Patents

표준 디지탈 비디오 신호를 디스플레이하는 시스템 및 방법 Download PDF

Info

Publication number
KR930007277A
KR930007277A KR1019920016089A KR920016089A KR930007277A KR 930007277 A KR930007277 A KR 930007277A KR 1019920016089 A KR1019920016089 A KR 1019920016089A KR 920016089 A KR920016089 A KR 920016089A KR 930007277 A KR930007277 A KR 930007277A
Authority
KR
South Korea
Prior art keywords
buffer
word
data
light modulator
spatial light
Prior art date
Application number
KR1019920016089A
Other languages
English (en)
Other versions
KR100256187B1 (ko
Inventor
엠. 어버너스 파울
Original Assignee
윌리엄 이. 힐러
텍사스 인스트루먼츠 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윌리엄 이. 힐러, 텍사스 인스트루먼츠 인코포레이티드 filed Critical 윌리엄 이. 힐러
Publication of KR930007277A publication Critical patent/KR930007277A/ko
Application granted granted Critical
Publication of KR100256187B1 publication Critical patent/KR100256187B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/12Systems in which the television signal is transmitted via one channel or a plurality of parallel channels, the bandwidth of each channel being less than the bandwidth of the television signal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3433Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
    • G09G3/346Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on modulation of the reflection angle, e.g. micromirrors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/30Picture reproducers using solid-state colour display devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Mechanical Light Control Or Optical Switches (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

이진 공간 광 변조기(16)내로 입력하는 디지탈화 표준 비디오 데이타를 다시 포맷하는 방법 및 구조물이 기재되어 있다. 데이타는 동일하게 가중된 모든 이진 데이타를 라인 세그먼트로 분리하는 회로에 들어간 다음에 저장 된다. 그 다음, 데이타는 적절한 디지탈 샘플이 공간 광 변조기(16)의 적절한 행 및 열에 대응하는 방식으로 메모리(14)에서 독출된다.

Description

표준 디지탈 비디오 신호를 디스플레이하는 시스템 및 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 직교 데이타 입력 및 출력을 도시한 도면.
제2도는 리포매터를 도시한 블럭도.
제3a도 내지 제3d도는 데이타 흐름을 도시한 블럭도.
제4도는 디지탈화 비디오 신호를 다시 포맷하는 회로예를 도시한 도면.
제5도는 데이타를 멀티플렉싱할 수 있는 구조를 도시한 도면.
제6도는 기록 엔에이블 구조의 확대도.
제7도는 DMD용 입력 회로예를 도시한 도면.
제8도는 전체 데이타 구조의 선택적인 실시예를 도시한 도면.

Claims (9)

  1. 표준화된 디지탈 비디오 신호로부터 데이타를 디스플레이하는 방법에 있어서, a. 디지탈 샘플을 버퍼 내에 보유하는 단계, b. 상기 디지탈 샘플을 워드로 판독하는 단계, c. 상기 워드를 프레임 메모리 내에 저장하는 단계, d. 상기 프레임 메모리의 내용을 공간 광 변조기 어레이의 입력에 전송하는 단계, e. 상기 데이타를 디스플레이하기 위해 광을 상기 어레이에 충돌시키는 단계 및 f. 상기 표준화된 비디오 데이타 스트림을 더이상 이용할 수 없을 때까지 단계(a-e)를 반복하는 단계로 이루어지고, 상기 버퍼의 폭이 각각의 디지탈 샘플의 폭에 대응하며, 상기 워드가 상기 버퍼의 상기 열에 대응하고, 저장 시간이 1프레임이 데이타를 완전히 로드시키는 시간량에 대응하는 것을 특징으로 하는 방법.
  2. 제1항에 있어서, 상기 판독 단계는 각각의 워드가 동일한 이진 가중치의 비트를 내장하도록 샘플을 판독하는 단계를 더 포함하는 것을 특징으로 하는 방법.
  3. 제1항에 있어서, 상기 저장 단계는 동일한 이진 가중치의 워드가 각각의 셋트에 열에 공간적으로 인접하도록 상기 공간 광 변조기 어레이의 한 셋트에 열의 동일한 이진 가중치의 워드를 저장하는 단계를 더 포함하는 것을 특징으로 하는 방법.
  4. 제1항에 있어서, 상기 전송 단계가 데이타를 상기 메모리에 접속된 직렬 시프트 레지스터 내에 전송하는 단계를 더 포함하는 것을 특징으로 하는 방법.
  5. 표준 디지탈 비디오 신호를 디스플레이하는 시스템에 있어서, a, 디지탈 샘플을 보유하기 위한 최소한 한개의 버퍼, b. 상기 샘플을 상기 버퍼로부터 워드로 판독하는 독출 회로, c. 상기 워드를 저장하는 프레임 메모리, d. 공간 광 변조기 어레이, e. 상기 워드를 상기 프레임 메모리로부터 상기 공간 광 변조기 어레이로 전송하는 전송 회로 및 f. 상기 어레이에 충돌하는 광원을 포함하고, 상기 버퍼의 폭은 각각의 상기 샘플의 길이와 동일하며, 상기 워드 길이는 상기 버퍼 내의 샘플 수와 동일하고, 저장 시간이 전체 프레임의 데이타를 로드시키는데 필요한 시간의 길이와 동일한 것을 특징으로 하는 시스템.
  6. 제5항에 있어서, 상기 버퍼는 상기 디지탈 샘플의 폭과 동일한 폭, 및 전체 샘플 수의 팩터와 동일한 깊이를 갖고 있는 랜덤 억세스 메모리로 구성된 것을 특징으로 하는 시스템.
  7. 제5항에 있어서, 상기 독출 회로가 버퍼수와 동일한 폭을 갖는 워들 생성하기 위해 상기 버퍼로부터 병렬로 판독하도록 동작하고, 상기 워드의 각각의 비트가 동일한 이진 가중치를 갖는 것을 특징으로 하는 시스템.
  8. 제5항에 있어서, 상기 공간 광 변조기 어레이가 개별적으로 편향가능한 미러어레이를 더 포함하는 것을 특징으로 하는 시스템.
  9. 제5항에 있어서, 상기 전송 회로가 직렬 시프트 레지스터를 더 포함하는 것을 특징으로 하는 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920016089A 1991-09-06 1992-09-04 표준 디지탈 비디오 신호를 디스플레이하는 시스템 및 방법 KR100256187B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US755,981 1991-09-06
US07/755,981 US5255100A (en) 1991-09-06 1991-09-06 Data formatter with orthogonal input/output and spatial reordering

Publications (2)

Publication Number Publication Date
KR930007277A true KR930007277A (ko) 1993-04-22
KR100256187B1 KR100256187B1 (ko) 2000-05-15

Family

ID=25041508

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920016089A KR100256187B1 (ko) 1991-09-06 1992-09-04 표준 디지탈 비디오 신호를 디스플레이하는 시스템 및 방법

Country Status (5)

Country Link
US (1) US5255100A (ko)
EP (1) EP0530759B1 (ko)
JP (1) JP3177008B2 (ko)
KR (1) KR100256187B1 (ko)
DE (1) DE69219700T2 (ko)

Families Citing this family (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04298178A (ja) * 1991-03-26 1992-10-21 Victor Co Of Japan Ltd 画像処理装置
CA2063744C (en) * 1991-04-01 2002-10-08 Paul M. Urbanus Digital micromirror device architecture and timing for use in a pulse-width modulated display system
US6219015B1 (en) 1992-04-28 2001-04-17 The Board Of Directors Of The Leland Stanford, Junior University Method and apparatus for using an array of grating light valves to produce multicolor optical images
FR2692093A1 (fr) * 1992-06-05 1993-12-10 France Telecom Serveur à haut débit.
EP0651581B1 (en) * 1993-10-27 2001-06-27 Texas Instruments Incorporated Improvements in video data formatters
US5452024A (en) * 1993-11-01 1995-09-19 Texas Instruments Incorporated DMD display system
US6300963B1 (en) * 1993-11-30 2001-10-09 Texas Instruments Incorporated Single-frame display memory for spatial light modulator
US5442411A (en) * 1994-01-03 1995-08-15 Texas Instruments Incorporated Displaying video data on a spatial light modulator with line doubling
US5680156A (en) * 1994-11-02 1997-10-21 Texas Instruments Incorporated Memory architecture for reformatting and storing display data in standard TV and HDTV systems
EP0709822A3 (en) * 1994-10-31 1996-07-31 Texas Instruments Inc Improvements in or in connection with a data formatting device and frame memories
US5808800A (en) 1994-12-22 1998-09-15 Displaytech, Inc. Optics arrangements including light source arrangements for an active matrix liquid crystal image generator
US5757348A (en) 1994-12-22 1998-05-26 Displaytech, Inc. Active matrix liquid crystal image generator with hybrid writing scheme
US5748164A (en) 1994-12-22 1998-05-05 Displaytech, Inc. Active matrix liquid crystal image generator
US5663749A (en) * 1995-03-21 1997-09-02 Texas Instruments Incorporated Single-buffer data formatter for spatial light modulator
US5841579A (en) 1995-06-07 1998-11-24 Silicon Light Machines Flat diffraction grating light valve
KR0183139B1 (ko) * 1995-12-22 1999-05-01 양승택 엠피이지 ii(mpeg ii)비디오 스크림 채널을 수용하는 다중장치
EP0827129A3 (en) * 1996-08-30 1999-08-11 Texas Instruments Incorporated Formatting and storing data for display systems using spatial light modulators
US5982553A (en) 1997-03-20 1999-11-09 Silicon Light Machines Display device incorporating one-dimensional grating light-valve array
JP3022405B2 (ja) * 1997-06-03 2000-03-21 日本電気株式会社 画像メモリ制御装置
US6088102A (en) 1997-10-31 2000-07-11 Silicon Light Machines Display apparatus including grating light-valve array and interferometric optical system
US6144356A (en) * 1997-11-14 2000-11-07 Aurora Systems, Inc. System and method for data planarization
US6271808B1 (en) 1998-06-05 2001-08-07 Silicon Light Machines Stereo head mounted display using a single display device
US6130770A (en) 1998-06-23 2000-10-10 Silicon Light Machines Electron gun activated grating light valve
US6101036A (en) 1998-06-23 2000-08-08 Silicon Light Machines Embossed diffraction grating alone and in combination with changeable image display
US6215579B1 (en) 1998-06-24 2001-04-10 Silicon Light Machines Method and apparatus for modulating an incident light beam for forming a two-dimensional image
US6303986B1 (en) 1998-07-29 2001-10-16 Silicon Light Machines Method of and apparatus for sealing an hermetic lid to a semiconductor die
US6782205B2 (en) 2001-06-25 2004-08-24 Silicon Light Machines Method and apparatus for dynamic equalization in wavelength division multiplexing
US6747781B2 (en) 2001-06-25 2004-06-08 Silicon Light Machines, Inc. Method, apparatus, and diffuser for reducing laser speckle
US6829092B2 (en) 2001-08-15 2004-12-07 Silicon Light Machines, Inc. Blazed grating light valve
US6734868B2 (en) * 2001-12-21 2004-05-11 Koninklijke Philips Electronics N.V. Address generator for video pixel reordering in reflective LCD
US6800238B1 (en) 2002-01-15 2004-10-05 Silicon Light Machines, Inc. Method for domain patterning in low coercive field ferroelectrics
US6767751B2 (en) 2002-05-28 2004-07-27 Silicon Light Machines, Inc. Integrated driver process flow
US6822797B1 (en) 2002-05-31 2004-11-23 Silicon Light Machines, Inc. Light modulator structure for producing high-contrast operation using zero-order light
US6829258B1 (en) 2002-06-26 2004-12-07 Silicon Light Machines, Inc. Rapidly tunable external cavity laser
US6813059B2 (en) 2002-06-28 2004-11-02 Silicon Light Machines, Inc. Reduced formation of asperities in contact micro-structures
US6714337B1 (en) 2002-06-28 2004-03-30 Silicon Light Machines Method and device for modulating a light beam and having an improved gamma response
US6801354B1 (en) 2002-08-20 2004-10-05 Silicon Light Machines, Inc. 2-D diffraction grating for substantially eliminating polarization dependent losses
US6712480B1 (en) 2002-09-27 2004-03-30 Silicon Light Machines Controlled curvature of stressed micro-structures
US6829077B1 (en) 2003-02-28 2004-12-07 Silicon Light Machines, Inc. Diffractive light modulator with dynamically rotatable diffraction plane
US6806997B1 (en) 2003-02-28 2004-10-19 Silicon Light Machines, Inc. Patterned diffractive light modulator ribbon for PDL reduction
CA2526467C (en) * 2003-05-20 2015-03-03 Kagutech Ltd. Digital backplane recursive feedback control
US7315294B2 (en) * 2003-08-25 2008-01-01 Texas Instruments Incorporated Deinterleaving transpose circuits in digital display systems
US7167148B2 (en) * 2003-08-25 2007-01-23 Texas Instruments Incorporated Data processing methods and apparatus in digital display systems
US6888521B1 (en) * 2003-10-30 2005-05-03 Reflectivity, Inc Integrated driver for use in display systems having micromirrors
US20080193022A1 (en) * 2004-03-22 2008-08-14 Mcdowall Ian Interface for fast pattern projection
WO2015138737A1 (en) 2014-03-12 2015-09-17 Brass Roots Technologies, LLC Bit plane memory system
US11221477B2 (en) 2017-04-28 2022-01-11 Sony Corporation Communication apparatus, communication system, and data communication method
US10778945B1 (en) * 2019-02-28 2020-09-15 Texas Instruments Incorporated Spatial light modulator with embedded pattern generation

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54109722A (en) * 1978-02-16 1979-08-28 Sony Corp Flat-type picture display device
US4775891A (en) * 1984-08-31 1988-10-04 Casio Computer Co., Ltd. Image display using liquid crystal display panel
GB2165066B (en) * 1984-09-25 1988-08-24 Sony Corp Video data storage
KR900008072B1 (ko) * 1986-07-15 1990-10-31 미쓰비시전기 주식회사 표시장치
GB8622717D0 (en) * 1986-09-20 1986-10-29 Emi Plc Thorn Display device
US4956619A (en) * 1988-02-19 1990-09-11 Texas Instruments Incorporated Spatial light modulator
DE69131985T2 (de) * 1990-11-16 2000-10-05 Digital Projection Ltd Verfahren und Einrichtung zum Steuern von verformbaren Spiegeln
CA2063744C (en) * 1991-04-01 2002-10-08 Paul M. Urbanus Digital micromirror device architecture and timing for use in a pulse-width modulated display system

Also Published As

Publication number Publication date
DE69219700T2 (de) 1997-11-13
KR100256187B1 (ko) 2000-05-15
JP3177008B2 (ja) 2001-06-18
JPH05224644A (ja) 1993-09-03
US5255100A (en) 1993-10-19
EP0530759A3 (ko) 1994-01-12
EP0530759B1 (en) 1997-05-14
EP0530759A2 (en) 1993-03-10
DE69219700D1 (de) 1997-06-19

Similar Documents

Publication Publication Date Title
KR930007277A (ko) 표준 디지탈 비디오 신호를 디스플레이하는 시스템 및 방법
EP0208325B1 (en) Image memory
KR880009521A (ko) 디지탈 메모리 시스템
NO924452D0 (no) Multippelserielt-aksesslager for bruk ved tilbakekoblinssystemer
KR920020249A (ko) 펄스 폭 변조식 디스플레이 시스템 내에 사용하기 위한 dmd구조 및 타이밍 방법
KR960700476A (ko) 프레임 버퍼용 출력 스위칭 회로의 구조(architecture of output switching circuitry for frame buffer)
KR850003649A (ko) 2진신호가 포함된 텔레텍스트류 신호용 디코더
KR920013472A (ko) 반도체 기억장치
KR890004235A (ko) 데이타 변조장치
KR890010915A (ko) 반도체 메모리
KR940008488A (ko) 병렬 구조를 갖는 기억 장치
KR960012026A (ko) 반도체 기억장치
US5121354A (en) Random access memory with access on bit boundaries
KR890002773A (ko) 디지탈 비데오 신호의 기억 장치 및 그 방법
KR950704744A (ko) 프레임 버퍼내에 고속 멀티-컬러 저장장소를 제공하기 위한 방법 및 장치(method and apparatus for providing fast multi-color storage in a frame buffer)
KR960015230A (ko) 반도체 기억 장치
KR880011671A (ko) 하드웨어윈도우 기능을 갖는 비트맵 표시장치
KR950015141A (ko) 공간 광 변조기용 단일 프레임 디스플레이 메모리 사용 방법
KR890016568A (ko) 교차식 메모리 구조 장치
KR930008849A (ko) 듀얼-포트메모리
KR950704768A (ko) 고속프레임버퍼 시스템에서 파이프라인된 판독 기록동작(pipelined read write operations in a high speed frame buffer system)
KR950704769A (ko) 윈도우 운영용으로 설계된 프레임버퍼 시스템에서 스크롤링 속도를 증가시키는 방법 및 장치(method and apparatus for increasing the rate of scrolling in a frame buffer system designed for windowing operations)
KR910006852A (ko) 메모리 제어 시스템 및 방법
KR870009294A (ko) 비트 슬라이스 프로세서용 레지스터 파일
KR960029982A (ko) 화상데이터 기억제어장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080110

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee