KR890002773A - 디지탈 비데오 신호의 기억 장치 및 그 방법 - Google Patents
디지탈 비데오 신호의 기억 장치 및 그 방법 Download PDFInfo
- Publication number
- KR890002773A KR890002773A KR1019880008670A KR880008670A KR890002773A KR 890002773 A KR890002773 A KR 890002773A KR 1019880008670 A KR1019880008670 A KR 1019880008670A KR 880008670 A KR880008670 A KR 880008670A KR 890002773 A KR890002773 A KR 890002773A
- Authority
- KR
- South Korea
- Prior art keywords
- bit
- memory
- field
- data bus
- bits
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T1/00—General purpose image data processing
- G06T1/60—Memory management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0207—Addressing or allocation; Relocation with multidimensional access, e.g. row/column, matrix
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Image Input (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
- Television Signal Processing For Recording (AREA)
- Controls And Circuits For Display Device (AREA)
- Studio Circuits (AREA)
Abstract
내용없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 2도는 본 발명에 따라 디지탈 비데오 신호의 기억을 위한 장치의 실시예의 블럭선도. 제 3도는 8비트 워드로 이루어지는 비데오 신호가 제 2의 장치내에 기억되는 방법의 도시도. 제 4 및 5비트 위드로 구성되는 비데오 신호가 제 2도의 장치내에 기억되는 방법의 사시도.
Claims (12)
- 각각의 필드가 다수의 n 비트 워드로 구성되는 n은 최대값으로부터 그 이하로 변화할 수 있는 디지탈 비데오 신호의 다수 필드를 기억하는 방법으로서, n 비트 워드의 각각의 비트를 포함하는 n비트 평면내에 각각의 입력 필ㄹ드의 n비트 워드를 배열하는 단계와, 상기 비트 평면의 비트를 기억할 수 있는 다수의 메모리를 구비한 비데오 신호 기억 장치를 제공하는 단계와, 상기 메모리로에 공통 데이타 버스에 의해 상기 비트평면을 공급하는 단계와, 제 1필드가 상기 메모리의 제1n 내에 기록되고, 다음 필드가 상기 메모리의 제 2n내에 기록되는 식으로 모든 상기 메모리가 기록될 때까지 상기 과정이 진행되도록 상기 메모리내에 상기 비트 평면의 기록을 제어하는 단계를 구비하는 것을 특징으로 하는 필드 기억방법.
- 제 1항에 있어서, 상기 기록의 상기 제어는 연속된 각각의 필드의 상기 비트 평면의 비트의 상기 공통데이타 버스상에 위치를 재 배열하는 단계를 포함하는 것을 특징으로 하는 필드 기억방법.
- 제 1항에 있어서, 각각의 상기 비트 평면은 m개의 디멀티플렉스된 비트 평면의 한 그룹을 형성하기 위해 m방식 디멀티플렉스되고, 상기 공통데이타 버스는 n x m 비트폭을 가지며 각각의 상기 메모리는 n개의 디멀티플렉스된 비트 평면의 한 그룹을 기억할 수 있는 것을 특징으로 하는 필드 기억방법.
- 각각의 필드 대부분 n비트 워드로 구성되고, n을 최대값으로 부터 그 이하로 변화할 수 있는 디지탈 비데오 신호의 다수 필드를 기억하는 장치로서, 상기 각각의 n비트 워드의 각각 비트를 포함하는 n비트 평면에 각각의 입력 필드의 n비트 워드를 배열하는 수단과 상기 비트 평면의 비트를 기억할 수 있는 다수의 메모리를 구비하는 비데오 신호 기억장치와, 상기 메모리로 상기 비트 평면을 공급하기 위한 공통 데이타 버스와, 제 1필드가 상기 메모리의 제 1n내에 기록되고 그 다음 필드가 상기 메모리의 제 2n내에 기록되는 식으로 상기 모든 메모리가 기록되도록, 상기 메모리내에 상기 비트 평면의 기록을 제어하는 수단을 구비하는 것을 특징으로 하는 필드 기억장치.
- 제 4항에 있어서, 기록을 제어하는 상기 수단은, 연속된 각각의 필드의 상기 비트 평면의 비트의 상기 공통 데이타 버스상에 위치를 재배열하기 위한 비트 위치 회전 회로를 구비하는 것을 특징으로 하는 필드 기억장치.
- 제 5항에 있어서, 상기 메모리의 비트 평면의 판독을 제어하기 위한 수단을 구비하는데, 상기 수단은 판독된 비트의 위치를 원래의 위치로 재배열하기 위한 비트 위치 회전 회로를 구비하는 것을 특징으로 하는 필드 기억장치.
- 제 6항에 있어서, 각각의 상기 비트 위치 회전 회로는 프로그래머블에레이 논리 장치를 구비하는 것을 특징으로 하는 필드 기억장치.
- 제 4항에 있어서, 상기 각 비트 평면을 m개의 디멀티플렉스된 비트 평면의 그룹으로 디멀티플렉싱하기 위한 m 방식 디멀티플렉서를 구비하고, 상기 공통 데이타 버스를 n × m 비트의 폭을 가지고 각각의 상기 메모리는 m개의 디멀티플렉스된 비트 평면의 그룹을 기억할 수 있는 것을 특징으로 하는 장치.
- 제 8항에 있어서, 상기 공통 데이타 버스는 분기되고, 각각의 지로는 n×m 비트의 폭을 가지면서 n개의 보조데이타 버스에 접속되며, 상기 보조데이타 버스느 m비트의 폭을 가지면서 각각의 상기 메모리에 접속되는 것을 특징으로 하는 필드 기억장치.
- 제 8항에 있어서, m은 인 것을 특징으로 하느 필드 기억장치.
- 제 4항에 있어서, n은 8인 것을 특징으로 하는 필드 기억장치.
- 제 4항에 있어서, 각각의 상기 메모리는 랜덤 억세스 메모리이거나 다이나믹 랜덤 억세스 메모리인 것을 특징으로 하는 필드 기억장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB8716564 | 1987-07-14 | ||
GB8716564A GB2206984B (en) | 1987-07-14 | 1987-07-14 | Methods of and apparatus for storing digital video signals |
Publications (2)
Publication Number | Publication Date |
---|---|
KR890002773A true KR890002773A (ko) | 1989-04-11 |
KR960006497B1 KR960006497B1 (ko) | 1996-05-16 |
Family
ID=10620631
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019880008670A KR960006497B1 (ko) | 1987-07-14 | 1988-07-13 | 디지탈 비데오 신호의 기억 장치 및 그 방법 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5023718A (ko) |
JP (1) | JPS6432581A (ko) |
KR (1) | KR960006497B1 (ko) |
DE (1) | DE3823921C2 (ko) |
FR (1) | FR2618282B1 (ko) |
GB (1) | GB2206984B (ko) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB8631027D0 (en) * | 1986-12-30 | 1987-02-04 | Questech Ltd | Recording editing & moving television pictures |
US5163136A (en) * | 1989-11-13 | 1992-11-10 | Archive Corporation | System for assembling playback data frames using indexed frame buffer group according to logical frame numbers in valid subcode or frame header |
JPH0670776B2 (ja) * | 1990-02-23 | 1994-09-07 | 株式会社東芝 | 半導体集積回路 |
US5537563A (en) * | 1993-02-16 | 1996-07-16 | Texas Instruments Incorporated | Devices, systems and methods for accessing data using a gun preferred data organization |
US5528317A (en) * | 1994-01-27 | 1996-06-18 | Texas Instruments Incorporated | Timing circuit for video display having a spatial light modulator |
US5959598A (en) | 1995-07-20 | 1999-09-28 | The Regents Of The University Of Colorado | Pixel buffer circuits for implementing improved methods of displaying grey-scale or color images |
US5767828A (en) * | 1995-07-20 | 1998-06-16 | The Regents Of The University Of Colorado | Method and apparatus for displaying grey-scale or color images from binary images |
US5801830A (en) * | 1996-02-14 | 1998-09-01 | Wavelinq, Inc. | Apparatus and associated methods of detecting optical carriers and measuring characteristics thereof |
GB2324668A (en) * | 1997-04-21 | 1998-10-28 | Racal Communications Syst Ltd | Error resilient video processing technique |
US5986714A (en) * | 1997-06-10 | 1999-11-16 | International Business Machines Corporation | Method, apparatus and computer program product for selectively reducing bandwidth of real-time video data |
KR20000069754A (ko) * | 1997-10-29 | 2000-11-25 | 요트.게.아. 롤페즈 | 버퍼를 통해 텔레비젼 화상을 수신, 표시 및 동시 기록하는 장치 |
GB2374703A (en) * | 2001-04-19 | 2002-10-23 | Snell & Wilcox Ltd | Digital video store |
US8054971B2 (en) * | 2001-04-27 | 2011-11-08 | Comverse Ltd | Free-hand mobile messaging-method and device |
JP2007293606A (ja) * | 2006-04-25 | 2007-11-08 | Matsushita Electric Ind Co Ltd | 画像処理装置 |
US9669126B2 (en) * | 2012-08-06 | 2017-06-06 | S.C. Johnson & Son, Inc. | Volatile material dispenser and method of emitting a volatile material |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1568378A (en) * | 1976-01-30 | 1980-05-29 | Micro Consultants Ltd | Video processing system |
GB1568379A (en) * | 1976-02-19 | 1980-05-29 | Micro Consultants Ltd | Video store |
JPS53114617A (en) * | 1977-03-17 | 1978-10-06 | Toshiba Corp | Memory unit for picture processing |
JPS55150179A (en) * | 1979-05-04 | 1980-11-21 | Fujitsu Ltd | Semiconductor memory unit |
FR2492617A1 (fr) * | 1980-10-17 | 1982-04-23 | Micro Consultants Ltd | Systeme de traitement d'images video |
GB2123998B (en) * | 1982-07-21 | 1986-10-22 | Marconi Avionics | Data memory arrangment |
JPS59135680A (ja) * | 1983-01-24 | 1984-08-03 | Asaka:Kk | ビデオ編集用ビユワ− |
JPH0736618B2 (ja) * | 1985-01-14 | 1995-04-19 | 株式会社日立製作所 | 画像信号処理装置 |
US4742474A (en) * | 1985-04-05 | 1988-05-03 | Tektronix, Inc. | Variable access frame buffer memory |
JPS62103893A (ja) * | 1985-10-30 | 1987-05-14 | Toshiba Corp | 半導体メモリ及び半導体メモリシステム |
-
1987
- 1987-07-14 GB GB8716564A patent/GB2206984B/en not_active Expired - Lifetime
-
1988
- 1988-07-13 FR FR888809603A patent/FR2618282B1/fr not_active Expired - Lifetime
- 1988-07-13 KR KR1019880008670A patent/KR960006497B1/ko not_active IP Right Cessation
- 1988-07-14 JP JP63175442A patent/JPS6432581A/ja active Pending
- 1988-07-14 DE DE3823921A patent/DE3823921C2/de not_active Expired - Fee Related
-
1990
- 1990-04-25 US US07/515,643 patent/US5023718A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
FR2618282A1 (fr) | 1989-01-20 |
FR2618282B1 (fr) | 1992-09-04 |
US5023718A (en) | 1991-06-11 |
KR960006497B1 (ko) | 1996-05-16 |
JPS6432581A (en) | 1989-02-02 |
DE3823921C2 (de) | 1997-09-25 |
GB8716564D0 (en) | 1987-08-19 |
GB2206984A (en) | 1989-01-18 |
GB2206984B (en) | 1992-01-15 |
DE3823921A1 (de) | 1989-01-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4467443A (en) | Bit addressable variable length memory system | |
KR890002773A (ko) | 디지탈 비데오 신호의 기억 장치 및 그 방법 | |
GB1360930A (en) | Memory and addressing system therefor | |
KR890015280A (ko) | 마스크 rom | |
GB1532278A (en) | Data processing system and memory module therefor | |
EP0264893A3 (en) | Semiconductor memory | |
GB1423397A (en) | Multi-dimensional access solid state memory | |
KR880009521A (ko) | 디지탈 메모리 시스템 | |
WO1994014162B1 (en) | Pattern search and refresh logic in dynamic memory | |
JPS61294545A (ja) | 探索装置 | |
US6038637A (en) | Universal DRAM address multiplexer | |
US6035381A (en) | Memory device including main memory storage and distinct key storage accessed using only a row address | |
EP0447051A2 (en) | Random access memory with access on bit boundaries | |
KR940024603A (ko) | 영상 데이타 기억 장치 및 방법 | |
CA1173566A (en) | Multiport memory array | |
EP0569218A2 (en) | Circuit for rotating a ditigal image | |
GB2053535A (en) | Memory using either of 2 chip sizes | |
US5588133A (en) | Register block circuit for central processing unit of microcomputer | |
US4744053A (en) | ROM with mask programmable page configuration | |
US5305258A (en) | Semiconductor memory and memory cell | |
US6021084A (en) | Multi-bit block write in a random access memory | |
US5231603A (en) | Variable page ROM | |
US5896339A (en) | Multi-bit block write in a random access memory | |
US6407961B1 (en) | Dual access memory array | |
US6249840B1 (en) | Multi-bank ESDRAM with cross-coupled SRAM cache registers |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20050502 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |