KR950004812A - 신호처리방법 및 장치 - Google Patents

신호처리방법 및 장치 Download PDF

Info

Publication number
KR950004812A
KR950004812A KR1019930014196A KR930014196A KR950004812A KR 950004812 A KR950004812 A KR 950004812A KR 1019930014196 A KR1019930014196 A KR 1019930014196A KR 930014196 A KR930014196 A KR 930014196A KR 950004812 A KR950004812 A KR 950004812A
Authority
KR
South Korea
Prior art keywords
signal
bit digital
inputting
outputting
digital signal
Prior art date
Application number
KR1019930014196A
Other languages
English (en)
Other versions
KR0170259B1 (ko
Inventor
조계옥
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019930014196A priority Critical patent/KR0170259B1/ko
Priority to GB9414523A priority patent/GB2280556B/en
Priority to JP6174057A priority patent/JPH0795094A/ja
Priority to DE4426461A priority patent/DE4426461B4/de
Priority to US08/280,826 priority patent/US5574456A/en
Publication of KR950004812A publication Critical patent/KR950004812A/ko
Application granted granted Critical
Publication of KR0170259B1 publication Critical patent/KR0170259B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/50Analogue/digital converters with intermediate conversion to time interval
    • H03M1/504Analogue/digital converters with intermediate conversion to time interval using pulse width modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Analogue/Digital Conversion (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

본 발명은 신호처리방법 및 장치에 관한 것으로서, 특히 아날로그신호를 펄스폭변조신호로 형성하는 과정 ; 상기 펄스폭변조신호를 1bit디지탈신호로 변환하는 과정 ; 상기 변환된 1bit디지탈신호를 디지탈신호처리하는 과정 ; 및 상기 신호처리한 1bit 디지탈신호를 입력해서 아날로그신호로 출력하는 과정을 구비한 것을 특징으로 한다. 따라서, 본 발명은 메모리 사이즈감소 및 회로구성의 간략화를 달성할 수 있다.

Description

신호처리방법 및 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 신호처리장치의 바람직한 일실시예의 구성도, 제3도는 제1도의 1bit 아날로그 디지탈 변환기의 구성도, 제4도는 본 발명에 의한 신호처리장치의 바람직한 다른 실시예의 구성도, 제6도는 본 발명에 의한 신호처리장치의 바람직한 또다른 실시예의 구성도.

Claims (13)

  1. 아날로그신호를 펄스폭변조신호로 형성하는 과정 ; 상기 펄스폭변조신호를 1bit 디지탈신호로 변환하는 과정 ; 상기 변환된 1bit 디지탈신호를 디지탈신호처리하는 과정 ; 및 상기 신호처리한 1bit 디지탈신호를 입력해서 아날로그신호로 출력하는 과정을 구비한 것을 특징으로 하는 신호처리방법.
  2. 제1항에 있어서, 상기 아날로그신호를 펄스폭변조신호로 형성하는 과정은 상기 아날로그신호의 최대 주파수보다 2배 이상의 주파수를 가진 삼각파 기준신호와 상기 아날로그신호를 비교해서 펄스폭변조된 신호를 형성하는 것을 특징으로 하는 신호처리방법.
  3. 제1항에 있어서, 상기 아날로그신호를 펄스폭변조신호로 형성하는 과정은 상기 아날로그신호를 주파수변조하고, 주파수변조된 신호를 리미팅해서 주파수에 따라 펄스폭이 다른 펄스폭변조신호를 형성하는 것을 특징으로 하는 신호처리방법.
  4. 제3항에 있어서, 상기 리미팅한 후 상기 리미팅된 주파수변조신호를 소정시간 지연시키고, 상기 지연된 신호와 리미팅된 신호의 위상차를 검출하는 과정을 더 구비하는 것을 특징으로 하는 신호처리방법.
  5. 제1항에 있어서, 상기 1bit 디지탈변환과정은 상기 펄스폭변조신호를 기준신호와 비교해서 출력하고 이 출력된 펄스신호를 클럭신호의 주파수에 따라 샘플링해서 1bit 디지탈신호로 변환하는것을 특징으로 하는 신호처리방법.
  6. 제1항에 있어서, 상기 디지탈신호처리과정은 1bit 디지탈신호를 기록매체에 기록하고 기록한 1bit 디지탈신호를 독출하는 것을 특징으로 하는 신호처리방법.
  7. 제6항에 있어서, 상기 디지탈신호처리과정은 상기 기록매체에 기록하기 전에 런랭스방식에 의한 데이타압축 및 부호화하고 상기 기록매체에서 독출한 후에 데이타신장 및 복호화하는 과정을 더 구비한 것을 특징으로 하는 신호처리방법.
  8. 제2항에 있어서, 상기 신호처리된 1bit 디지탈신호를 입력해서 아날로그신호로 출력하는 과정은 상기 1bit 디지탈신호를 제 1저역필터링한 후 이 필터링된 신호를 적분하고 이 적분된 신호를 제2저역필터링해서 아날로그신호로 출력하는 것을 특징으로 하는 신호처리방법.
  9. 제3항에 있어서, 상기 신호처리된 1bit 디지탈신호를 입력해서 아날로그신호로 출력하는 과정은 상기 1bit디지탈신호를 1저역필터링한 후, 이 필터링된 신호를 주파수복조해서 아날로그신호로 출력하는 것을 특징으로 하는 신호처리방법.
  10. 제4항에서 있어서, 상기 신호처리된 1bit 디지탈신호를 입력해서 아날로그신호로 출력하는 과정은 상기 1bit 디지탈신호를 저역필터링해서 아날로그신호로 출력하는 것을 특징으로 하는 신호처리방법.
  11. 아날로그신호를 입력해서 펄스폭변조신호로 출력하는 펄스폭변조수단; 상기 펄스폭변조신호를 입력해서 파형정형하고 소정 주파수의 클럭신호에 의해 샘플링해서 1bit 디지탈신호열을 출력하는 1bit 디지탈변환수단 ; 상기 1bit 디지탈신호열을 입력해서 디지탈신호처리하고 처리된 1bit 디지탈신호열을 출력하는 디지탈신호처리부 ; 및 상기 처리된 1bit 디지탈신호열을 입력해서 1차 저역필터링한 후 이 필터링된 신호를 적분하고 이 적분된 신호를 2차 저역필터링해서 아날로그신호로 출력하는 출력수단을 구비한 것을 특징으로 하는 신호처리방법.
  12. 아날로그신호를 입력해서 주파수변조신호를 출력하는 변조수단 ; 상기 주파수변조신호를 입력해서 리미팅된 주파수변조신호를 출력하는 리미팅수단 ; 상기 리미팅된 주파수변조신호를 입력해서 파형정형하고 소정주파수의 클럭신호로 샘플링하여 1bit 디지탈신호열을 발생하는 1bit 아날로그디지탈변환수단 ; 상기 1bit 디지탈신호열을 입력해서 디지탈신호처리하고 처리된 1bit 디지탈신호열을 출력하는 디지탈신호처리부 ; 및 상기 처리된 1bit 디지탈신호열을 입력해서 저역필터링하고 이 필터링된 신호를 주파수복조해서 아날로그신호를 출력하는 출력수단을 구비한 것을 특징으로 하는 신호처리방법.
  13. 아날로그신호를 입력해서 주파수변조신호를 출력하는 변조수단 ; 상기 주파수변조신호를 입력해서 리미팅된 주파수변조신호를 출력하는 리미팅수단 ; 상기 리미팅된 주파수변조신호와 지연되고 리미팅된 주파수변조신호의 위상을 비교해서 2체배된 주파수변조신호를 출력하는 위상검출수단 ; 상기 2체배된 주파수변조신호를 입력해서 파형정형하고 소정주파수의 클럭신호로 샘플링해서 1bit 디지탈신호열을 발생하는 1bit아날로그디지탈변환수단 ; 상기 1bit 디지탈신호열을 입력해서 디지탈신호처리하고 처리된 1bit 디지탈신호열을 출력하는 디지탈신호처리부 ; 및 상기 처리된 1bit 디지탈신호열을 입력해서 저역필터링하여 아날로그신호를 출력하는 출력수단을 구비한 것을 특징으로 하는 신호처리방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930014196A 1993-07-26 1993-07-26 신호처리방법 및 장치 KR0170259B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1019930014196A KR0170259B1 (ko) 1993-07-26 1993-07-26 신호처리방법 및 장치
GB9414523A GB2280556B (en) 1993-07-26 1994-07-19 Method of processing a signal and apparatus therefor
JP6174057A JPH0795094A (ja) 1993-07-26 1994-07-26 信号処理方法及びその装置
DE4426461A DE4426461B4 (de) 1993-07-26 1994-07-26 Verfahren zum Verarbeiten eines Signals und entsprechende Vorrichtungen hierfür
US08/280,826 US5574456A (en) 1993-07-26 1994-07-26 Signal processing method and apparatus therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930014196A KR0170259B1 (ko) 1993-07-26 1993-07-26 신호처리방법 및 장치

Publications (2)

Publication Number Publication Date
KR950004812A true KR950004812A (ko) 1995-02-18
KR0170259B1 KR0170259B1 (ko) 1999-03-30

Family

ID=19360043

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930014196A KR0170259B1 (ko) 1993-07-26 1993-07-26 신호처리방법 및 장치

Country Status (5)

Country Link
US (1) US5574456A (ko)
JP (1) JPH0795094A (ko)
KR (1) KR0170259B1 (ko)
DE (1) DE4426461B4 (ko)
GB (1) GB2280556B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100499965B1 (ko) * 1996-11-27 2005-10-21 소니 유나이티드 킹덤 리미티드 디지털신호처리장치

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6064329A (en) * 1996-07-02 2000-05-16 Byrd; Eldon A. System for creating and amplifying three dimensional sound employing phase distribution and duty cycle modulation of a high frequency digital signal
US6501399B1 (en) * 1997-07-02 2002-12-31 Eldon Byrd System for creating and amplifying three dimensional sound employing phase distribution and duty cycle modulation of a high frequency digital signal
JP4603730B2 (ja) * 2001-07-11 2010-12-22 株式会社オーディオテクニカ コンデンサマイクロフォン
DE102005046398B3 (de) * 2005-09-28 2007-03-01 Infineon Technologies Ag Signalverarbeitungsschaltung und Verfahren zum Verarbeiten eines HF-Eingangssignals
US7656337B2 (en) * 2008-03-31 2010-02-02 Linear Technology Corporation Method and system for bit polarization coding
CN101751773B (zh) * 2008-12-12 2012-02-15 江苏省电力公司扬州供电公司 一种电力电气信息远程传输的调制解调电路的调制与解调方法
JP6414734B2 (ja) * 2014-09-05 2018-10-31 国立大学法人山梨大学 1ビットad変換器、それを用いた受信機及び無線通信システム
TWI554036B (zh) * 2014-12-27 2016-10-11 群聯電子股份有限公司 資料取樣電路模組、資料取樣方法及記憶體儲存裝置
CN105893992A (zh) * 2016-05-31 2016-08-24 京东方科技集团股份有限公司 指纹识别结构和方法、显示装置
CN114430274A (zh) * 2022-01-26 2022-05-03 深圳市九天睿芯科技有限公司 一种信号处理方法及信号处理电路
CN116137539B (zh) * 2023-04-14 2023-06-30 深圳市国电科技通信有限公司 基于LoRa调制的信号生成方法、装置及LoRa设备

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1296199A (ko) * 1970-05-21 1972-11-15
US4219879A (en) * 1978-09-07 1980-08-26 Hewlett-Packard Company Digital to analog conversion system
US4608553A (en) * 1981-05-11 1986-08-26 Ormond A Neuman Analog to digital converter without zero drift
US4509037A (en) * 1981-06-12 1985-04-02 Gould Inc. Enhanced delta modulation encoder
JPS63209209A (ja) * 1987-02-25 1988-08-30 Yamaha Corp デイジタル信号処理回路
US4965867A (en) * 1987-08-20 1990-10-23 Pioneer Electronic Corporation Offset compensation circuit
JPH02192300A (ja) * 1989-01-19 1990-07-30 Citizen Watch Co Ltd 補聴器のディジタル利得制御回路
SE465144B (sv) * 1990-06-26 1991-07-29 Ericsson Ge Mobile Communicat Saett och anordning foer behandling av en analog signal
DE4119632C2 (de) * 1991-06-14 2001-05-31 Philips Broadcast Television S Schaltung zur Kompensation des Frequenzgangabfalles eines Signals
JPH07105666B2 (ja) * 1991-06-18 1995-11-13 松下電器産業株式会社 デルタシグマ変調増幅器
JPH05167450A (ja) * 1991-12-10 1993-07-02 Sankyo Seiki Mfg Co Ltd アナログ・デジタル変換回路
JPH0629857A (ja) * 1992-07-08 1994-02-04 Foster Electric Co Ltd Dspによる信号処理方式、同方式を用いた電力増幅装置及び同電力増幅装置を備えたスピーカシステム
JPH06269090A (ja) * 1993-03-15 1994-09-22 Sumitomo Metal Ind Ltd 圧電型超音波送受波器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100499965B1 (ko) * 1996-11-27 2005-10-21 소니 유나이티드 킹덤 리미티드 디지털신호처리장치

Also Published As

Publication number Publication date
KR0170259B1 (ko) 1999-03-30
GB2280556B (en) 1997-05-14
GB9414523D0 (en) 1994-09-07
JPH0795094A (ja) 1995-04-07
DE4426461B4 (de) 2004-09-30
US5574456A (en) 1996-11-12
GB2280556A (en) 1995-02-01
DE4426461A1 (de) 1995-02-02

Similar Documents

Publication Publication Date Title
KR950004812A (ko) 신호처리방법 및 장치
SE8503057D0 (sv) Datamottagare for upptecknad data
ATE62778T1 (de) Kompression und expansiondigitalisierter sprachsignale.
JP3596827B2 (ja) ディジタルpll回路
JP3000334B2 (ja) デジタル・デコード装置及び方法
JPS63138570A (ja) 信号記録装置
US5231397A (en) Extreme waveform coding
WO1991004610A1 (en) Signal digitizing method and system
US4620158A (en) PCM signal demodulating circuit
JP4055577B2 (ja) クロック信号再生pll回路
KR860000753A (ko) 신호 변환 장치 및 그 방법
JPS5981918A (ja) Dpcm符号化信号処理回路における復号化回路の信号補間方法
JP3239756B2 (ja) ミキシング回路、符号化装置および符復号化装置
JPH0752863B2 (ja) 音声デジタルサンプリングレート変換システム
JPH05335837A (ja) 正弦波信号発生装置
SU1381714A1 (ru) Дельта-декодер
KR100264441B1 (ko) 연속가변 슬롭델타변조기에 있어서 속도변환회로 및 방법
JPH0946177A (ja) 波形処理装置
RU94040884A (ru) Способ восстановления исходного сигнала при дельта-модуляции и устройство для дельта-модуляции
KR950009678A (ko) 디지탈 자기기록재생방법 및 장치
JP2004023389A (ja) データ補間方法及びデータ処理装置
JPH0392033A (ja) 伝送路信号受信方式
JPH0518119B2 (ko)
KR970014032A (ko) 톤발생회로
JPH0964748A (ja) 音響信号処理装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070928

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee