SU1381714A1 - Дельта-декодер - Google Patents
Дельта-декодер Download PDFInfo
- Publication number
- SU1381714A1 SU1381714A1 SU864055694A SU4055694A SU1381714A1 SU 1381714 A1 SU1381714 A1 SU 1381714A1 SU 864055694 A SU864055694 A SU 864055694A SU 4055694 A SU4055694 A SU 4055694A SU 1381714 A1 SU1381714 A1 SU 1381714A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- shift register
- adder
- delta
- Prior art date
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
Изобретение относитс к автоматике и технике св зи. Его применение в системах передачи информации, использующих дельта-модул цию, позвол ет повысить точность декодировани . Дельта-декодер содержит регистр 1 сдвига, элементы И 2, сумматор 3, преобразователь 5 пол рности, интегратор 6 и элемент НЕ 8. Благодар введению сумматора 4 и фильтра 7 нижних частот обеспечиваетс сокращение времени запаздывани выходного сигнала и уменьшение его шумов зернистости . 4 ил.
Description
11
00 00
фиг i
Изобретение относитс к автоматике и технике св зи и может быть использовано в системах передачи информации , использующих дельта-моду- л цню.
Цель изобретени - повышение точности декодировани .
На фиг. 1 изображена функциональна схема дельта-декодера; на фиг.2- диаграмма, по сн юща алгоритм декодировани ; на фиг. 3 - временные диаграммы работы дельта-декодера; на фиг. 4 - отклики на скачок на выходе предлагаемого дельта-декодера и прототипа.
Дельта-декодер содержит регистр 1 сдвига, элементы И 2, первый и второй сумматоры 3 и 4, преобразователь 5 пол рности, интегратор 6, фильтр 7 НИЖН1ГХ частот, элемент НЕ 8, информационный и тактовый входы 9 и 10 и выход 11.
Регистр 1 сдвига имеет п разр дов и предназначен совместно с 2п элемен тами И 2 дл анализа входного дельта модулированного (ДМ) сигнала.
Сумматоры 3 и 4 и преобразователь 5 пол рности могут быть выполнены на операционных усилител х.
В основе работы дельта-декодера лежит следующее.
Если преобразуемый аналоговый сигнал X(t) в дельта-кодере начинает возрастать, то в линии св зи структу ра выходной последовательности L(t), состо ща из чередующихс символов 1 и О, измен етс и в ней начинают по вл тьс пачки вначале по два пос- ледовательных символа 1, затем по три, четыре и т.д. Формирование паче одинаковых символов продолжаетс до тех пор, пока происходит изменение крутизны сигнала X(t) или дельта-кодер не окажетс перегруженным. На приемном конце линии св зи, т.е. в дельта-декодере, последовательность L(t) анализируетс и преобразуетс в последовательность импульсов с квантованной величиной, а затем интегрируетс . При этом величина при- pattieHni i п каждом тактовом интервале быстро увеличиваетс или уменьшаетс , если входна последовательность L(t) состоит из пачек одинаковых символов 1 или 0. Таким образом, величина напр жени аппроксимированного сигнала ) на приемном конце с выход дельта-декодера дл данной
пачки одинаковых символов пропорциональна крутизне сигнала X(t) на передающем конце в данный такт временной последовательности.
С ростом наклона линейно измен ющегос входного аналогового сигнала X(t) на выходе дельта-кодера среднее число в единицу времени комбинации 01 в импульсной последовательности L(t) измен етс , а следовательно, уменьшаетс среднее число пачек импульсов , началом которых вл етс комбинаци 01. Использу выражение дл определени значений функции в точке t на участке t,- - t ( через ее производную в точке t .
X(t;)s X(t.,,) + X (tj ,) 4t,. - - t;,,),(1)
где X (t;) - производна функци X(t) в точке t i, , т.е. величина наклона flt I.,функции в данной точке,
дл последовательности L(t), например , вида 0111110 можно определить (фиг. 2), что X(t,) -I, X(tj) О, X(t,) , X(t4) 2Е, X(t 5) 3, X(ti) At, X(t,) 2 . При этом наклон of функции X(t) определ етс на отрезке t о t как о, -f/Т, на с, - t как t/j- /Т; на t2 t ,
Ч -
и t - t5
/Т; на с 5 - t
как rfj оС
как
df -Е/Т
, «
5
откуда на участке to - t как « oi + с г , на tp - tj как of oii s на t e - t как оГ,,„ c и т.д.
Таким образом можно определить значение напр жени аппроксимации X(t) на любом тактовом интервале t- из входной импульсной последовательности L(t). Дл формировани приращений напр жени аппроксимации на интегратор необходимо подавать в каждом тактовом интервале с учетом выражени (1) импульс амплитудой V- K-f , где К - коэффициент пропорциональности , определ емый коэффициентом усилени преобразовател пол рности напр жени ; ; - суммарна величина ступенчатого напр жени приращени , определ ема из системы
+ ЗЕ при L;(t) 1, если S(i)
S(i - 1) S(i - 2) S(i - 3),
-ЗЕ при L,(t) О,
-I-2E при L-(t) 1, если S(i) S(i - 1) S)i - 2) S(i - 3),
-2E при Lj(t) 0,(2)
+E при L,-(t) 1, если S(i) S(i - 1) 5 S(i - 2),
-E при L i{t) 0, +E при Li(t) 1, если S(i) i U S(i - 1),
-E при L (t) 0,
где S(i) - символ двоичного сигнада последовательности L(t) в i-M такте,
L(t) - значение символа S(i), +Е - уровень напр жени символа /L j(t) 1/,
-Е - уровень напр жени символа /L,-(t) О /.
Дельта-декодер работает следующим образом.
На вход 9 дельта-декодера поступает с тактовой частотой (фиг. За) информационна последовательность дельта-модулированного сигнала (фиг. 36), котора записываетс в регистр 1 сдвига по тактовым импульсам на входе 10. На фиг. 1 приведен пример дельта-декодера дл случа п 4.
В зависимости от числа одинаковых символов в пачках входной последовательности L(t) на выходах соответствующих элементов И 2 формируютс сигналы. Так, на выходе первого злемента И 2.1 формируетс сигнал (фиг. Зг), соответствующий повтор ющимс пачкам символов 11 входной последовательности L(t), на выходе второго элемента И 2.2 - сигнал (фиг. Зд), соответствующий пачке символом 111, а на выходе третьего элемента И 2.3 - сигнал1 (фиг. Зе), . соответствующий пачке 1111. Аналогично формируютс сигналы (фиг. Зж) на выходах элементов И 2, соответствующие нулевым пачкам символов входной последовательности.
На входы первого сумматора 3 поступают выходные сигналы с элементов И 2.1-2.П и сигнал входной последовательности L(t), на входы второго сумматора 4 - выходные сигналы с элементов И2.п+1-2.2пи инвертированный сигнал (фиг. Зв) L(t) входной последовательности. На выходах
0
5
0
5
30
35
40
45
50
55
сумматоров 3 и А образуютс многоуровневые сигналы (фиг. Зз, и) ступенчатой формы, которые поступают на преобразователь 5 пол рности. При этом сигнал с выхода первого сумматора 3 преобразуетс с выбранным коэффициентом усилени К в многоуровневый сигнал положительной амплитуды, а сигнал с выхода второго сумматора 4 - в многоуровневьй сигнал отрицательной амплитуды с тем же коэффициентом К. С интегратора 6 снимаетс аппроксимированный сигнал (фиг.Зк) с минимальной задержкой запаздывани при декодировании входной последовательности .
Дл сравнени на фиг. А приведены отклики на скачок U(t) на выходе предлагаемого декодера U (t) и на выходе прототипа U „р (t). Как видно из этих диаграмм, реакци обоих устройств на скачок одинакова (интервал t - t,j), но в предлагаемом декодере отслеживание начинаетс раньте . (момент tj), чем в прототипе (момент t). Кроме того, шумы зернистости в предлагаемом декодере имеют меньшую величину.
Таким образом, за счет сокращени времени запаздывани и уменьшени шумов зернистости повьш1аетс точность декодировани .
Claims (1)
- Кроме того, построение дельта-декодера с большим числом элементов И, чем в предлагаемом, позволит расширить динамический диапазон преобразуемых сигналов. Формула изобретениДельта-декодер, содержащий первый сумматор, преобразователь пол рности , интегратор, элемент НЕ, 2п элементов И (п - число одновременно анализируемых символов входного сигнала ) и регистр сдвига, пр мые выходы первого и второго разр дов которого соединены с соответствующими входами первого элемента И, выход i-ro злемента И (i 1, п - 1) и пр мой выход (i + 2)-го разр да регистра сдвига подключены к соответствующим входам (i + 1)-го элемента И, инверсные выходы первого и второго разр дов регистра сдвига соединены с соответствующими входами (п + 1)-го элемента И, выход (п + i)-ro элемента И и инверсный выход (i + + 2)-го разр да регистра сдвига подключены к соответствующим входам (п + i + 1)-го элемента И, тактовый вход регистра сдвига вл етс тактовым входом дельта-декодера, отличающийс тем, что, с целью повышени точности декодировани , в дельта-декодер введены второй сумматор и фильтр нижних частот, вход элемента,НЕ объединен с информационным входом регистра сдвига и первым входом первого сумматора и вл етс информационным входом дельта-декодеи )(({)011112c::iorfТг Гз tit ts te tr -0 . / ./.r././.. - ///)tpcie.ZI I I I I M I I M 11 I I I I I .f 1 I-I П HfWL s Q.81714 . 6ра, выход элемента НЕ соединен с первым входом второго сумматора, (i + 1)-е входы первого и второго сумматоров подключены к выходам соответственно (i + 1)-го и (п + i -ь 1)-го элементов И, выходы первого и второго сумматоров соединены с одноименными входами преобразовател пол р- Q ности, выход которого через интегратор подключен к входу фильтра нижних частот, выход которого вл етс выходом дельта-декодера.orrrts te trI 1 I I П iФие.ЗФиг. t
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864055694A SU1381714A1 (ru) | 1986-04-14 | 1986-04-14 | Дельта-декодер |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864055694A SU1381714A1 (ru) | 1986-04-14 | 1986-04-14 | Дельта-декодер |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1381714A1 true SU1381714A1 (ru) | 1988-03-15 |
Family
ID=21233363
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864055694A SU1381714A1 (ru) | 1986-04-14 | 1986-04-14 | Дельта-декодер |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1381714A1 (ru) |
-
1986
- 1986-04-14 SU SU864055694A patent/SU1381714A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР 1181152, кл. Н 03 М 3/02, 1983. Авторское свидетельство СССР № 1129732, кл. Н 03 М 3/02, 1983. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6591283B1 (en) | Efficient interpolator for high speed timing recovery | |
JPH06509219A (ja) | ディジタル平均化によるプログラマブルノイズバンド幅の減少 | |
KR950004756A (ko) | 신호 처리 회로 | |
US4323864A (en) | Binary transversal filter | |
EP0227267B1 (en) | Digital-to-analog converter | |
CA1151248A (en) | Convoluted code matched filter | |
EP0523307B1 (en) | Decimation filter for a sigma-delta converter and data circuit terminating equipment including the same | |
US5745063A (en) | Arrangement for the summation of products of signals | |
SU1381714A1 (ru) | Дельта-декодер | |
US4554671A (en) | Delta modulated communication system | |
JPS63176020A (ja) | D/a変換方式 | |
US5644311A (en) | Pulse width modulation pulse shaper | |
JPS6458125A (en) | Digital analog converter | |
SU1181152A1 (ru) | Дельта-декодер | |
SU1716607A1 (ru) | Цифровой фильтр с многоуровневой дельта-модул цией | |
SU1164741A1 (ru) | Устройство дл оценки отношени коррел ционных моментов | |
SU1464296A2 (ru) | Формирователь фазоманипулированных сигналов | |
SU1596462A1 (ru) | Способ преобразовани частота-код | |
SU1163477A1 (ru) | Адаптивный дельта-модул тор | |
SU1184101A1 (ru) | Устройство для передачи и приема информации | |
JPS62152223A (ja) | Daコンバ−タ・システム | |
SU1018128A1 (ru) | Параболический интерпол тор | |
SU1474850A1 (ru) | Дельта-модул тор | |
SU1140229A1 (ru) | Фильтр | |
SU1226353A1 (ru) | Модулометр |