KR950003979A - 정보 처리 장치 및 이의 인터럽트 신호 발생 방법 - Google Patents
정보 처리 장치 및 이의 인터럽트 신호 발생 방법 Download PDFInfo
- Publication number
- KR950003979A KR950003979A KR1019940015989A KR19940015989A KR950003979A KR 950003979 A KR950003979 A KR 950003979A KR 1019940015989 A KR1019940015989 A KR 1019940015989A KR 19940015989 A KR19940015989 A KR 19940015989A KR 950003979 A KR950003979 A KR 950003979A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- interrupt
- outputting
- execution
- interrupt signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/36—Preventing errors by testing or debugging software
- G06F11/362—Software debugging
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Software Systems (AREA)
- Debugging And Monitoring (AREA)
Abstract
본 발명은 중단점이 명령 코드의 제2 바이트 내에 또는 제2바이트 후에 설정되더라도 인터럽트 신호를 출력함으로써 인터럽트 처리를 확실히 수행할 수 있는 정보 처리 장치이다.
본 발명의 정보 처리 장치는 명령 코드의 제2바이트 내에 또는 제2바이트 후에 설정된 중단점의 검출시에 출력되는 중단 신호가 수신될 때, 정보 처리 장치가 중단 신호의 입력의 사건을 저장하고, 명령 코드의 실행 완료 타이밍에서 인터럽트 신호를 출력하여 인터럽트를 발생시키도록 구성된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제1 실시예의 블럭도, 제2도는 중단점(breakpoint)이 명령 코드의 제2바이트 내에 설정된 경우의 제1실시예의 타이밍 챠트. 제3도는 본 발명의 제2실시예의 블럭도.
Claims (16)
- 호출된 명령코드에 대응하는 중단 신호에 의해 인터럽트에 대한 요구가 수신되었을 때 인터럽트 신호를 사용하여 인터럽트를 발생하기 위한 정보 처리 장치에 있어서, 상기 명령 코드의 실행완료를 통지하는 실행 완료 신호를 출력하기 위한 수단, 및 상기 명령 코드의 제2바이트 내에 또는 제2바이트 후에 설정된 중단점의 검출시에 출력되는 상기 중단 신호가 수신되었을 때 상기 중단 신호 및 상기 실행 완료 신호를 사용하여 상기 인터럽트 신호를 출력하는 인터럽트 신호를 출력하기 위한 수단을 포함하는 것을 특징으로 하는 정보 처리 장치.
- 제1항에 있어서, 인터럽트 신호를 출력하기 위한 상기 수단이, 상기 중단 신호의 입력의 사건 (event)을 저장하기 위한 메모리 수단, 및 상기 메모리 수단으로 부터 출력된 신호를 래치하고 상기 실행 완료 신호의 입력 타이밍에서 상기 인터럽트 신호를 출력하기 위한 수단을 포함하는 것을 특징으로 하는 정보 처리 장치.
- 제1항에 있어서, 상기 명령 코드의 실행 개시를 통지하는 실행 개시 신호를 출력하기 위한 수단을 포함하고, 인터럽트 신호를 출력하기 위한 상기 수단이 상기 명령 코드의 제1바이트 내에 설정된 중단점의 검출시에 출력되는 상기 중단 신호가 수신되었을 때 상기 중단 신호 및 상기 실행 개시 신호를 사용하여 상기 인터럽트 신호를 출력하거나 상기 명령 코드의 제2바이트 내에 또는 제2바이트 후에 설정된 중단점의 검출시에 출력되는 상기 중단 신호가 수신되었을때 상기 중단 신호 및 상기 실행 완료신호를 사용하여 상기 인터럽트 신호를 출력하는 것을 특징으로 하는 정보 처리 장치.
- 제3항에 있어서, 인터럽트 신호를 출력하기 위한 상기 수단이, 상기 실행 개시 신호가 수신되었을 때 상기 중단 신호를 데이타로서 수신하고 상기 인터럽트 신호를 출력하기 위한 제1플립-플롭, 상기 중단 신호를 데이타로서 수신하여 이 데이타를 저장하고 데이타를 저장하는 동안 신호를 출력하기 위한 제2플립-플롭, 및 상기 실행 완료 신호가 수신되었을때 상기 제2플립-플롭의 출력 신호를 수신하고 상기 인터럽트 신호를 출력하기 위한 제3플립-플롭을 포함하는 것을 특징으로 하는 정보 처리 장치.
- 제4항에 있어서, 상기 제1플립-플롭으로부터 출력된 인터럽트 신호 또는 상기 제3플립-플롭으로 부터 출력된 인터럽트 신호 중 하나가 수신되었을 때 새로운 인터럽트 신호를 발생하기 위한 OR 회로를 더 포함하는 것을 특징으로 하는 정보 처리 장치.
- 제4항에 있어서, 상기 명령 코드의 실행 전 또는 실행 후의 시간으로부터 상기 인터럽트 신호의 출력 타이밍을 선택하기 위한 선택 회로, 및 상기 선택 회로에 전환 명령을 출력하기 위한 레지스터를 포함하고, 상기 선택 회로가 상기 인터럽트 신호의 출력 타이밍이 상기 명령 코드의 실행전에 설정될 때 상기 제1플립-플롭으로부터 출력된 인터럽트 신호를 출력하거나, 상기 인터럽트 신호의 출력 타이밍이 상기 명령 코드의 실행 후에 설정될 때 상기 제3플립-플롭으로부터 출력된 인터럽트 신호를 출력하는 것을 특징으로 하는 정보 처리 장치.
- 제4항에 있어서, 상기 인터럽트 신호가 수신되었을 때, 인터럽트 처리를 수행하고 상기 제2플립-플롭에 데이타 메모리를 삭제하기 위한 리셋 신호를 출력하기 위한 인터럽트 처리부을 포함하는 것을 특징으로 하는 정보 처리 장치.
- 제1항에 있어서, 상기 중단 신호가 상기 정보 처리 장치의 외부에 제공된 중단점 검출 회로로부터 출력되고, 상기 중단점 검출 회로가 상기 명령 코드의 실행을 중지하기 위한 중단점이 설정되는 어드레스가 검출되었을 때 상기 중단 신호를 출력하는 것을 특징으로 하는 정보 처리 장치.
- 제1항에 있어서, 상기 중단 신호가 상기 정보 처리 장치내에 제공된 중단점 검출 회로로부터 출력되고, 상기 명령 코드의 실행을 중지하기 위한 중단점이 설정되는 상기 어드레스가 검출되었을 때 상기 중단점 검출 회로가 상기 중단 신호를 출력하는 것을 특징으로 하는 정보 처리 장치.
- 호출된 명령 코드에 대응하는 중단 신호에 의해 인터럽트에 대한 요구가 수신되었을 때 인터럽트 신호를 사용하여 인터럽트를 발생하기 위한 정보 처리 장치에 있어서, 상기 명령 코드의 실행 개시를 통지하는 실행 개시 신호를 출력하기 위한 수단, 상기 명령 코드의 실행 완료를 통지하는 실행 완료 신호를 출력하기 위한 수단, 상기 실행 개시 신호가 수신되었을 때 상기 중단 신호를 데이타로서 수신하고 상기 인터럽트 신호를 출력하기 위한 제1플립-플롭, 상기 중단 신호를 데이타로서 수신하여 이 데이타를 저장하고, 이 데이타를 저장하는 동안 신호를 출력하기 위한 제2플립-플롭, 및 상기 실행 완료 신호가 수신되었을 떼 상기 제2플립-플롭의 출력신호를 수신하고 상기 인터럽트 신호를 출력하기 위한 제3플립-플롭을 포함하는 것을 특징으로 하는 정보 처리 장치.
- 제10항에 있어서, 상기 제1플립-플롭으로부터 출력된 인터럽트 신호 또는 상기 제3플립-플롭으로 부터 출력된 인터럽터 신호 중 하나가 수신되었을 때 새로운 인터럽트 신호를 발생하기 위한 OR 회로를 더 포함하는 것을 특징으로 하는 정보 처리 장치.
- 제10항에 있어서, 상기 명령 코드의 실행 전 또는 실행 후의 시간으로부터 상기 인터럽트 신호의 출력 타이밍을 선택하기 위한 선택 회로, 및 상기 선택 회로에 전환 명령을 출력하기 위한 레지스터를 포함하고 상기 선택 회로가 상기 인터럽트 신호의 출력 타이밍이 상기 명령 코드의 실행 전에 설정될 때 상기 제 1플립-플롭으로부터 출력된 인터럽트 신호를 출력하거나, 상기 인터럽트 신호의 출력 타이밍이 상기 명령 코드의 실행 후에 설정될 때 상기 제3플립-플롭으로부터 출력된 인터럽트 신호를 출력하는 것을 특징으로 하는 정보 처리 장치.
- 호출된 명령 코드에 대응하는 중단 신호에 의해 인터럽트에 대한 요구가 수신되었을 때 인터럽트 신호를 사용하는 정보 처리 장치의 인터럽트 발생 방법에 있어서, 상기 명령 코드의 제2바이트 내에 또는 제2바이트 후에 설정된 중단점의 검출시에 출력되는 상기 중단 신호가 수신되었을 때 상기 정보 처리 장치는 상기 중단 신호의 입력의 사건을 저장하고, 상기 명려 코드의 실행 완료 타이밍에서 상기인터럽트 신호를 출력하여 상기 인터럽트를 발생시키는 것을 특징으로 하는 정보 처리 장치의 인터럽트 발생 방법.
- 제13항에 있어서, 상기 중단 신호의 입력의 사건을 저장하는 단계, 상기 명령 코드의 실행완료를 통지하기 위해 실행 완료 신호를 출력하는 단계, 및 상기 실행 완료 신호의 출력 타이밍에서 저장된 상기 중단 신호를 출력함으로써 상기 인터럽트 신호를 발생하는 단계를 포함하는 것을 특징으로 하는 정보 처리 장치의 인터럽트 발생 방법.
- 제14항에 있어서, 상기 명령 코드의 실행 개시를 통지하기 위한 실행 개시 신호를 출력하는 단계, 및 상기 명령 코드의 제1바이트 내에 설정된 중단점의 검출시에 출력되는 상기 중단 신호가 수신되었을 때 상기 실행 개시 신호의 입력 타이밍에서 상기 중단 신호를 출력함으로써 상기 인터럽트 신호를 발생하는 단계를 더포함하는 것을 특징으로 하는 정보 처리 장치의 인터럽트 발생 밥법.
- 제13항에 있어서, 상기 명령 코드의 실행 개시를 통지하기 위해 실행 개시 신호를 출력하는 단계, 상기 명령 코드의 실행 완료를 통지하기 위해 실행 완료 신호를 출력하는 단계, 상기 중단 신호의 입력의 사건을 저장하는 단계, 상기 명령 코드의 제1바이트 내에 설정된 중단점의 검출시에 출력되는 상기 중단 신호가 수신되었을 때 상기 실행 완료 신호의 입력 타이밍에서 상기 중단 신호를 출력함으로써 상기 인터럽트 신호를 발생하는 단계, 및 상기 명령 코드의 제2바이트 또는 제2바이트 후에 설정된 중단점의 검출시에 출력되는 상기 중단 신호가 수신되었을 때 상기 실행 완료 신호의 출력 타이밍에서 저장된 상기 중단 신호를 출력함으로써 상기 인터럽트 신호를 발생하는 단계를 포함하는 것을 특징으로 하는 정보 처리 장치의 인터럽트 발생 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5165548A JP2513417B2 (ja) | 1993-07-05 | 1993-07-05 | 情報処理装置 |
JP93-165548 | 1993-07-05 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950003979A true KR950003979A (ko) | 1995-02-17 |
KR100267410B1 KR100267410B1 (ko) | 2000-10-16 |
Family
ID=15814475
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940015989A KR100267410B1 (ko) | 1993-07-05 | 1994-07-05 | 정보 처리 장치 및 이의 인터럽트 신호 발생 방법 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5572667A (ko) |
JP (1) | JP2513417B2 (ko) |
KR (1) | KR100267410B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100748308B1 (ko) * | 2004-09-15 | 2007-08-09 | 삼성에스디아이 주식회사 | 화소와 이를 가지는 발광 표시장치 및 그의 구동방법 |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5889973A (en) * | 1995-03-31 | 1999-03-30 | Motorola, Inc. | Method and apparatus for selectively controlling interrupt latency in a data processing system |
US5956511A (en) * | 1996-03-29 | 1999-09-21 | Kabushiki Kaisha Toshiba | Program development support apparatus, program development support method, and storage medium therefor |
US5889981A (en) * | 1996-05-07 | 1999-03-30 | Lucent Technologies Inc. | Apparatus and method for decoding instructions marked with breakpoint codes to select breakpoint action from plurality of breakpoint actions |
GB9626401D0 (en) * | 1996-12-19 | 1997-02-05 | Sgs Thomson Microelectronics | Diagnostic procedures in an integrated circuit device |
JP2002032265A (ja) | 2000-07-14 | 2002-01-31 | Hitachi Ltd | キャッシュ・アクセス制御方式およびデータ処理システム |
US6985980B1 (en) | 2000-11-03 | 2006-01-10 | Xilinx, Inc. | Diagnostic scheme for programmable logic in a system on a chip |
US6757846B1 (en) * | 2000-11-06 | 2004-06-29 | Xilinx, Inc. | Method and apparatus for multi-bus breakpoint stepping |
US6751751B1 (en) | 2000-11-06 | 2004-06-15 | Xilinx, Inc. | Universal multi-bus breakpoint unit for a configurable system-on-chip |
US7260200B1 (en) | 2002-08-30 | 2007-08-21 | Aol Llc, A Delaware Limited Liability Company | Enabling interruption of communications and detection of potential responses to an interruption of communications |
US7590695B2 (en) | 2003-05-09 | 2009-09-15 | Aol Llc | Managing electronic messages |
US7739602B2 (en) | 2003-06-24 | 2010-06-15 | Aol Inc. | System and method for community centric resource sharing based on a publishing subscription model |
JP2008052533A (ja) * | 2006-08-25 | 2008-03-06 | Matsushita Electric Ind Co Ltd | デバッグ装置 |
US8943390B1 (en) * | 2011-11-23 | 2015-01-27 | Sk Hynix Memory Solutions Inc. | Peel decoding for concatenated codes |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58197553A (ja) * | 1982-05-12 | 1983-11-17 | Mitsubishi Electric Corp | プログラム監視装置 |
US4635193A (en) * | 1984-06-27 | 1987-01-06 | Motorola, Inc. | Data processor having selective breakpoint capability with minimal overhead |
GB2197506A (en) * | 1986-10-27 | 1988-05-18 | Burr Brown Ltd | Providing and handling break points in a software monitor |
DE3856067T2 (de) * | 1987-07-06 | 1998-06-10 | Hitachi Ltd | Datenprozessor mit einer Unterbrechungsfunktion |
JPH081602B2 (ja) * | 1988-02-23 | 1996-01-10 | 三菱電機株式会社 | データ処理装置 |
JP2765888B2 (ja) * | 1988-12-02 | 1998-06-18 | 株式会社日立製作所 | プログラム生成方法および実行方法 |
JP2808757B2 (ja) * | 1989-12-04 | 1998-10-08 | 日本電気株式会社 | デバッグ用マイクロプロセッサ |
US5140671A (en) * | 1990-01-26 | 1992-08-18 | International Business Machines Corporation | Expert system debugger |
US5390305A (en) * | 1991-03-29 | 1995-02-14 | Kabushiki Kaisha Toshiba | Information processing apparatus capable of executing exception at high speed |
JPH07113912B2 (ja) * | 1991-05-31 | 1995-12-06 | 富士ゼロックス株式会社 | 分散型情報処理システムのデバッグ方式 |
US5491793A (en) * | 1992-07-31 | 1996-02-13 | Fujitsu Limited | Debug support in a processor chip |
JP2731692B2 (ja) * | 1993-04-28 | 1998-03-25 | 日本電気アイシーマイコンシステム株式会社 | デバッグ装置 |
-
1993
- 1993-07-05 JP JP5165548A patent/JP2513417B2/ja not_active Expired - Fee Related
-
1994
- 1994-07-01 US US08/266,894 patent/US5572667A/en not_active Expired - Lifetime
- 1994-07-05 KR KR1019940015989A patent/KR100267410B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100748308B1 (ko) * | 2004-09-15 | 2007-08-09 | 삼성에스디아이 주식회사 | 화소와 이를 가지는 발광 표시장치 및 그의 구동방법 |
Also Published As
Publication number | Publication date |
---|---|
JPH0728670A (ja) | 1995-01-31 |
JP2513417B2 (ja) | 1996-07-03 |
KR100267410B1 (ko) | 2000-10-16 |
US5572667A (en) | 1996-11-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950003979A (ko) | 정보 처리 장치 및 이의 인터럽트 신호 발생 방법 | |
KR890001014A (ko) | 플라스마 디스플레이 장치용 표시모드 스위칭 시스템 | |
KR840002107A (ko) | 검사 벡터 인덱싱 방법 및 장치 | |
KR890002779A (ko) | 데이타 처리 장치 | |
KR960705271A (ko) | 데이타 처리 명령의 실행(execution of data processing instructions) | |
KR890007285A (ko) | Fifo버퍼 제어기 | |
KR840006851A (ko) | 데이타 자동연속 처리회로 | |
KR930002935A (ko) | 정보 처리 장치 | |
KR890016677A (ko) | 반도체메모리 | |
KR970071799A (ko) | 메모리제어회로 | |
KR950701748A (ko) | 소프트웨어 프로그램의 실행 방법 및 그 방법을 실시하기 위한 회로 장치(Method for Executing Software Program and Circuit Device for Implementing the Method) | |
JP3011166B2 (ja) | デバッグ回路 | |
KR970076252A (ko) | 마이크로컴퓨터 | |
KR840003081A (ko) | 마이크로 프로그램 제어방식 | |
KR890002758A (ko) | 데이타 처리시스템 | |
JPH05100900A (ja) | 情報処理装置 | |
SU1642460A1 (ru) | Устройство дл вывода данных из микрокалькул тора | |
KR910006841A (ko) | 마이크로프로그램 제어를 기초로한 데이타 처리장치 | |
KR970049813A (ko) | 퍼지 논리 규칙을 평가하기 위한 회로와 방법 | |
KR900018806A (ko) | 데이타 처리장치의 가상 키 데이타 처리방법 | |
RU2010316C1 (ru) | Формирователь тестов | |
KR950003990A (ko) | 비디오 메모리의 데이타 억세스회로 | |
SU857994A1 (ru) | Устройство дл определени старшинства операций | |
KR970023423A (ko) | 반도체 메모리장치의 워드라인 구동방법 | |
KR890010701A (ko) | 데이타 저장시 검출제어방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20070625 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |