KR950001761A - 반도체 집적회로의 데이타 출력버퍼 - Google Patents

반도체 집적회로의 데이타 출력버퍼 Download PDF

Info

Publication number
KR950001761A
KR950001761A KR1019930010316A KR930010316A KR950001761A KR 950001761 A KR950001761 A KR 950001761A KR 1019930010316 A KR1019930010316 A KR 1019930010316A KR 930010316 A KR930010316 A KR 930010316A KR 950001761 A KR950001761 A KR 950001761A
Authority
KR
South Korea
Prior art keywords
pull
data
output buffer
data output
signal
Prior art date
Application number
KR1019930010316A
Other languages
English (en)
Other versions
KR960009247B1 (en
Inventor
강경우
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR93010316A priority Critical patent/KR960009247B1/ko
Priority to JP12339094A priority patent/JP3866776B2/ja
Priority to US08/255,780 priority patent/US5410262A/en
Publication of KR950001761A publication Critical patent/KR950001761A/ko
Application granted granted Critical
Publication of KR960009247B1 publication Critical patent/KR960009247B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • H03K17/161Modifications for eliminating interference voltages or currents in field-effect transistor switches
    • H03K17/162Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
    • H03K17/163Soft switching
    • H03K17/164Soft switching using parallel switching arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1057Data output buffers, e.g. comprising level conversion circuits, circuits for adapting load
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 

Landscapes

  • Logic Circuits (AREA)
  • Dram (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Read Only Memory (AREA)
  • Static Random-Access Memory (AREA)
  • Electronic Switches (AREA)

Abstract

본 발명은 반도체집적회로에서 특히 쎌어레이로부터 독출되어 나온 데이타를 칩 외부로 출력하기 위한 데이타출력버퍼에 관한 것으로, 본 발명에 의한 데이타출력버퍼는, 쎌어레이로부터 독출된 데이타의 전압레벨에 응답하여 소정의 제1풀다운신호를 공급하는 제1풀다운제어수단과, 상기 한쌍의 데이타입출력선중 하나에 실린 데이타의 전압레벨에 응답하여 상기 제1풀다운신호보다 소정시간 지연되어 발생되는 제2풀다운신호를 공급하는 제2풀다운제어수단과, 상기 제1풀다운신호에 의해 상기 데이타출력버퍼의 출력라인의 1차풀다운동작을 수행하는 제1 풀다운트랜지스터와, 상기 제2풀다운신호에 의해 상기 데이타출력버퍼의 출력라인의 2차풀다운동작을 수행하는 제2풀다운트랜지스터를 구비하는 데이타출력버퍼를 개시하고 있다. 이로부터 본 발명은 데이타출력동작시 출력라인에 실리는 전압을 시간구간이 짧은 1단계와 시간구간이 1단계보다 길게 되는 2단계에 걸쳐 방전시키는 이른바 이단계 풀다운동작을 가지는 데이타출력버퍼를 제공함에 의해, 특히 출력동작시 문제되는 접지단에서의 잡음문제를 최대한 억제하게 된다. 그리고 “로우”상태의 데이타출력동작시에 접지단잡음으로부터 출력노드가 안정하게 보호되고, 이로부터 오데이타의 출력이 방지되는 데이타출력버퍼를 실현할 수 있다.

Description

반도체 집적회로의 데이타 출력버퍼
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 3도는 본 발명에 따른 데이타출력버퍼를 보여주는 회로도, 제 4도는 제 3도의 데이타출력동작시의 전압파형을 보여주는 동작타이밍도.

Claims (6)

  1. 소정의 출력노드를 공유하고 서로 상보적인 개폐동작에 의해 데이타를 출력하는 풀엎트랜지스터 및 제1풀다운트랜지스터를 가지고 소정의 제어신호에 의해 동작하는 반도체집적회로의 데이타출력버퍼에 있어서, 쎌어레이로부터 독출된 데이타와 상기 제어신호를 입력하는 입력수단과, 상기 입력수단의 출력신호를 입력하여 이를 소정시간 지연시키는 지연회로와, 상기 제1신호와 상기 지연회로의 출력신호를 각각 입력하여 상기 제1풀다운트랜지스터를 구동하는 논리수단과, 상기 지연회로의 출력신호에 의해 동작하고 상기 출력노드와 접지단 사이에 채널이 형성되는 제2풀다운트랜지스터를 구비하여, 이단계 풀다운동작을 수행함을 특징으로 하는 데이타출력버퍼.
  2. 제1항에 있어서, 상기 지연회로가, 적어도 3개의 인버터로 이루어짐을 특징으로 하는 데이타출력버퍼.
  3. 제2항에 있어서, 상기 제2풀다운트랜지스터가, 접지단과의 사이에 저항을 구비함을 특징으로 하는 테이타출력버퍼.
  4. 쎌어레이로부터 독출된 데이타가 실리는 적어도 한쌍의 데이타 입출력선과 연결되는 반도체집적회로의 데이타출력버퍼에 있어서, 상기 한쌍의 데이타입출력선중 하나에 실린 데이타의 전압레벨에 응답하여 소정의 제1풀다운신호를 공급하는 제1풀다운제어수단과, 상기 데이타의 전압레벨에 응답하여 상기 제1 풀다운신호보다 소정시간 지연되어 발생되는 제2풀다운신호를 공급하는 제2풀다운제어수단과, 상기 제1풀다운신호에 의해 출력노드의 1차풀다운동작을 수행하는 제1풀다운트랜지스터와, 상기 제2풀다운신호에 의해 상기 출력노드의 2차풀다운동작을 수행하는 제2풀다운트랜지스터와, 상기 제2풀다운트랜지스터와 접지단 사이에 형성되는 저항을 구비함을 특징으로 하는 데이타출력버퍼.
  5. 제4항에 있어서, 상기 제2풀다운제어수단이, 상기 제2풀다운신호를 공급하는 경로상에 지연회로를 구비함을 특징으로 하는 데이타출력버퍼.
  6. 제5항에 있어서, 상기 제1풀다운트랜지스터와 제2풀다운트랜지스터는 상기 제2풀다운신호에 의해 서로 상보적으로 개폐동작을 수행함을 특징으로 하는 데이타출력버퍼.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR93010316A 1993-06-08 1993-06-08 Data output buffer of semiconductor integrated circuit KR960009247B1 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR93010316A KR960009247B1 (en) 1993-06-08 1993-06-08 Data output buffer of semiconductor integrated circuit
JP12339094A JP3866776B2 (ja) 1993-06-08 1994-06-06 半導体集積回路のデータ出力バッファ
US08/255,780 US5410262A (en) 1993-06-08 1994-06-08 Data output buffer of a semiconductor integrated circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR93010316A KR960009247B1 (en) 1993-06-08 1993-06-08 Data output buffer of semiconductor integrated circuit

Publications (2)

Publication Number Publication Date
KR950001761A true KR950001761A (ko) 1995-01-03
KR960009247B1 KR960009247B1 (en) 1996-07-16

Family

ID=19356995

Family Applications (1)

Application Number Title Priority Date Filing Date
KR93010316A KR960009247B1 (en) 1993-06-08 1993-06-08 Data output buffer of semiconductor integrated circuit

Country Status (3)

Country Link
US (1) US5410262A (ko)
JP (1) JP3866776B2 (ko)
KR (1) KR960009247B1 (ko)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5534806A (en) * 1994-10-05 1996-07-09 Cypress Semiconductor Corp. Pull-down access for an output buffer
KR960043524A (ko) * 1995-05-23 1996-12-23 홍-치우 후 출력 버퍼링 장치
US5808492A (en) * 1996-03-28 1998-09-15 Industrial Technology Research Institute CMOS bidirectional buffer without enable control signal
GB2314709B (en) * 1996-06-24 2000-06-28 Hyundai Electronics Ind Skew logic circuit device
US5963047A (en) * 1996-07-23 1999-10-05 Pericom Semiconductor Corp. Noise supression using neighbor-sensing for a CMOS output buffer with a large DC current sink
US5717343A (en) * 1996-07-23 1998-02-10 Pericom Semiconductor Corp. High-drive CMOS output buffer with noise supression using pulsed drivers and neighbor-sensing
US5781050A (en) * 1996-11-15 1998-07-14 Lsi Logic Corporation Open drain output driver having digital slew rate control
US5926049A (en) * 1997-04-11 1999-07-20 Level One Communications, Inc. Low power CMOS line driver with dynamic biasing
US5945868A (en) * 1998-01-08 1999-08-31 Motorola, Inc. Power semiconductor device and method for increasing turn-on time of the power semiconductor device
JP3178666B2 (ja) * 1998-02-03 2001-06-25 日本電気株式会社 ダイナミック型駆動回路
US6040713A (en) * 1998-04-22 2000-03-21 Micron Technology, Inc. Buffer with fast edge propagation
JP2001023367A (ja) * 1999-07-02 2001-01-26 Fujitsu Ltd タイミング信号発生回路、dll回路、半導体記憶装置及び可変遅延回路
KR100301068B1 (ko) * 1999-08-31 2001-11-01 윤종용 저 전력 소모형 버스 구동장치 및 방법
IT1313719B1 (it) * 1999-09-24 2002-09-17 St Microelectronics Srl Stadio d'uscita per circuiti comparatori ad alta velocita'
US6265914B1 (en) * 1999-11-19 2001-07-24 Lsi Logic Corporation Predriver for high frequency data transceiver
TW538612B (en) * 2001-12-13 2003-06-21 Via Tech Inc Power-saving method of physical device and the device thereof
DE10331059B4 (de) * 2003-07-09 2005-08-04 Siemens Ag Transceiver
JP4144523B2 (ja) * 2003-12-26 2008-09-03 セイコーエプソン株式会社 不意の書き込みを抑制する記憶装置を備える消耗品容器
JP4880436B2 (ja) * 2006-12-06 2012-02-22 ローム株式会社 半導体集積回路および電源装置
JP2009116684A (ja) * 2007-11-07 2009-05-28 Toshiba Corp 電圧発生回路
DE102008055051B4 (de) 2008-12-19 2014-05-08 Infineon Technologies Austria Ag Schaltungsanordnung und Verfahren zur Erzeugung eines Ansteuersignals für einen Transistor
KR20130045144A (ko) * 2011-10-24 2013-05-03 삼성전자주식회사 출력 드라이버와 이를 포함하는 장치들, 및 접지 터미네이션
KR101825114B1 (ko) * 2011-11-07 2018-03-14 삼성전자주식회사 출력 버퍼와 상기 출력 버퍼를 포함하는 장치들

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4928023A (en) * 1987-08-27 1990-05-22 Texas Instruments Incorporated Improved output buffer having reduced noise characteristics
JP2616142B2 (ja) * 1990-05-31 1997-06-04 日本電気株式会社 出力回路
US5122690A (en) * 1990-10-16 1992-06-16 General Electric Company Interface circuits including driver circuits with switching noise reduction

Also Published As

Publication number Publication date
US5410262A (en) 1995-04-25
KR960009247B1 (en) 1996-07-16
JP3866776B2 (ja) 2007-01-10
JPH0714386A (ja) 1995-01-17

Similar Documents

Publication Publication Date Title
KR950001761A (ko) 반도체 집적회로의 데이타 출력버퍼
US5315173A (en) Data buffer circuit with delay circuit to increase the length of a switching transition period during data signal inversion
KR930008859A (ko) 직류 전류를 제거한 데이타 출력 버퍼
JP2743878B2 (ja) 入力バッファ回路
US5696463A (en) Address transition detecting circuit which generates constant pulse width signal
KR950014550B1 (ko) 반도체집적회로
US6583647B2 (en) Signal converting system having level converter for use in high speed semiconductor device and method therefor
US5434519A (en) Self-resetting CMOS off-chip driver
KR870009387A (ko) 반도체 대규모 집적회로
US6249141B1 (en) Enhanced glitch removal circuit
KR900005457A (ko) 반도체 메모리
US5530401A (en) Single source differential circuit
KR890015406A (ko) 반도체 집적회로
JPS62159910A (ja) 半導体集積回路
KR100233331B1 (ko) 신호천이검출회로
KR0143578B1 (ko) 멀티비트 집적회로의 출력 버퍼 동작 제어 회로
JP3206737B2 (ja) ラッチ回路
KR0179913B1 (ko) 출력 인에이블 신호 발생 회로
KR950022109A (ko) 반도체 소자의 노이즈 특성 강화회로
KR100219052B1 (ko) 셋업/홀드 시간을 갖는 반도체 장치
KR100232207B1 (ko) 데이타 출력버퍼
US6201413B1 (en) Synchronous integrated circuit device utilizing an integrated clock/command technique
KR100422815B1 (ko) 출력 버퍼 장치
KR910003790B1 (ko) 출력 버퍼 회로
KR100272526B1 (ko) 에이티디 펄스 발생장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J2X1 Appeal (before the patent court)

Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL

G160 Decision to publish patent application
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090714

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee