KR940022266A - 데이타전송 제어신호 발생장치 - Google Patents
데이타전송 제어신호 발생장치 Download PDFInfo
- Publication number
- KR940022266A KR940022266A KR1019930003392A KR930003392A KR940022266A KR 940022266 A KR940022266 A KR 940022266A KR 1019930003392 A KR1019930003392 A KR 1019930003392A KR 930003392 A KR930003392 A KR 930003392A KR 940022266 A KR940022266 A KR 940022266A
- Authority
- KR
- South Korea
- Prior art keywords
- control signal
- control
- access controller
- memory access
- system memory
- Prior art date
Links
Landscapes
- Communication Control (AREA)
Abstract
본 발명은 시스템메모리와 입출력장치와의 데이타전송을 제어하기 위한 제어신호를 발생하는 장치, 특히 데이타의 전송과 관련된 제어신호의 발생을 위한 프로그래머블 어레이 로직을 사용하여 구현한 데이타전송 제어신호 발생장치에 관한 것으로 많은 논리소자들이 각각 여러단계로 접속되어 이루어지므로 글루로직대신에 제어신호 발생장치로서 데이타전송 제어신호 발생장치는 프로그램머블 어레이 로직을 사용한 것으로 다수의 입/출력장치와의 상호 데이타전송을 위한 직렬통신제어기(serial communication controller)와 데이타를 저장하는 시스템메모리 및 전체동작을 제어하는 중앙처리장치를 구비하는 네트웍시스템에 있어서, 데이타의 입/출력전송시 상기 중앙처리장치로부터의 버스 사용권을 받아서 데이타의 입출력제어명령을 발생하는 직접메모리억세스제어기 ; 직접메모리억세스제어기로 부터의 어드레스신호에 따라 특정위치에 데이타를 기록하거나 기록된 데이타가 판독되는 시스템메모리 ; 직접 메모리억세스제어기로 부터의 제어신호에 따라 시스템 메모리와 직렬통신제어기의 입출력동작을 제어하는 신호를 발생하는 직접메모리억세스제어기로 부터의 제어신호를 수신하여 시스테메모리의 기록/판독을 제어하는 제어신호를 발생하는 시스템메모리제어용 PAL ; 직접메모리억세스 제어기로 부터의 제어신호를 수신하여 직렬통신제어기의 구동동작을 제어하는 직렬통신제어용 PAL 을 포함하는 제어수단으로 이루어진다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 데이타전송 제어신호 발생장치를 도시한 블럭도.
Claims (4)
- 다수의 입/출력장치와의 상호 데이타전송을 위한 직렬통신제어기(serial communication controller)와 데이타를 저장하는 시스템메모리 및 전체동작을 제어하는 중앙처리장치를 구비하는 네트웍시스템에 있어서, 데이타의 입/출력전송시 상기 중앙처리장치로부터의 버스사용권을 받아서 데이타의 입출력제어명령을 발생하는 직접메모리억세스제어기 ; 상기 직접 메모리억세스제어기로 부터의 어드레스신호에 따라 특정위치에 데이타를 기록하거나 기록된 데이타가 판독되는 시스템메모리 ; 상기 직접메모리억세스제어기로 부터의 제어신호에 따라 상기 시스템메모리와 상기 직렬통신제어기의 입출력동작을 제어하는 신호를 발생하는 제어수단을 포함하는 것을 특징으로 하는 데이타전송 제어신호발생장치.
- 제1항에 있어서, 상기 제어수단은 상기 직접메모리억세스제어기로 부터의 제어신호를 수신하여 상기 시스템메모리의 기록/판독을 제어하는 제어신호를 발생하는 시스템메모리제어수단 ; 상기 직접메모리억세스 제어기로부터의 제어신호를 수신하여 상기 직렬통신제어기의 구동동작을 제어하는 직렬통신제어수단을 포함하는 것을 특징으로 하는 데이타전송 제어신호발생장치.
- 제2항에 있어서, 상기 중앙처리장치와 상기 직접메모리억세스제어기에서 사용되는 바이트 오더링(byte ordering)방식이 다른 경우 이를 일치시키기 위하여 바이트 오더링을 스와핑에 의하여 일치시키는 스왑버퍼와 상기 스왑버퍼의 동작을 제어하기 위하여 상기 직접메모리억세스제어기로 부터의 제어신호를 수신하는 버퍼제어수단을 더 포함하는 것을 특징으로 하는 데이타전송 제어신호발생장치.
- 제1항 내지 제3항중 어느 한항에 있어서, 상기 제어수단은 프로그램어블 어레이 로직(PAL)으로 구성되는 것을 특징으로 하는 데이타전송 제어신호발생장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930003392A KR940022266A (ko) | 1993-03-06 | 1993-03-06 | 데이타전송 제어신호 발생장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930003392A KR940022266A (ko) | 1993-03-06 | 1993-03-06 | 데이타전송 제어신호 발생장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR940022266A true KR940022266A (ko) | 1994-10-20 |
Family
ID=66912198
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930003392A KR940022266A (ko) | 1993-03-06 | 1993-03-06 | 데이타전송 제어신호 발생장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR940022266A (ko) |
-
1993
- 1993-03-06 KR KR1019930003392A patent/KR940022266A/ko not_active Application Discontinuation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900010561A (ko) | 듀얼 포트 판독/기입 레지스터 파일 메모리 및 그 구성방법 | |
KR960039947A (ko) | 낸드형 플래쉬메모리 아이씨(ic)카드 기록장치 | |
KR870003431A (ko) | 데이타 처리장치 | |
JPS63163937A (ja) | メモリ制御装置 | |
KR900005328A (ko) | 메모리카드(memory card) | |
KR880014761A (ko) | 직접 메모리 억세스용 데이타 전송 제어장치 | |
KR940022266A (ko) | 데이타전송 제어신호 발생장치 | |
KR950033868A (ko) | 데이타 처리 장치 | |
JPS63282870A (ja) | メモリユニットのアドレス指定方式 | |
KR100272050B1 (ko) | 데이터 제어방법 | |
JPS61223964A (ja) | デ−タ転送装置 | |
KR100279715B1 (ko) | 타 유니트내의 메모리 구동 제어장치 | |
KR930002948A (ko) | 블럭읽기 및 쓰기에서의 메모리 엑세스 시간 단축장치 및 방법 | |
KR0118343Y1 (ko) | 메모리카드 제어장치 | |
SU1575169A1 (ru) | Устройство сортировки битов | |
KR100229260B1 (ko) | 디램 제어회로 | |
KR0127559Y1 (ko) | 버퍼를 이용한 메모리 엑세스 장치 | |
JP2754692B2 (ja) | データ処理装置 | |
JPS5622157A (en) | Process system multiplexing system | |
JPH01245350A (ja) | ウエイト挿入方式 | |
KR970002658A (ko) | 메모리 제어회로 | |
GB2229557A (en) | Accessing an addressable memory | |
KR950015103A (ko) | 다이렉트 메모리 억세스(dma)를 이용한 데이타 전송방법 및 그 장치 | |
JPS6072054A (ja) | ダブルバッファメモリ装置 | |
KR960042290A (ko) | 컴퓨터의 입/출력 컴피그레이션 셋팅시스템 및 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
WITB | Written withdrawal of application |