KR940012021A - 표시장치의 구동회로 - Google Patents
표시장치의 구동회로 Download PDFInfo
- Publication number
- KR940012021A KR940012021A KR1019930025215A KR930025215A KR940012021A KR 940012021 A KR940012021 A KR 940012021A KR 1019930025215 A KR1019930025215 A KR 1019930025215A KR 930025215 A KR930025215 A KR 930025215A KR 940012021 A KR940012021 A KR 940012021A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- control signal
- signals
- display device
- outputting
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2011—Display of intermediate tones by amplitude modulation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0283—Arrangement of drivers for different directions of scanning
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
비디오 신호를 데이타선에 전송하기 위한 표시장치에 사용되는 구동회로로서, 상기 구동회로는 신호가 하이레벨인 하이 기간이 순차적으로 부분 중첩되도록 신호들을 순차적으로 출력하기 위한 복수의 시프트 레지스터; 상기 시프트 레지스트들에 의해 출력된 신호들의 펄스폭보다 짧은 기간동안 ON레벨에 있는 제어신호를 출력하기 위한 제어신호 발생회로; 상기 제어 신호에 따라 ON 또는 OFF 제어되는 스위칭회로; 및 상기 스위칭 회로를 통해 비디오 신호를 수신하고 상기 ON/OFF 제어되는 스위칭 회로의 제어에 의해 상기 비디오 신호를 홀드하기 위한 샘플링 캐패시터를 포함한다. 이 구동회로에 있어서, 상기 복수의 시프트 레지스터들은 신호들이 하인레벨인 기간이 순차적으로 부분 증첩될 수 있도록 신호들을 순차적으로 출력한다.
상기 제어신호 발생회로는 상기 시프트 레지스터로 부터의 신호보다 짧은 기간동안 ON 레벨로 있는 제어신호를 출력한다. 상기 스위칭 회로는 상기 제어신호에 따라 ON/OFF 제어되기 때문에, 스위칭 회로가 도통되는 기간이 짧다. 따라서, 동시에 동통되는 스위칭 회로의 수가 적어 비디오 신호선에 소량의 용량이 인가된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 제1실시예의 표시장치에 사용되는 구동회로를 포함하는 소스 드라이버의 구성도,
제2도는 제1도에 보인 소스 드라이버에 사용되는 시프트 레지스터의 내부 구성을 도시한 회로도,
제3도는 제1도에 보인 소스 드라이버에 사용되는 양방향 시프트용의 다른 시프트 레지스터의 내부 구성을 도시한 회로도,
제4도는 제2도에 보인 시프트 레지스터의 동작을 도시한 타임 차트,
제5도는 제1도에 보인 소스 드라이버의 동작을 도시한 타임 챠트,
제6도는 샘플링 아날로그 스위치가 CMOS(상보형 금속 산화물 반도체)소자로 각각 형성된 경우에 제1도에 보인 소스 드라이버에 사용되는 상기 샘플링 아날로그 스위치의 회로도,
제7도는 본 발명에 따른 제2실시예의 표시장치에 사용되는 구동회로를 포함하는 소스 드라이버의 구조도.
Claims (8)
- 비디오 신호를 데이타선에 전송하기 위한 표시장치에 사용되는 구동회로로서, 상기 구동회로는, 신호가 하이 상태인 하이 기간이 순차적으로 일부 중첩되도록 신호들을 순차적으로 출력하기 위한 복수의 시프트 레지스터;상기 시프트 레지스트들에 의해 출력된 신호들의 펄스폭보다 짧은 기간 동안 ON 레벨에 있는 제어신호를 출력하기 위한 제어신호 발생 수단; 상기 제어 신호에 따라 ON 또는 OFF 상태중 하나로 제어되는 스위칭수단; 및 상기 스위칭 수단을 통해 비디오 신호를 수신하고 상기 ON 또는 OFF 상태중 하나로 제어되는 스위칭 수단의 제어에 의해 상기 비디오 신호를 홀드하기 위한 샘플링 캐패시터를 포함하며, 상기 샘플링 캐패시터에 의해 유지되는 비디오 신호는 데이타선으로 전송되는 것을 특징으로 하는 표시장치의 구동회로.
- 제1항에 있어서, 상기 제어 신호는 서로 부분적으로 중첩되는 하이 기간을 갖는 시프트 레지스터들에 의해 출력되는 한쌍의 신호가 모두 하이 상태로 있는 동안 ON레벨로 되는 것을 특징으로 하는 표시장치의 구동회로.
- 제2항에 있어서, 상기 제어신호 발생 수단은 상기 신호들중 한쌍의 NAND 신호를 얻어 이 NAND 신호를 출력하기 위한 NAND 게이트 수단; 및 상기 NAND 게이트 수단으로 부터의 출력을 반전시키기 위한 인버터 수단을 포함하는 것을 특징으로 하는 표시장치의 구동회로.
- 제3항에 있어서, 상기 스위칭 수단은 상기 인버터 수단으로 부터의 출력을 받는 게이트를 갖는 NMOS 장치 및 상기 NAND 게이트 수단으로 부터의 출력을 수신하는 게이트를 갖는 PMOS 장치를 포함하는 것을 특징으로 하는 표시장치의 구동회로.
- 제1항에 있어서, 상기 제어 시호는 서로 부분적으로 중첩되는 하이 기간을 갖는 시프트 레지스터들에 의해 출력되는 한쌍의 신호중 하나와 상기 한쌍의 신호중 다른 신호를 반전시켜 얻어진 반전신호가 모두 하이 상태로 있는 동안 ON레벨로 되는 것을 특징으로 하는 표시장치의 구동회로.
- 제5항에 있어서, 상기 제어신호 발생회로는 상기 한쌍의 신호중 하나를 반전시키고 그 반전 신호를 출력하기 위한 인버터 수단; 및 상기 반전신호와 다른 신호의 AND 신호를 얻어 이 AND 신호를 출력하기 위한 AND 게이트 수단을 포함하는 것을 특징으로 하는 표시장치의 구동회로.
- 제1항에 있어서, 상기 시프트 레지스트들은 쌍방향으로 시프트 하는 것을 특징으로 하는 표시장치의 구동회로.
- 제1항에 있어서, 상기 시프트 레지시트들은 적어도 하나이상 4그룹으로 제공되는 것을 특징으로 하는 표시장치의 구동회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP92-313712 | 1992-11-24 | ||
JP4313713A JP2752555B2 (ja) | 1992-11-24 | 1992-11-24 | 表示装置の駆動回路 |
JP92-313713 | 1992-11-24 | ||
JP4313712A JP2752554B2 (ja) | 1992-11-24 | 1992-11-24 | 表示装置の駆動回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940012021A true KR940012021A (ko) | 1994-06-22 |
KR970004242B1 KR970004242B1 (ko) | 1997-03-26 |
Family
ID=26567674
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930025215A KR970004242B1 (ko) | 1992-11-24 | 1993-11-23 | 표시장치의 구동회로 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5400050A (ko) |
KR (1) | KR970004242B1 (ko) |
GB (1) | GB2273194B (ko) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07244337A (ja) * | 1994-03-04 | 1995-09-19 | Semiconductor Energy Lab Co Ltd | 情報入出力装置 |
KR0120574B1 (ko) * | 1994-05-17 | 1997-10-22 | 김광호 | 액정 표시 패널의 표시 제어방법 및 회로 |
JPH08129360A (ja) * | 1994-10-31 | 1996-05-21 | Tdk Corp | エレクトロルミネセンス表示装置 |
JPH08227283A (ja) * | 1995-02-21 | 1996-09-03 | Seiko Epson Corp | 液晶表示装置、その駆動方法及び表示システム |
GB2323958A (en) * | 1997-04-04 | 1998-10-07 | Sharp Kk | Active matrix devices |
GB2333174A (en) * | 1998-01-09 | 1999-07-14 | Sharp Kk | Data line driver for an active matrix display |
JP2000227784A (ja) * | 1998-07-29 | 2000-08-15 | Seiko Epson Corp | 電気光学装置の駆動回路および電気光学装置 |
US20020149556A1 (en) * | 1998-09-14 | 2002-10-17 | Seiko Epson Corporation | Liquid crystal display apparatus, driving method therefor, and display system |
JP2000163014A (ja) * | 1998-11-27 | 2000-06-16 | Sanyo Electric Co Ltd | エレクトロルミネッセンス表示装置 |
TW538400B (en) * | 1999-11-01 | 2003-06-21 | Sharp Kk | Shift register and image display device |
KR100803903B1 (ko) * | 2000-12-29 | 2008-02-15 | 엘지.필립스 엘시디 주식회사 | 액정표시장치의 구동회로 및 구동방법 |
JP4480944B2 (ja) * | 2002-03-25 | 2010-06-16 | シャープ株式会社 | シフトレジスタおよびそれを用いる表示装置 |
KR100922790B1 (ko) * | 2003-02-28 | 2009-10-21 | 엘지디스플레이 주식회사 | 액정 패널의 게이트 구동 장치 |
TW566416U (en) * | 2003-04-22 | 2003-12-11 | Shi-Tsai Chen | Air expanding shaft |
KR101096693B1 (ko) * | 2005-06-30 | 2011-12-23 | 엘지디스플레이 주식회사 | 쉬프트 레지스터와 이를 이용한 액정표시장치 |
US20100259523A1 (en) * | 2009-04-09 | 2010-10-14 | Himax Technologies Limited | Source driver |
CN105096866A (zh) | 2015-08-07 | 2015-11-25 | 深圳市华星光电技术有限公司 | 一种液晶显示器及其控制方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4825203A (en) * | 1984-07-06 | 1989-04-25 | Sharp Kabushiki Kaisha | Drive circuit for color liquid crystal display device |
JPH0750389B2 (ja) * | 1987-06-04 | 1995-05-31 | セイコーエプソン株式会社 | 液晶パネルの駆動回路 |
JP2738704B2 (ja) * | 1988-06-20 | 1998-04-08 | 株式会社日立製作所 | 液晶表示装置 |
JPH0283584A (ja) * | 1988-09-21 | 1990-03-23 | Hitachi Ltd | 倍速線順次走査回路 |
JP2894039B2 (ja) * | 1991-10-08 | 1999-05-24 | 日本電気株式会社 | 表示装置 |
-
1993
- 1993-11-23 US US08/156,306 patent/US5400050A/en not_active Expired - Lifetime
- 1993-11-23 KR KR1019930025215A patent/KR970004242B1/ko not_active IP Right Cessation
- 1993-11-23 GB GB9324090A patent/GB2273194B/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
GB2273194A (en) | 1994-06-08 |
GB2273194B (en) | 1996-05-08 |
GB9324090D0 (en) | 1994-01-12 |
US5400050A (en) | 1995-03-21 |
KR970004242B1 (ko) | 1997-03-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940012021A (ko) | 표시장치의 구동회로 | |
KR950020069A (ko) | 데이타 구동기 | |
US6963327B2 (en) | Shift register circuit including first shift register having plurality of stages connected in cascade and second shift register having more stages | |
KR920008768A (ko) | 반도체기억장치 | |
KR950020376A (ko) | 화상 표시 장치 및 주사 회로 | |
US6937687B2 (en) | Bi-directional shift register control circuit | |
US6778626B2 (en) | Bi-directional shift-register circuit | |
JPH08129360A (ja) | エレクトロルミネセンス表示装置 | |
KR850002641A (ko) | 시프트 레지스터 | |
KR850004685A (ko) | 반도체 메모리 장치 | |
JP2594358B2 (ja) | 画像表示装置 | |
KR890008745A (ko) | 화상 표시장치 | |
KR100476108B1 (ko) | 출력 버퍼회로 | |
KR920009212A (ko) | 디스플레이 장치용 로우 전극 구동회로 | |
JPH0192998A (ja) | シフトレジスタ | |
KR930010837A (ko) | 한 외부전원으로부터 다계조의 구동전압을 발생할 수 있는 디지탈 소오스 드라이버를 구비한 표시장치용 구동회로 | |
KR950009308A (ko) | 액정표시장치의 구동회로 | |
KR0172769B1 (ko) | 스태틱 램의 쓰기 회복 회로 | |
KR890006223Y1 (ko) | 시프트 레지스터를 이용한 정역 표시회로 | |
KR960036334A (ko) | 가변형 지연회로 | |
KR960038988A (ko) | 반도체메모리소자의 어드레스버퍼 | |
US5012497A (en) | High speed frequency divider circuit | |
KR930008490A (ko) | 액정표시기의 열구동회로 | |
KR970002653A (ko) | 랜덤 억세서블 fifo | |
KR970051396A (ko) | 쉬프트 레지스터 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120802 Year of fee payment: 16 |
|
EXPY | Expiration of term |