KR950009308A - 액정표시장치의 구동회로 - Google Patents

액정표시장치의 구동회로 Download PDF

Info

Publication number
KR950009308A
KR950009308A KR1019930018472A KR930018472A KR950009308A KR 950009308 A KR950009308 A KR 950009308A KR 1019930018472 A KR1019930018472 A KR 1019930018472A KR 930018472 A KR930018472 A KR 930018472A KR 950009308 A KR950009308 A KR 950009308A
Authority
KR
South Korea
Prior art keywords
type fet
source
drain
potential
gate
Prior art date
Application number
KR1019930018472A
Other languages
English (en)
Other versions
KR960016728B1 (ko
Inventor
이성우
이균희
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019930018472A priority Critical patent/KR960016728B1/ko
Publication of KR950009308A publication Critical patent/KR950009308A/ko
Application granted granted Critical
Publication of KR960016728B1 publication Critical patent/KR960016728B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 논리게이트 소자를 사용하지 않는 구동회로를 구현하여 패널내의 각 세그먼트를 구동하기 위한 것으로, 구동제어 클럭신호를 출력회로의 동작전압과 동일레벨로 조절하는 제1레벨시프터와, 이 제1레벨시프터의 출력측에 직렬 접속된 두 개의 인버터(206,208)와, 데이터 입력신호를 입력으로 하여 반전신호와 비반전신호를 출력하는 제2레벨시프터로 구성된 입력부와; 복수의 FET로 구성되며, 패널내의 각 세그먼트를 구동하기 위하여, 입력부로 부터의 구동제어 클럭신호와 반전·비반전신호에 의거하여 선택레벨과 비선택레벨의 서로 다른 전위레벨을 교번적으로 출력하는 스위칭부로 액정표시장치의 구동회로를 구성함으로서, 장치의 소형·경박화를 도모하여 고집적화를 실현할 수 있는 것이다.

Description

액정표시장치의 구동회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 전형적인 액정표시장치의 블록구성도,
제2도는 본 발명의 일실시예에 따른 액정표시장치의 구동회로도,
제3도는 본 발명의 다른 실시예에 따른 액정표시장치의 구동회로도,
제4도는 본 발명의 또다른 실시예에 따른 액정표시장치의 구동회로도,
제5도는 종래의 액정표시장치의 구동회로도.

Claims (4)

  1. 입력측으로부터 입력되는 구동제어 클럭신호와 데이터 입력 신호에 상용하여 적어도 서로 다른 복수의 전위 레벨을 교번적으로 출력함으로써 복수의 세그먼트를 구동하는 액정표시장치의 구동회로에 있어서, 상기 구동제어 클럭신호를 출력회로의 동작전압과 동일레벨로 조절하는 제1레벨시프터와, 이 제1레벨시프터의 출력측에 직렬 접속된 두개의 인버터(206,208)와, 상기 데이터 입력신호를 입력으로 하여 반전신호의 비반전신호를 출력하는 제2레벨시프트로 구성된 입력부와; 복수의 FET로 구성되며, 상기 복수의 세그먼트를 구동하기 위하여 상기 입력부로부터의 구동제어 클럭신호와 반전·비반전 신호에 의거하여 선택레벨과 비선택레벨의 서로 다른 전위레벨을 교번적으로 출력하는 스위칭부로 이루어진 것을 특징으로 하는 액정표시장치의 구동회로.
  2. 제1항에 있어서, 상기 스위칭부는, 각 게이트가 상기 인버터(208)의 출력측에 각각 접속되고 각 드레인이 공통으로 접속되고 출력단자에 결합된 제1의 p형 FET 및 n형 FET와; 게이트가 상기 제1레벨시프터의 반전 출력단자에 접속되고 소오스가 강기 선택레벨중의 하나인 제1전위에 접속되며 드레인이 상기 제1의 p형 FET의 소오스에 접속된 제1의 P형 FET와; 게이트가 상기 제2레벨시프터의 비반전 출력단자에 접속되고 소오스가 상기 비선택레벨중의 하나인 제2전위에 접속되면 드레인이 상기 제1의 p형 FET의 소오스에 접속된 제3의 P형 FET와;게이트가 상기 제2레벨시프터의 반전 출력단자에 접속되고 소오스가 상기 비선택레벨중의 다른 하나인 제3전위에 접속되며 드레인이 상기 제1의 n형 FET의 소오스에 접속된 제2의 n형 fet와; 게이트가 상기 제2레벨시프터의비반전 출력단자에 접솝되고 소오스가 상기 선택레벨 중의 다른 하나인 제4전위에 접속되면 드레인이 상기 제1의n형 FET의 소오스에 접속된 제3의 n형 FET로 더욱 이루어진 것을 특징으로 하는 액정표시장치의 구동회로.
  3. 제1항에 있어서, 상기 스위칭부는, 각 게이트가 상기 인버터(208)의 출력측에 각각 |접속되고 각 드레인이 공통으로 접속되어 출력단자에 결합된 제1의 p형 FET와; 각 게이트가 상기 인버터(208)의 출력측에 각각 접속되고 각 드레인이 공통으로 접속되어 상기 출력단자에 결합된 제2의 P형 FET 및 n형 FET와; 게이트가상기 제2레벨 시프터의 반전 출력단자에 접속되고 소오스가 상기 선택레벨중의 하나인 제1전위에 접속되며 드레인이 상기 제1의 P형 FET의 소오스에 접속된 제3의 P형 FET와; 게이트가 상기 제2레벨시프터의 비반전 출력단자에 접속되고 소오스가 상기 비선택레벨중의 하나인 제2전위에 접속되며 드레인이 상기 제2의 P형 FET의 소오스에 접속된 제4의 P형 FET와; 게이트가 상기 제2레벨시프터의 반전 출력단자에 접속되고 소오스가 상기 비선택레벨중의 다른 하나인 제3전위에 접속되며 드레인이 상기 제1의 n형 FET의 소오스에 접속된 제3의 n형 FET와; 게이트가 상기 제2레벨시프터의 비반전 출력단자에 접속되고 소오스가 상기 선택레벨중의 다른 하나인 제4전위에 접속되며 드레인이 상기 제2의 n형 FET의 소오스에 접속된 제4의 n형 FET로 더욱 이루어진 것을 특징으로 하는 액정표시장치의 구동회로.
  4. 제1항에 있어서, 상기 스위칭부는, 각 게이트가 상기 제2레벨시프터의 반전 출력단자에 각각 접속되고 각 드레인이 공통으로 접속되어 출력단자에 결합된 제1의 p형 FET 및 n형 FET와 ; 각 게이트가 상기 제2레벨시프터의 비반전 출력단자에 각각 접속되고 각 드레인이 공통으로 접속되어 상기 출력단자에 결합된 제2의 P형 FET 및 n형 FET와; 게이트가 상기 인버터(206)의 출력측에 접속되고 소오스가 상기 선택레벨 중의 다른 하나인 제1전위에 접속되며 드레인이 상기 제1의 P형 FET의 소오스에 접속된 제3의 P형 FET와; 게이트가 상기 인버터(208)의 출력측에 접속되고 소오스가 상기 비선택레벨 중의 다른 하나인 제2전위에 접속되며 드레인이 상기 제2의 P형 FET의 소오스에 접속된 제4의 P형 FET와; 게이트가 상기 인버터(208)의 출력측에 접속되고 소오스가 상기 비선택레벨중의 다른 하나인 제3전위에 접속되며 드레인이 상기 제1의 n형 FET의 소오스에 접속된 제3의 n형 FET와; 게이트가 상기 인버터(208)의 출력측에 접속되고 소오스가 상기 선택레벨중의 다른 하나인 제4전위에 접속되며 드레트가 상기 제2의 n형 FET의 소오스에 접속된 제4의 n형 FET로 더욱 이루어진 것을 특징으로 하는 액정표시장치의 구동회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930018472A 1993-09-14 1993-09-14 액정표시장치의 구동회로 KR960016728B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930018472A KR960016728B1 (ko) 1993-09-14 1993-09-14 액정표시장치의 구동회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930018472A KR960016728B1 (ko) 1993-09-14 1993-09-14 액정표시장치의 구동회로

Publications (2)

Publication Number Publication Date
KR950009308A true KR950009308A (ko) 1995-04-21
KR960016728B1 KR960016728B1 (ko) 1996-12-20

Family

ID=19363511

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930018472A KR960016728B1 (ko) 1993-09-14 1993-09-14 액정표시장치의 구동회로

Country Status (1)

Country Link
KR (1) KR960016728B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040023403A (ko) * 2002-09-11 2004-03-18 현대모비스 주식회사 시트 자동이송 시스템 및 그 제어방법
KR100449437B1 (ko) * 2000-07-28 2004-09-21 샤프 가부시키가이샤 화상 표시장치
KR100474056B1 (ko) * 2000-05-31 2005-03-08 가부시끼가이샤 도시바 회로기판 및 평면표시장치
KR20180045411A (ko) * 2016-10-25 2018-05-04 주식회사다스 시트모터의 회전속도 가변장치

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100474056B1 (ko) * 2000-05-31 2005-03-08 가부시끼가이샤 도시바 회로기판 및 평면표시장치
KR100449437B1 (ko) * 2000-07-28 2004-09-21 샤프 가부시키가이샤 화상 표시장치
KR20040023403A (ko) * 2002-09-11 2004-03-18 현대모비스 주식회사 시트 자동이송 시스템 및 그 제어방법
KR20180045411A (ko) * 2016-10-25 2018-05-04 주식회사다스 시트모터의 회전속도 가변장치

Also Published As

Publication number Publication date
KR960016728B1 (ko) 1996-12-20

Similar Documents

Publication Publication Date Title
KR100753365B1 (ko) 쉬프트 레지스터 및 이를 갖는 액정표시장치
US6335721B1 (en) LCD source driver
US8054934B2 (en) Shift register with no overlap effective output signal and liquid crystal display using the same
US3949242A (en) Logical circuit for generating an output having three voltage levels
KR950020376A (ko) 화상 표시 장치 및 주사 회로
KR960035408A (ko) 액정 디스플레이 구동을 위한 구동 회로
KR960025301A (ko) 액정 표시 장치용 구동 회로
KR860006876A (ko) 반도체 장치
US6937687B2 (en) Bi-directional shift register control circuit
KR970048738A (ko) 구동회로를 내장한 액정 표시장치 및 그 구동방법
US4019178A (en) CMOS drive system for liquid crystal display units
KR950009308A (ko) 액정표시장치의 구동회로
JPS5836912B2 (ja) 液晶駆動方式
KR960032280A (ko) 티에프티 액정표시장치 구동회로
KR940010531A (ko) 전력 전압보다 작은 진폭을 갖는 입력 신호를 위한 버퍼 회로
KR950001376A (ko) 다-계조 박막 트랜지스터 액정 표시 장치
KR960001839A (ko) 박막 트랜지스터형 액정표시장치의 전력 구동회로
KR910002083A (ko) 출력회로
KR960003963B1 (ko) 액정 표시 구동용 집적 회로
KR100188081B1 (ko) 액정 표시 장치를 구동하기 위한 출력 회로
KR830001958B1 (ko) 레벨쉬프터를 겸한 시-모스(c-mos)형 래치회로
KR970022418A (ko) 전류구동 능력이 큰 게이트 드라이버회로
KR940004513A (ko) 액정 디스플레이(lcd) 출력 구동 회로
KR960018728A (ko) 액정표시장치의 패널 구동회로
JPS5941196B2 (ja) 液晶駆動方式

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061128

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee