KR930020445A - 씨모오스 전압 레벨 디텍터 - Google Patents
씨모오스 전압 레벨 디텍터 Download PDFInfo
- Publication number
- KR930020445A KR930020445A KR1019920004760A KR920004760A KR930020445A KR 930020445 A KR930020445 A KR 930020445A KR 1019920004760 A KR1019920004760 A KR 1019920004760A KR 920004760 A KR920004760 A KR 920004760A KR 930020445 A KR930020445 A KR 930020445A
- Authority
- KR
- South Korea
- Prior art keywords
- cmos
- inverter
- voltage level
- level detector
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Measurement Of Current Or Voltage (AREA)
Abstract
Description
Claims (12)
- 일정한 레벨을 가지는 제1전원에 접속되어 상기 제1전원의 전압레벨을 검출하는 전압 레벨 디텍터에 있어서, 상기 전압 레벨 디텍터가 기준전압을 구비하고, 상기 제1전원과 접지단 사이에 접속하고 게이트가 상기 기준전압에 접속하는 적어도 한개이상의 P모오스트랜지스터 및 N모오스트랜지스터로 이루어진 씨모오스 인버터와, 상기 씨모오스 인버터와 제1전원 사이에 접속하는 제1저항과, 상기 씨모오스 인버터와 접지단사이에 접속하는 제2저항과, 상기 씨모오스 인버터의 P모오스트랜지스터 및 N모오스트랜지스터 사이에 위치하는 출력노드에 접속된 출력단을 구비함을 특징으로 하는 씨모오스의 전압 레벨 디텍터.
- 제1항에 있어서, 상기 씨모오스 전압 레벨 디텍터는 상기 제1전원의 전압레벨이 일정크기이상으로 높아질 때에, 상기 출력단에 상기 제1전원의 전압레벨을 출력함을 특징으로 하는 씨모오스 전압 레벨 디텍터.
- 제1항에 있어서, 상기 씨모오스 전압 레벨 디텍터의 디텍터 레벨이 상기 제1저항 및 제2저항의 크기를 상호조절함으로서 결정됨을 특징으로 하는 씨모오스 전압 레벨 디텍터.
- 제1항에 있어서, 상기 출력단이 상기 출력노드에 접속하고 풀-다운 저항을 가지는 제1인버터 및 상기 제1인버터에 접속하는 제2인버터로 이루어짐을 특징으로 하는 씨모오스 전압 레벨 디텍터.
- 입력단과 기준전압을 구비하고, 상기 입력단에 접속하는 제1저항과, 상기 제1저항에 접속하고 게이트에 상기 기준전압이 접속하는 씨모오스 인버터와, 상기 씨모오스 인버터와 접지단 사이에 접속하는 제2저항과, 상기 씨모오스 인버터의 출력노드에 접속하는 제1인버터 및 상기 제1인버터에 접속하는 제2인버터를 구비한 씨모오스 전압 레벨 디텍터에 있어서, 별도의 제어클럭을 구비하고, 상기 제1저항과 상기 씨모오스 인버터 사이에 접속하고 제어단자가 상기 제어클럭에 접속하는 제1스위치수단과, 상기 제어클럭에 접속되고 상기 제1스위치수단과 상보적으로 동작하여 상기 출력노드를 접지단에 접속시키는 제2스위치수단을 구비함을 특징으로 하는 씨모오스 전압 레벨 디텍터.
- 제5항에 있어서, 제1 및 제2스위치수단이 게이트가 상기 제어클럭에 접속하는 모오스트랜지스터임을 특징으로 하는 씨모오스 전압 레벨 디텍터.
- 제6항에 있어서, 상기 제1스위치수단이 P모오스트랜지스터이고, 상기 제2스위치수단이 N모오스트랜지스터임을 특징으로 하는 씨모오스 전압 레벨 디텍터.
- 입력단과 기준전압 및 제어클럭을 구비하고, 상기 입력단에 접속하는 제1저항과, 한쪽단자가 상기 제1저항에 접속하고 게이트가 상기 제어클럭에 접속하는 제1P모오스트랜지스터와, 상기 제1P모오스트랜지스터의 다른 한쪽단자에 접속하고 게이트가 상기 기준전압에 접속하는 씨모오스 인버터와, 상기 씨모오스 인버터와 접지단 사이에 접속하는 제2저항과, 상기 씨모오스 인버터의 출력노드와 접지단 사이에 접속하고 게이트가 상기 제어클럭에 접속하는 제1P모오스트랜지스터와, 상기 출력노드에 접속하는 제1인버터 및 상기 제1인버터에 접속하는 제2인버터를 구비하는 씨모오스 전압 레벨 디텍터에 있어서, 상기 제1인버터 상기 제2인버터 사이에 접속하여 상기 출력노드의 출력패스를 차단하는 제1수단을 가지고, 상기 제1수단과 상보적으로 턴온되어 상기 제2인버터의 출력을 별도의 제3인버터를 통하여 상기 제2인버터의 입력으로 귀환시키는 제2수단을 구비함을 특징으로 하는 씨모오스 전압 레벨 디텍터.
- 제8항에 있어서, 상기 제1수단이 상기 제어클럭이 P형제어단장 접속하고 상기 제어클럭의 반전클럭이 N형제어단자에 접속하는 씨모오스 전송 게이트임을 특징으로 하는 씨모오스 전압 레벨 디텍터.
- 제8항에 있어서, 상기 제2수단이 상기 제어클럭이 N형제어단자에 접속하고 상기 제어클럭의 반전클럭이 P형 제어단자에 접속하는 씨모오스 전송 게이트임을 특징으로 하는 씨모오스 전압 레벨 디텍터.
- 제8항에 있어서, 상기 기준전압이 1.0 볼트에서 3.0 볼트사이의 전압임을 특징으로 하는 씨모오스 전압 레벨 디텍터.
- 제11항에 있어서, 상기 기준전압이 1.5 볼트임을 특징으로 하는 씨모오스 전압 레벨 디텍터.※ 참고사항: 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920004760A KR950008452B1 (ko) | 1992-03-23 | 1992-03-23 | 씨모오스 전압 레벨 디텍터 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920004760A KR950008452B1 (ko) | 1992-03-23 | 1992-03-23 | 씨모오스 전압 레벨 디텍터 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930020445A true KR930020445A (ko) | 1993-10-19 |
KR950008452B1 KR950008452B1 (ko) | 1995-07-31 |
Family
ID=19330765
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920004760A Expired - Fee Related KR950008452B1 (ko) | 1992-03-23 | 1992-03-23 | 씨모오스 전압 레벨 디텍터 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR950008452B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100338960B1 (ko) * | 2000-10-06 | 2002-06-01 | 박종섭 | 전원불량 감지회로 |
-
1992
- 1992-03-23 KR KR1019920004760A patent/KR950008452B1/ko not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100338960B1 (ko) * | 2000-10-06 | 2002-06-01 | 박종섭 | 전원불량 감지회로 |
Also Published As
Publication number | Publication date |
---|---|
KR950008452B1 (ko) | 1995-07-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940003809B1 (ko) | Ttl 대 cmos 입력 버퍼 | |
US5696440A (en) | Constant current generating apparatus capable of stable operation | |
KR920007339A (ko) | 전원전압 조정회로 | |
KR950702760A (ko) | 자체 디세이블용 파워-업 검출 회로(selt-disabling power-up detection circutt) | |
KR950007292A (ko) | 저소비 전류로 동작하는 파워-온 신호 발생 회로 | |
KR910017762A (ko) | 출력회로 | |
US6593790B2 (en) | Power-up/power-down detection circuit | |
KR880001108A (ko) | Cmos 입력회로 | |
KR920015551A (ko) | 기판 전위 검출 회로를 가진 반도체 집적회로 장치 | |
KR930009245A (ko) | 리셋기능을 가지는 고속 임계치(문턱값) 교차 검출기 | |
KR20020072041A (ko) | 기준전압 발생회로 | |
KR920017239A (ko) | 기판의 바이어스전압 발생기용 조정회로 | |
KR860007783A (ko) | 개선된 출력특성을 갖는 비교기 회로 | |
KR910002127A (ko) | 전원절환회로 | |
KR930003147A (ko) | 반도체 메모리 장치의 센프앰프 제어회로 | |
KR950016002A (ko) | 3치 입력 버퍼 회로 | |
KR930020445A (ko) | 씨모오스 전압 레벨 디텍터 | |
KR960039637A (ko) | 집적 버퍼회로 | |
KR910007268A (ko) | 출력회로 | |
KR950012703A (ko) | 반도체 메모리 장치의 데이타 입력 버퍼 | |
KR880012012A (ko) | 논리회로 | |
KR890012445A (ko) | 푸시-풀 출력회로 | |
KR900007190A (ko) | Cmos 호환성 밴드갭 기준전압 제공회로 및 그 방법 | |
KR950005583B1 (ko) | 푸쉬풀 출력회로 | |
JPH0522110A (ja) | 出力回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19920323 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19920323 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 19950228 Patent event code: PE09021S01D |
|
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
Comment text: Decision on Publication of Application Patent event code: PG16051S01I Patent event date: 19950630 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19951016 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19951104 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19951104 End annual number: 3 Start annual number: 1 |
|
PR1001 | Payment of annual fee |
Payment date: 19980630 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 19990614 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20000615 Start annual number: 6 End annual number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20010607 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20010607 Start annual number: 7 End annual number: 7 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |