KR930018844A - 쉬프트신호의 구간을 조정하는 쉬프트클럭발생회로 - Google Patents

쉬프트신호의 구간을 조정하는 쉬프트클럭발생회로 Download PDF

Info

Publication number
KR930018844A
KR930018844A KR1019920002693A KR920002693A KR930018844A KR 930018844 A KR930018844 A KR 930018844A KR 1019920002693 A KR1019920002693 A KR 1019920002693A KR 920002693 A KR920002693 A KR 920002693A KR 930018844 A KR930018844 A KR 930018844A
Authority
KR
South Korea
Prior art keywords
signal
shift
shift register
clock
bits
Prior art date
Application number
KR1019920002693A
Other languages
English (en)
Inventor
김가영
Original Assignee
강진구
삼성전자 주식회사
Filing date
Publication date
Application filed by 강진구, 삼성전자 주식회사 filed Critical 강진구
Priority to CN 93205652 priority Critical patent/CN2160697Y/zh
Publication of KR930018844A publication Critical patent/KR930018844A/ko

Links

Abstract

쉬프트레지스터에 있어서 쉬프트레지스터의 쉬프트신호구간을 조정하는 것에 관한 것으로, 특히 쉬프트레지스터의 쉬프트신호구간을 조정하기 위해 쉬프트레지스터를 사용한 쉬프트신호의 구간을 조정하는 쉬프트클럭발생회로에 관한 것이다.
클럭단에 인가되는 클럭신호에 의해 입력단에 인가된 스타트 신호를 1클럭씩 이동시켜 출력하는 쉬프트레지스터와, 쉬프트레지스터의 출력신호를 선택(selection) 신호로 입력하고 외부로 부터 입력되는 쉬프트할 비트(bit)의 수만큼 임의의 비트(bit)수 신호가 인가됨에 따라서 쉬프트할 비트수에 해당하는 클럭신호를 출력하는 마스크로 구성된다. 제2쉬프트레지스터를 통해 쉬프트할 쉬프트신호의 구간을 제1쉬프트레지스터와 마스크로 제어하여 쉬프트할 비트(bit)수가 많아도 회로가 간단하여지며 캐리전파속도가 빨라져 데이타 속도가 높아지는 이점이 있다.

Description

쉬프트신호의 구간을 조정하는 쉬프트클럭발생회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 쉬프트신호의 구간을 조정하기 위해 쉬프트 클럭발생회로를 사용한 쉬프트레지스터 블럭도이다.
제4도는 제3도의 일부분인 마스크(mask)의 내부 회로도이다.
제5도는 쉬프트 클럭발생회로를 사용한 쉬프트 레지스터의 작동타이밍도이다.

Claims (2)

  1. 클럭단에 인가되는 클럭신호에 의해 입력단에 인가된 스타트신호를 1클럭씩 이동시켜 출력하는 쉬프트레지스터(301)와, 상기 쉬프트레지스터의 출력신호를 선택(selection)신호로 입력하고 외부로 부터 입력되는 쉬프트할 비트(bit)의 수만큼 임의의 비트(bit)수 신호가 인가됨에 따라서 쉬프트할 비트수에 해당되는 클럭신호를 출력하는 마스크(302)로 구성됨을 특징으로 하는 쉬프트신호의 구간을 조정하는 쉬프트클럭발생회로
  2. 제1항에 있어서 마스크(302)는 상기 쉬프트레지스터(301)의 출력신호를 선택(selection)신호로 입력하고 외부로부터 입력되는 쉬프트할 비트의 수만큼 임의의 비트(bit)신호가 인가되면 선택(selection)신호에 의해 "하이레벨"의 출력신호를 출력하는 AND-게이트(GATE)들과, 상기 AND-게이트(GATE)들의 모든 출력신호를 논리합 하는 OR-게이트(GATE)와 상기 OR-게이트(GATE)의 출력신호를 입력신호로 입력하고 외부의 클럭신호에 따라 입력단에 입력단신호를 출력하는 D-플립플롭와, 상기 D-플립플롭의 출력신호를 입력신호로 입력하고 외부의 클럭신호에 따라 입력단에 입력된 신호를 논리곱 하여 출력하는 AND-게이트(GATE)를 포함함을 특징으로 하는 쉬프트신호의 구간을 조정하는 쉬프트 클럭발생회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개되는 것임
KR1019920002693A 1992-02-24 1992-02-21 쉬프트신호의 구간을 조정하는 쉬프트클럭발생회로 KR930018844A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 93205652 CN2160697Y (zh) 1992-02-24 1993-02-23 楼梯防滑用的装配式防滑条

Publications (1)

Publication Number Publication Date
KR930018844A true KR930018844A (ko) 1993-09-22

Family

ID=

Similar Documents

Publication Publication Date Title
KR950022153A (ko) 동기회로
KR870004384A (ko) 신호 처리 회로
KR950009450A (ko) 데이타 동기 시스템 및 방법
KR910008964A (ko) 분할비율이 변화될 수 있는 주파수 분할회로
KR920015260A (ko) 구동회로
KR920022677A (ko) 주파수 체배기
KR920018640A (ko) Lcd 구동회로
US5306959A (en) Electrical circuit for generating pulse strings
KR930005033A (ko) 불휘발성 메모리회로
KR970016939A (ko) 무작위 수 발생기로부터 판독되는 수의 무작위성을 향상시키는 대기 제어 회로를 지니는 무작위 수 발생기
KR880005603A (ko) 디지탈 뮤팅 회로
KR930018844A (ko) 쉬프트신호의 구간을 조정하는 쉬프트클럭발생회로
KR950035137A (ko) 입력신호의 펄스폭 조정방법 및 조정회로
KR100282420B1 (ko) 입력버퍼회로
KR0131431Y1 (ko) 신호 디바운스회로
KR850006817A (ko) 위상동기회로
KR860008502A (ko) 감지 신호 신장기
SU1599969A1 (ru) Однофазный D-триггер
KR920015712A (ko) 선택적 펄스 발생회로 장치
KR970004496A (ko) 디지탈 이동통신 방식에서 의사랜덤 잡음 오프셋 자동 발생기와 그 제어 방법
KR930017002A (ko) 오디오 인터페이스 회로
KR19980028923U (ko) 입력신호의 지연회로
KR940017211A (ko) 샘플 더블러
KR960008595A (ko) 고속 루프 가산기
KR960006272A (ko) 주/종속 플립-플롭