KR920022107A - 이동체 단말기의 전원 온/오프에 의한 nvm 오동작 보호회로 - Google Patents
이동체 단말기의 전원 온/오프에 의한 nvm 오동작 보호회로 Download PDFInfo
- Publication number
- KR920022107A KR920022107A KR1019910008553A KR910008553A KR920022107A KR 920022107 A KR920022107 A KR 920022107A KR 1019910008553 A KR1019910008553 A KR 1019910008553A KR 910008553 A KR910008553 A KR 910008553A KR 920022107 A KR920022107 A KR 920022107A
- Authority
- KR
- South Korea
- Prior art keywords
- nvm
- controller
- control unit
- signal
- write
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/16—Protection against loss of memory contents
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Storage Device Security (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 회로도.
Claims (1)
- 이동체 단말기의 NVM제어회로에 있어서, 시스템 프로그램들을 저장하고 있는 롬(103)과, 소정 어드레스버스 및 데이타버스를 구비하고 이를 통해 상기 롬(103)의 시스템 프로그램들을 페치하여 각부를 제어하는 제어부(101)와, 상기 제어부(101)와 접속된 데이타버스와 접속하고 별도로 상기 제어부(101)로부터 인에이블 신호를 받아 상기 제어부(101)와 소정 NVM보호데이타를 출력할때 를 래치 출력하는 래치(102)와, 상기 제어부(101)의 어드레스 버스중 상위 비트의 데이타와 상기 제어부(101)의 라이트 신호를 받아 이들 신호들을 디코딩하여 상기 제어부(101)가 상기 NVM보호 어드레스를 출력할때 그 상태를 알리기 위한 소정 신호를 출력하는 디코더(107)와, 상기 제어부(101)와 데이타 버스를 통해 접속한 상태에서 상기 디코더(107)의 출력을 받아 상기 제어부(101)가 라이트 인에이블 데이타를 출력할때 그를 래치하여 출력하는 제2래치(105)와, 상기 제어부(101)의 라이트 신호와 상기 제2래치(105)의 출력 및 상기 제어부(101)의 어드레스 신호의 일부를 받아 이들 신호가 모두 액티브상태일때만 소정 NVM라이트 신호를 출력하는 라이트 보호수단(106)과, 상기 제어부(101)의 어드레스 버스 및 데이타 버스와 접속하고 상기 라이트 보호수단(106)에서 출력되는 NVM라이트신호가 액티브일때 라이트하는 NVM(104)으로 구성함을 특징으로 하는 이동체 단말기의 전원 온/오프에 의한 NVM 오동작 보호회로.※ 참고사항 : 최초출원 내용에 의하여 공개되는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910008553A KR930011347B1 (ko) | 1991-05-25 | 1991-05-25 | 이동체 단말기의 전원 온/오프에 의한 불휘발성 메모리 오동작 보호회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910008553A KR930011347B1 (ko) | 1991-05-25 | 1991-05-25 | 이동체 단말기의 전원 온/오프에 의한 불휘발성 메모리 오동작 보호회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920022107A true KR920022107A (ko) | 1992-12-19 |
KR930011347B1 KR930011347B1 (ko) | 1993-11-30 |
Family
ID=19314936
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910008553A KR930011347B1 (ko) | 1991-05-25 | 1991-05-25 | 이동체 단말기의 전원 온/오프에 의한 불휘발성 메모리 오동작 보호회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR930011347B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100373796B1 (ko) * | 1995-05-12 | 2003-05-09 | 삼성전자주식회사 | 시리얼이이피롬리드/라이트장치및그방법 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1706861A4 (en) | 2003-12-02 | 2009-07-29 | Samsung Electronics Co Ltd | DISPLAY DEVICE AND METHOD FOR CONTROLLING IT |
-
1991
- 1991-05-25 KR KR1019910008553A patent/KR930011347B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100373796B1 (ko) * | 1995-05-12 | 2003-05-09 | 삼성전자주식회사 | 시리얼이이피롬리드/라이트장치및그방법 |
Also Published As
Publication number | Publication date |
---|---|
KR930011347B1 (ko) | 1993-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR860002148A (ko) | 반도체 집적회로 장치 | |
KR860003556A (ko) | 인터럽트 제어 시스템 | |
KR930001190A (ko) | 디지탈 데이타의 에러 정정장치 | |
KR920022107A (ko) | 이동체 단말기의 전원 온/오프에 의한 nvm 오동작 보호회로 | |
KR920020493A (ko) | 반도체 기억장치 | |
KR970003259A (ko) | 2 스테이지 래치회로를 이용한 페이지 모드 마스크롬 및 그 제어방법 | |
KR970007572A (ko) | 컴퓨터 확장 슬롯의 전원 제어 회로 | |
KR950009707A (ko) | 반도체 기억장치 | |
KR970031616A (ko) | 다수의 통신 전송 방식을 선택적으로 사용하기 위한 통신 시스템 | |
KR920022148A (ko) | 리던던시 기능을 가지는 반도체 메모리 장치 | |
KR900002311A (ko) | 캐시메모리 및 그 캐시메모리가 채용된 억세스제어장치 | |
KR970076309A (ko) | 데이터 비트스트림 발생장치 | |
KR100205305B1 (ko) | 페이지 모드회로 | |
KR100526531B1 (ko) | 메모리장치의 어드레스 디코딩회로 | |
KR960036856A (ko) | 디지탈신호처리기 보오드의 버스고장 점검회로 | |
KR920020303A (ko) | 데이타 처리 장치용 다기능 입출력 인터페이스 장치 | |
KR950022598A (ko) | 리셋 출력회로 | |
KR970023426A (ko) | 반도체 메모리의 어드레스 버퍼 및 디코더 회로 | |
KR970068160A (ko) | 메모리 소자의 출력 제어장치 및 방법 | |
KR950009403A (ko) | 피포메모리를 이용한 디지탈 시그날 프로세서 인터페이스 장치 | |
KR880013087A (ko) | 레이저 프린터용 급지 방법 선택 장치 | |
KR980007342A (ko) | 전전자 교환기의 프로세서와 타임 슬롯 스위치간 이중화 알람 통신 장치 | |
KR920022110A (ko) | Pc용 인터럽트 시스템 | |
KR910002204A (ko) | 키스켄회로 | |
KR890009141A (ko) | 백업 메모리 회로에 있어서 원 바이트 억세스 방식 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20071011 Year of fee payment: 15 |
|
LAPS | Lapse due to unpaid annual fee |