KR100373796B1 - 시리얼이이피롬리드/라이트장치및그방법 - Google Patents

시리얼이이피롬리드/라이트장치및그방법 Download PDF

Info

Publication number
KR100373796B1
KR100373796B1 KR1019950011718A KR19950011718A KR100373796B1 KR 100373796 B1 KR100373796 B1 KR 100373796B1 KR 1019950011718 A KR1019950011718 A KR 1019950011718A KR 19950011718 A KR19950011718 A KR 19950011718A KR 100373796 B1 KR100373796 B1 KR 100373796B1
Authority
KR
South Korea
Prior art keywords
data
serial
pyrom
read
write
Prior art date
Application number
KR1019950011718A
Other languages
English (en)
Other versions
KR960042368A (ko
Inventor
안종근
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1019950011718A priority Critical patent/KR100373796B1/ko
Publication of KR960042368A publication Critical patent/KR960042368A/ko
Application granted granted Critical
Publication of KR100373796B1 publication Critical patent/KR100373796B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/102External programming circuits, e.g. EPROM programmers; In-circuit programming or reprogramming; EPROM emulators
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/20Initialising; Data preset; Chip identification
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1006Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor

Landscapes

  • Read Only Memory (AREA)

Abstract

전기적 수단으로 직렬 데이타를 써 넣거나 소거가 가능한 고정 기억 소자인 시리얼 이이피롬과; 상기 시리얼 이이피롬상에 데이타를 써 넣거나, 저장된 데이타를 읽기 위한 프로그램이 저장되어 있는 롬과; 상기 롬상에 저장되어 있는 프로그램에 따라 상기 시리얼 이이피롬상에 데이타를 써 넣거나, 저장된 데이타를 읽기 위한 명령어 및 해당 어드레스를 출력하는 마이크로 컨트롤러로 이루어지는 시리얼 이이피롬 리드/라이트 장치는, 소프트웨어 적으로 시리얼 이이피롬의 데이타를 리드하거나, 데이타를 라이트하므로써, 하드웨어 구성 요소 사용으로 인한 제품의 원가 상승 및 공유 면적 증가를 방지할 수 있다.

Description

시리얼 이이피롬 리드/라이트 장치 및 그 방법
이 발명은 시리얼 (serial) 이이피롬(EEFROM, Electically Erasable Programmable ROM) 리드/라이트(read/write) 장치 및 그 방법에 관한 것으로 더욱상세하게 말하자면, 하드웨어적(hardware)이 아닌 소프트웨어적(software)으로 이이피롬을 리드/라이트하기 위한 방법을 제공하기 위한 시리얼 이이피롬 리드/라이트 장치 및 그 방법에 관한 것이다.
일반적으로 이이피롬은 전기적 수단으로 정보를 써 넣거나 소거가 가능한 고정 기억 소자로서, 전자 시스템에 있어서 전원 스위치를 오프시킨 다음 다시 온시켰을 때, 전자 시스템을 오프시키기 전의 상태를 유지하는데 이용하게 된다.
제1도는 종래의 시리얼 이이피롬 리드/라이트 장치의 구성 블럭도이다.
첨부한 제1도를 참조로 하여 종래의 시리얼 이이피롬 리드/라이트 장치의 작용을 설명하면 다음과 같다.
첨부한 제1도에 도시되어 있듯이 종래의 시리얼 이이피롬 리드/라이트 장치의 구성은, 시리얼 이이피롬(3)과, 도시하지 않은 중앙 처리 장치(CPU, Central Processing Unit) 데이타 버스를 통하여 입력되는 병렬 데이타를 직렬 데이타로 출력하여 상기 시리얼 이이피롬(3)상에 라이트하는 병직렬 레지스터(1)와, 상기 시리얼 이이피롬(3)에서 출력되는 직렬 데이타를 병렬 데이타로 중앙 처리 장치 데이타 버스상으로 출력하는 직병렬 레지스터(2)로 이루어진다.
상기한 구성과 같이, 도시하지 않은 중앙 처리 장치가 시리얼 이이피롬(3)상에 데이타를 저장하기 위하여, 해당하는 데이타를 중앙 처리 장치 데이타 버스상으로 출력하면, 상기한 데이타는 중앙 처리 장치 데이타 버스를 통하여 병직렬 레지스터(1)로 입력된다.
일반적으로 중앙 처리 장치에서 출력되는 데이타는 병렬 데이타 형태로 출력이 되며, 상기 병직렬 레지스터(1)상으로 입력된 병렬 데이타는 직렬 데이타로 변환되어 시리얼 이이피롬(3)상의 해당하는 어드레스상에 라이트된다.
또한, 시리얼 이이피롬(3)상에 저장된 데이타를 리드하는 경우에는 도시하지 않는 별도의 어드레스 버스상에서 인가되는 어드레스 신호에 따라, 해당 어드레스에 저장되어 있는 데이타가 출력되어 직병렬 레지스터(2)로 출력된다.
상기 직병렬 레지스터(2)로 출력된 직렬 데이타는 병렬 데이타로 변환되어, 다시 중앙 처리 장치 데이타 버스상으로 출력되어 도시하지 않은 중앙 처리 장치로 입력된다.
그러나, 종래에는 상기와 같이 하드웨어적 구성 요소간의 제어 신호 및 데이타 전송에 따라 시리얼 이이피롬상에 저장된 데이타를 읽거나 데이타를 저장하므로써, 하드웨어 구성 요소값으로 인하여 제품의 원가가 상승하거나, 각 하드웨어 구성 요소들의 공유 면적 증가로 인한 제품 크기 증가 등이 발생하는 단점이 있다.
그러므로, 이 발명의 목적은 상기한 종래의 단점을 해결하기 위한 것으로, 소프트웨어 적으로 시리얼 이이피롬의 데이타를 리드하거나, 데이타를 라이트하므로써, 하드웨어 구성 요소 사용으로 인한 제품의 원가 상승 및 공유 면적 증가를 방지하기 위한 시리얼 이이피롬 리드/라이트 장치 및 그 방법을 제공하고자 하는데 있다.
상기의 목적을 달성하기 위한 이 발명의 구성은,
전기적 수단으로 직렬 데이타를 써 넣거나 소거가 가능한 고정 기억 소자인 시리얼 이이피롬과;
상기 시리얼 이이피롬상에 데이타를 써 넣거나, 저장된 데이타를 읽기 위한 프로그램이 저장되어 있는 롬과;
상기 롬상에 저장되어 있는 프로그램에 따라 상기 시리얼 이이피롬상에 데이타를 써 넣거나, 저장된 데이타를 읽기 위한 명령어 및 해당 어드레스를 출력하는 마이크로 컨트롤러로 이루어진다.
상기의 목적을 달성하기 위한 이 발명의 데이타 라이트 방법은,
시리얼 이이피롬상에 데이타를 써넣기 위한 라이트 플래그를 세트시키는 단계와;
칩셀텍트 신호를 출력하여 데이타 라이트 동작을 수행하기 위하여 시리얼 이이피롬을 선택한 다음, 클락 신호에 따라 인에이블 라이트 신호를 출력하여 데이타 라이트 동작이 수행 가능하도록 하는 단계와;
클락 신호에 따라 데이타를 라이트하기 위하여 시리얼 이이피롬의 해당주소를 출력하여 지정하는 단계와;
상기에서 지정된 시리얼 이이피롬상의 해당 주소로 데이타 라이트 명령어를 출력한 다음, 해당 데이타를 전송하여 라이트 하는 단계와;
일정 시간 동안의 딜레이 시간이 경과하면 라이트 플래그를 리세트시켜 데이타 라이트 동작을 종료하는 단계로 이루어진다.
상기의 목적을 달성하기 위한 데이타 리드 방법은,
버퍼상에 저장되어 있는 데이타를 클리어시키는 단계와;
시리얼 이이피롬상에 저장된 데이타를 읽기 위한 리드 플래그를 세트시키는단계와;
칩셀텍트 신호를 출력하여 데이타 리드 동작을 수행하기 위하여 시리얼 이이피롬을 선택한 다음, 클락 신호에 따라 인에이블 리드 신호를 출력하여 데이타 리드 동작이 수행 가능하도록 하는 단계와;
클락 신호에 따라 리드하기 위한 데이타가 저장된 시리얼 이이피롬의 해당주소를 출력하여 지정하는 단계와;
상기에서 지정된 시리얼 이이피롬상의 해당 주소로 데이타를 리드하기 위한 명령어를 출력하는 단계와;
상기 시리얼 이이피롬의 지정된 주소에 해당하는 데이타를 리드하는 단계와;
상기 리드 플래그를 리세트시켜 데이타 리드 동작을 종료하는 단계로 이루어진다.
상기 구성에 의한 이 발명을 용이하게 실시할 수 있는 가장 바람직한 실시예를 첨부된 도면을 참조로 하여 설명하면 다음과 같다.
제2도는 이 발명의 실시예에 따른 시리얼 이이피롬 리드/라이트 장치의 구성 블럭도이고,
제3도는 이 발명의 실시예에 따른 시리얼 이이피롬 라이트 방법의 동작 순서도이고,
제4도는 이 발명의 실시예에 따른 시리얼 이이피롬 리드 방법의 동작 순서도이고,
제5도는 이 발명의 실시예에 따른 시리얼 이이피롬 리드/라이트 장치의 데이타 라이트시의 신호 타이밍도이고,
제6도는 이 발명의 실시예에 따른 시리얼 이이피롬 리드/라이트 장치의 데이타 리드시의 신호 타이밍도이다.
첨부한 제2도에 도시되어 있듯이 이 발명의 실시예에 따른 시리얼 이이피롬 리드/라이트 장치의 구성은, 시리얼 이이피롬(30)과, 설정된 제어 신호에 따라 상기 시리얼 이이피롬(30)상에 데이타를 저장하거나 데이타 읽기 동작을 수행하는 마이크로 컨트롤러(10)와, 어드레스 버스와 데이타 버스에 연결되어 상기 마이크로 컨트롤러(10)를 통하여 시리얼 이이피롬(30)상에 데이타를 리드/라이트하시 위한 프로그램이 저장되어 있는 롬(20)으로 이루어진다.
상기 마이크로 컨트롤러(10)는 도시바(TOSHIBA)에서 제조된 TLCS90841로 이루어지며, 상기 시리얼 이이피롬(30)도 동회사에서 제조된 TC89121로 이루어지나, 반드시 상기에 국한되지는 않는다.
상기 구성에 의한 이 발명의 실시예에 따른 시리얼 이이피롬 리드/라이트 장치의 작용을 설명하면 다음과 같다.
첨부한 제2도에 도시되어 있듯이, 상기 마이크로 컨트롤러(10)의 각 출력신호값을 첨부한 제5도와 제6도에 도시되어 있는 신호 타이밍도에 따라 주어, 시리얼 이이피롬(30)상에 저장된 데이타를 리드/라이트한다.
먼저 첨부한 제3도 및 제5도를 참조로 하여 시리얼 이이피롬의 데이타 라이트 동작을 설명하면 다음과 같다.
구동 전원이 인가되어 마이크로 컨트롤러(10)가 구동된 다음, 시리얼 이이피롬(30)상에 현재 시스템의 작업 상황에 따른 데이타를 리드/라이트하기 위하여 롬(20)상에 저장된 프로그램을 로딩한다.
상기 로딩되는 프로그램에 따라 시리얼 이이피롬(30)상에 데이타를 라이트하기 위하여, 마이크로 컨트롤러(10)는 시리얼 이이피롬(30)에 데이타 라이트를 시작하겠다는 신호를 라이트 플래그상에 온시켜 세트시킨다(S110).
상기에서 시리얼 이이피롬(30)에 데이타를 라이트하기 위한 상태를 세트시킨 다음, 마이크로 컨트롤러(10)는 칩선택 신호(/CS)와 클락 신호(/CLK)를 첨부한 제5도에 도시되어 있는 바와 같이 한번 세트시키고 즉, 하이 상태의 신호를 출력한 다음 다시 리세트시켜, 시리얼 이이피롬(30)이 선택되었음을 나타낸다(S120∼S130).
상기에서 시리얼 이이피롬(30) 칩선택 동작을 수행한 다음 다시 일정 주기를 가지는 클락 신호를 출력하면서, 마이크로 컨트롤러(10)는 출력되는 클락 신호(/CLK)에 따라 시리얼 이이피롬(30)으로 이이피롬 인에이블 라이트 명령어(1001 0000)을 출력한다(S140).
상기 마이크로 컨트롤러(10)는 이이피롬 인에이블 라이트 명령어를 출력하여 시리얼 이이피롬(30)을 데이타 라이트 기능이 가능하도록 한 다음, 상기 롬(20)상에 저장되어 설정된 어드레스에 따라 시리얼 이이피롬(30)상의 해당주소를 지정한다(S150).
상기에서 마이크로 컨트롤러(10)는 데이타 입력 포트를 통하여 해당하는 주소를 순차적으로 출력하여 시리얼 이이피롬(30)의 해당 주소를 지정한 다음, 첨부한 제5도에 도시되어 있듯이 라이트 명령어(0110 0000)를 출력한다(S160).
상기에서 라이트 명령어를 시리얼 이이피롬상으로 출력한 다음, 데이타 입력 포트를 통하여 롬(20)상에 저장된 데이타를 직렬 데이타로 바꾸어 순차적으로 시리얼 이이피롬(30)상의 해당 주소로 출력하여 기록한다(S170).
상기에서 마이크로 컨트롤러(10)는 시리얼 이이피롬(30)상으로 라이트 명령어를 출력한 다음 해당 주소로 해당 데이타를 기록하면서, 저장하고자 하는 데이타가 모두 전송된 다음 시리얼 이이피롬(30)상의 내부 메모리 셀에 전송된 데이타가 프로그램되는데 필요한 시간동안의 딜레이를 가진다(S180).
상기에서 일정 시간동안의 딜레이 시간이 경과하면, 마이크로 컨트롤러(10)는 일회의 데이타 라이트 동작이 이루어지고 다음 데이타를 라이트하기 위하여, 상기 시리얼 이이피롬(30)상의 라이트 플래그를 리세트시킨다(S190∼S200).
상기한 시리얼 이이피롬의 데이타 라이트 동작과 동일하게 데이타 리드 동작도 이루어진다.
상기와 같이 첨부한 제4도 및 제6도를 참조로 하여 시리얼 이이피롬상의 데이타 리드 동작을 설명하면 다음과 같다.
상기한 데이타 라이트 동작과 같이 롬(20)상에 저장된 데이타 리드 프로그램이 로딩되면, 상기 마이크로 컨트롤러(10)는 도시하지 않은 버퍼상에 저장되어 있는 모든 데이타를 클리어시킨다(S310).
상기에서 데이타를 클리어 시킨 다음 마이크로 컨트롤러(10)는 시리얼 이이피롬(30)상의 데이타 리드 플래그를 세트시키고, 칩실렉트 신호(/CS)를 액티브시켜 시리얼 이이피롬(30)을 선택한 다음, 클락 신호(/CLK)에 따라 이이피롬 인에이블리드 명령어를 출력한다(S320∼S350).
상기 마이크로 컨트롤러(10)는 이이피롬 인에이블 리드 명령어를 출력하여 시리얼 이이피롬(30)을 데이타 리드 능이 가능하도록 한 다음, 상기 롬(20)상에 저장되어 설정된 어드레스에 따라 데이타를 리드하고자 하는 시리얼 이이피롬(30)상의 해당 주소를 지정한다(S360).
상기에서 시리얼 이이피롬(30)상으로 데이타를 리드하기 위한 해당 어드레스를 순차적으로 전송한 다음, 리드 명령어(1000 0000)를 출력하여 첨부한 제6도에 도시되어 있듯이 해당하는 주소에 저장된 데이타를 순차적으로 리드한다(S370∼5380).
상기한 시리얼 데이타 리드/라이트 동작에 해당하는 이 발명의 실시예에 따른 프로그램을 첨부하면 다음과 같다.
이상에서와 같이 이 발명의 실시예에 따라, 소프트웨어 적으로 시리얼 이이피롬의 데이타를 리드하거나, 데이타를 라이트하므로써, 하드웨어 구성 요소 사용으로 인한 제품의 원가 상승 및 공유 면적 증가를 방지할 수 있는 효과를 가지는, 시리얼 이이피롬 리드/라이트 장치 및 그 방법을 제공할 수 있다.
제1도는 종래의 시리얼 이이피롬 리드/라이트 장치의 구성 블럭도이고,
제2도는 이 발명의 실시예에 따른 시리얼 이이피롬 리드/라이트 장치의 구성 블럭도이고,
제3도는 이 발명의 실시예에 따른 시리얼 이이피롬 라이트 방법의 동작 순서도이고,
제4도는 이 발명의 실시예에 따른 시리얼 이이피롬 리드 방법의 동작 순서도이고,
제5도는 이 발명의 실시예에 따른 시리얼 이이피롬 리드/라이트 장치의 데이타 라이트시의 신호 타이밍도이고,
제6도는 이 발명의 실시예에 따른 시리얼 이이피롬 리드/라이트 장치의 데이타 리드시의 신호 타이밍도이다.

Claims (7)

  1. 전기적 수단으로 직렬 데이터를 써넣거나 소거가 가능한 고정 기억 소자인 시리얼 이이피롬(Serial EEPROM);
    상기 시리얼 이이피롬 상에 데이터를 써넣거나 저장된 데이터를 읽기 위한 프로그램이 저장된 롬; 및
    상기 롬 상에 저장되어 있는 프로그램에 따라 상기 시리얼 이이피롬 상에 데이터를 써넣거나 저장된 데이터를 읽기 위해 상기 시리얼 이이피롬을 선택하는 칩셀렉트 신호를 출력하고, 데이터의 리드/라이트 동작이 가능토록 인에이블 리드/라이트 신호를 출력한 후, 데이터의 리드/라이트 명령어와 상기 시리얼 이이피롬의 해당 주소를 출력함으로써 데이터를 순차적으로 리드/라이트하는 마이크로 컨트롤러로 이루어지는 것을 특징으로 하는 시리얼 이이피롬 리드/라이트 장치.
  2. 제1항에 있어서,
    상기 마이크로 컨트롤러는,
    상기 롬에 저장되어 있는 프로그램이 로딩되어 데이터 라이트 동작이 시작되면, 시리얼 이이피롬 상의 라이트 플래그를 세트시키고 칩셀렉트 신호를 출력하여 시리얼 이이피롬을 선택한 다음, 클락신호에 따라 인에이블 라이트 신호를 출력하여 데이터 라이트 동작이 가능하도록 하고, 시리얼 이이피롬 상에 데이터를 라이트하기 위한 시리얼 이이피롬의 해당 주소와 라이트 명령어를 출력한 다음, 해당 데이터를 순차적으로 해당 주소로 출력하여 라이트하고, 라이트 플래그를 리세트시키는 것을 특징으로 하는 시리얼 이이피롬 리드/라이트 장치.
  3. 제2항에 있어서,
    상기 마이크로 컨트롤러는,
    상기 시리얼 이이피롬 상의 지정된 주소에 해당 데이터를 라이트한 다음, 시리얼 이이피롬의 데이터 라이트 동작이 이루어지도록 일정한 딜레이 시간을 둔 다음, 해당 딜레이 시간이 경과하면 라이트 플래그를 리세트시키는 것을 특징으로 하는 시리얼 이이피롬 리드/라이트 장치.
  4. 제1항에 있어서,
    상기 마이크로 컨트롤러는,
    상기 롬에 저장되어 있는 프로그램이 로딩되어 데이터 리드 동작이 시작되면, 내부의 버퍼에 저장된 데이터를 클리어시키고, 시리얼 이이피롬 상의 리드 플래그를 세트시킨 다음, 칩셀렉트 신호를 출력하여 시리얼 이이피롬을 선택하고, 클락신호에 따라 인에이블 리드신호를 출력하여 데이터 리드 동작이 가능하도록 한 다음, 시리얼 이이피롬 상에 데이터를 리드하기 위한 시리얼 이이피롬의 해당 주소와 리드 명령어를 출력하여, 시리얼 이이피롬의 지정된 주소에 해당하는 데이터를 순차적으로 리드한 다음, 리드 플래그를 리세트시키는 것을 특징으로 하는 시리얼 이이피롬 리드/라이트 장치.
  5. 시리얼 이이피롬 상에 데이터를 써넣기 위한 라이트 플래그를 리세트시키는 단계;
    칩셀렉트 신호를 출력하여 데이터 라이트 동작을 수행하기 위하여 시리얼 이이피롬을 선택한 다음, 클락신호에 따라 인에이블 라이트 신호를 출력하여 데이터 라이트 동작이 수행 가능하도록 하는 단계;
    클락신호에 따라 데이터를 라이트하기 위하여 시리얼 이이피롬의 해당 주소를 출력하여 지정하는 단계;
    상기 단계에서 지정된 시리얼 이이피롬 상의 해당 주소로 데이터 라이트 명령어를 출력한 다음, 해당 데이터를 순차적으로 전송하여 라이트하는 단계;
    일정 시간 동안의 딜레이 시간이 경과하면, 라이트 플래그를 리세트시켜 데이터 라이트 동작을 종료하는 단계로 이루어지는 것을 특징으로 하는 시리얼 이이피롬 라이트 방법.
  6. 제5항에 있어서,
    상기 데이터를 라이트하는 단계는,
    라이트 루틴을 여러 단계로 구분시킨 다음, 메인 카운터의 카운터 동작에 따라 한 단계씩 수행하여 데이터를 라이트하는 것을 특징으로 하는 시리얼 이이피롬 라이트 방법.
  7. 버퍼 상에 저장되어 있는 데이터를 클리어시키는 단계;
    시리얼 이이피롬 상에 저장된 데이터를 읽기 위한 리드 플래그를 세트시키는 단계;
    칩셀렉트 신호를 출력하여 데이터 리드 동작을 수행하기 위하여 시리얼 이이피롬을 선택한 다음, 클락신호에 따라 인에이블 리드신호를 출력하여 데이터 리드동작이 수행 가능하도록 하는 단계;
    클락신호에 따라 리드하기 위한 데이터가 저장된 시리얼 이이피롬의 해당 주소를 출력하여 지정하는 단계;
    상기 단계에서 지정된 시리얼 이이피롬 상의 해당 주소로 데이터를 리드하기 위한 명령어를 출력하는 단계;
    상기 시리얼 이이피롬의 지정된 주소에 해당하는 데이터를 순차적으로 리드하는 단계;
    상기 리드 플래그를 리세트시켜 데이터 리드 동작을 종료하는 단계로 이루어지는 것을 특징으로 하는 시리얼 이이피롬 리드 방법.
KR1019950011718A 1995-05-12 1995-05-12 시리얼이이피롬리드/라이트장치및그방법 KR100373796B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950011718A KR100373796B1 (ko) 1995-05-12 1995-05-12 시리얼이이피롬리드/라이트장치및그방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950011718A KR100373796B1 (ko) 1995-05-12 1995-05-12 시리얼이이피롬리드/라이트장치및그방법

Publications (2)

Publication Number Publication Date
KR960042368A KR960042368A (ko) 1996-12-21
KR100373796B1 true KR100373796B1 (ko) 2003-05-09

Family

ID=37416740

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950011718A KR100373796B1 (ko) 1995-05-12 1995-05-12 시리얼이이피롬리드/라이트장치및그방법

Country Status (1)

Country Link
KR (1) KR100373796B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101583090B1 (ko) * 2009-12-15 2016-01-07 엘지이노텍 주식회사 마이크로 컨트롤러의 데이터 리드 방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR900016837A (ko) * 1989-04-20 1990-11-14 이노우에 사도시 전원차단후 및 차단시의 기동처리방식
KR920022107A (ko) * 1991-05-25 1992-12-19 정용문 이동체 단말기의 전원 온/오프에 의한 nvm 오동작 보호회로

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR900016837A (ko) * 1989-04-20 1990-11-14 이노우에 사도시 전원차단후 및 차단시의 기동처리방식
KR920022107A (ko) * 1991-05-25 1992-12-19 정용문 이동체 단말기의 전원 온/오프에 의한 nvm 오동작 보호회로

Also Published As

Publication number Publication date
KR960042368A (ko) 1996-12-21

Similar Documents

Publication Publication Date Title
JP4527181B2 (ja) Jtagポートを介したメモリユニットの入出力処理の制御のための方法及び装置
US4158227A (en) Paged memory mapping with elimination of recurrent decoding
KR960019715A (ko) 반도체장치
JP3900863B2 (ja) データ転送制御装置、半導体記憶装置および情報機器
US7725621B2 (en) Semiconductor device and data transfer method
JPH0887876A (ja) Nand形フラッシュメモリicカード
US20060023554A1 (en) Nonvolatile memory apparatus
JPS63163937A (ja) メモリ制御装置
EP0315194A2 (en) Microcomputer capable of accessing continuous addresses for a short time
JPH03252993A (ja) E↑2promの情報書込み装置
JP2001344148A (ja) ブートブロックフラッシュメモリ制御回路、およびそれを備えたicメモリカードと半導体記憶装置、並びにブートブロックフラッシュメモリの消去方法
KR100373796B1 (ko) 시리얼이이피롬리드/라이트장치및그방법
JPH04360095A (ja) 半導体記憶回路
US5619714A (en) Microcomputer having an instruction decoder with a fixed area and a rewritable area
JPH05166391A (ja) メモリ装置
EP4099176A1 (en) Semiconductor device
KR100206907B1 (ko) 메모리 관리가 가능한 메모리카드
KR930009061B1 (ko) 메모리 억세스 장치
KR950020736A (ko) 반도체 기억장치
KR950010847B1 (ko) 다수개의 제어레지스터 리드/라이트 회로
KR100275958B1 (ko) 마이크로 컴퓨터 유닛
EP0264740A2 (en) Time partitioned bus arrangement
JPH11328089A (ja) Pciバスインタフェース用デバイスにおけるid情報書き込み回路
JPS5841525B2 (ja) ダイレクトメモリアクセスニヨル ヨミコミカキコミホウシキ
JPH096747A (ja) フラッシュメモリ制御装置

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080130

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee