KR970068160A - 메모리 소자의 출력 제어장치 및 방법 - Google Patents

메모리 소자의 출력 제어장치 및 방법 Download PDF

Info

Publication number
KR970068160A
KR970068160A KR1019960005966A KR19960005966A KR970068160A KR 970068160 A KR970068160 A KR 970068160A KR 1019960005966 A KR1019960005966 A KR 1019960005966A KR 19960005966 A KR19960005966 A KR 19960005966A KR 970068160 A KR970068160 A KR 970068160A
Authority
KR
South Korea
Prior art keywords
output
sense amplifier
signal
change
control
Prior art date
Application number
KR1019960005966A
Other languages
English (en)
Other versions
KR0179273B1 (ko
Inventor
박규하
Original Assignee
문정환
엘지반도체 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, 엘지반도체 주식회사 filed Critical 문정환
Priority to KR1019960005966A priority Critical patent/KR0179273B1/ko
Publication of KR970068160A publication Critical patent/KR970068160A/ko
Application granted granted Critical
Publication of KR0179273B1 publication Critical patent/KR0179273B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • G11C7/08Control thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/06Address interface arrangements, e.g. address buffers

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Dram (AREA)

Abstract

본 발명은 메모리 소자에 관한 것으로, 특히 출력 제어에 필요한 신호를 입력되는 어드레스의 변화 및 센스 앰프의 출력 변화를 모두 이용하여 만들어내어 소자의 출력 특성을 높이기 위한 것으로 그 구성은 다음과 같다. 입력되는 어드레스 신호변화에 관한 정보(ATD)를 발생시키는 입력 버퍼와, 상기 입력 버퍼의 신호변화에 관한 정보 및 센스 앰프의 출력 변화(CHG)를 이용하여 센스 앰프 제어 신호 및 출력 제어 신호를 발생시키는 제어 수단부와, 상기 제어 수단부의 센스 앰프 제어신호를 이용하여 해당 어드레스의 셀 정보를 읽어내는 센스 앰프와, 상기 센스 앰프의 출력을 래치하여 상기 제어 수단부의 출력 제어신호에 따라 출력하는 출력 버퍼를 포함하여 이루어진다.

Description

메모리 소자의 출력 제어장치 및 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도(a)는 본 발명의 출력 제어 회로의 구성 블럭도, (b)는 본 발명의 출력 제어 회로의 구성 블럭도.

Claims (4)

  1. 입력되는 어드레스 신호변화에 관한 정보(ATD)를 발생시키는 입력 버퍼와, 상기 입력 버퍼의 신호변화에 관한 정보 및 센스 앰프의 출력 변화(CHG)를 이용하여 센스앰프 제어신호 및 출력 제어신호를 발생시키는 제어 수단부와, 상기 제어 수단부의 센스 앰프 제어신호를 이용하여 해당 어드레스의 셀 정보를 읽어내는 센스 앰프와, 상기 센스 앰프의 출력을 래치하여 상기 제어 수단부의 출력 제어신호에 따라 출력하는 출력 버퍼를 포함하여 이루어지는 것을 특징으로 하는 메모리 소자의 출력 제어 장치.
  2. 메모리 셀의 출력 제어에 있어서, 입력되는 어드레스의 변화 및 센스 앰프 출력 변화의 정보를 이용하여 센스 앰프 출력 및 데이타 출력을 제어하는 것을 특징으로 하는 메모리 소자의 출력 제어방법.
  3. 제2항에 있어서, 입력되는 어드레스가 바뀌면 이변화 정보를 트리거 신호로하여 센스 앰프의 동작 신호를 센트시키고, 이전 상태의 출력을 off시키기 위해 데이타 출력 신호를 리셋시키는 것을 특징으로 하는 메모리 소자의 출력 제어방법.
  4. 제2항에 있어서, 센스 앰프의 출력이 바뀌면 그 변화된 정보(CHG)를 트리거 신호로 하여 센스 앰프 출력을 래치하고 센스 앰프의 동작 신호를 리셋시키고, 래치한 데이타를 출력시키기 위하여 데이타 출력 신호를 세트시키는 것을 특징으로 하는 메모리 소자의 출력 제어방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960005966A 1996-03-07 1996-03-07 메모리 소자의 출력 제어 장치 및 방법 KR0179273B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960005966A KR0179273B1 (ko) 1996-03-07 1996-03-07 메모리 소자의 출력 제어 장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960005966A KR0179273B1 (ko) 1996-03-07 1996-03-07 메모리 소자의 출력 제어 장치 및 방법

Publications (2)

Publication Number Publication Date
KR970068160A true KR970068160A (ko) 1997-10-13
KR0179273B1 KR0179273B1 (ko) 1999-04-15

Family

ID=19452577

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960005966A KR0179273B1 (ko) 1996-03-07 1996-03-07 메모리 소자의 출력 제어 장치 및 방법

Country Status (1)

Country Link
KR (1) KR0179273B1 (ko)

Also Published As

Publication number Publication date
KR0179273B1 (ko) 1999-04-15

Similar Documents

Publication Publication Date Title
KR940010082A (ko) 반도체메모리장치의 데이타출력버퍼
KR910001771A (ko) 반도체 메모리 장치
KR970049565A (ko) 플래쉬 메모리의 재프로그램 장치 및 그 방법
KR970029763A (ko) 반도체 메모리 장치의 하이퍼 페이지 모드의 데이타 출력신호 제어회로
KR970003259A (ko) 2 스테이지 래치회로를 이용한 페이지 모드 마스크롬 및 그 제어방법
KR970068160A (ko) 메모리 소자의 출력 제어장치 및 방법
KR950015394A (ko) 스태틱 랜덤 억세스 메모리
KR930005366A (ko) 유효 데이타만을 출력하는 장치 및 방법과 메모리 장치
KR900010778A (ko) 반도체 메모리장치
KR970051393A (ko) 불휘발성 반도체 메모리 장치의 명령 레지스터
KR970076252A (ko) 마이크로컴퓨터
KR970076838A (ko) 반도체 메모리 장치
KR950012457A (ko) 반도체 기억소자의 어드레스 입력장치
TW259868B (en) Delay circuit
KR980004963A (ko) 반도체 메모리 장치
KR970076878A (ko) 동적 메모리 장치의 테스트 회로
KR900013393A (ko) 가상기억장치의 영역구분방식 및 회로
KR940013061A (ko) 타임스위치의 메모리 억세스회로
KR970003176A (ko) 컴퓨터를 이용한 오디오 테이프 재생 장치
KR910014854A (ko) 휴대가능한 전자장치
KR950033839A (ko) 어드레스 차단회로
KR980004967A (ko) 입출력 데이타의 길이 선택이 가능한 스태틱 램 장치
KR960038616A (ko) 컴퓨터 시스템의 이이피롬(eeprom) 쓰기 방지장치 및 방법
KR910008579A (ko) 메모리 제어 시스템
KR960002004A (ko) 확장 롬 영역내의 플렉서블 어드레스 제어기

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061026

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee