KR960002004A - 확장 롬 영역내의 플렉서블 어드레스 제어기 - Google Patents

확장 롬 영역내의 플렉서블 어드레스 제어기 Download PDF

Info

Publication number
KR960002004A
KR960002004A KR1019940012724A KR19940012724A KR960002004A KR 960002004 A KR960002004 A KR 960002004A KR 1019940012724 A KR1019940012724 A KR 1019940012724A KR 19940012724 A KR19940012724 A KR 19940012724A KR 960002004 A KR960002004 A KR 960002004A
Authority
KR
South Korea
Prior art keywords
address
rom
flexible
region
extended
Prior art date
Application number
KR1019940012724A
Other languages
English (en)
Other versions
KR960011278B1 (ko
Inventor
전대현
조성현
박노병
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019940012724A priority Critical patent/KR960011278B1/ko
Publication of KR960002004A publication Critical patent/KR960002004A/ko
Application granted granted Critical
Publication of KR960011278B1 publication Critical patent/KR960011278B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0615Address space extension
    • G06F12/0623Address space extension for memory modules

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Read Only Memory (AREA)
  • Storage Device Security (AREA)
  • Stored Programmes (AREA)

Abstract

확장 롬 영역의 플렉서블 어드레스를 래치시키는 입출력 레지스터 디코더와 래치되는 어드레스를 저장하는 레지스터인 래치부 그리고 래치부에서 출력되어 어드레스 비교기 및 롬 제어기로 입력되는 어드레스와 시스템 어드레스를 비교하여 같은 영역의 어드레스인 경우 해당되는 롬을 활성화시키는 어드레스 비교기 및 롬 제어기로 구성된 확장 롬 영역내의 플렉서블 어드레스 제어기로서, 사용하고자 하는 확장 롬 영역내의 어드레스를 래치하여, 시스템 어드레스와 비교하는 방식으로 확장 롬 영역중의 활성화시키는 영역을 한정하여, 비교결과 같은 영역인 경우 해당 영역의 롬을 활성화시켜 버퍼를 통하여 데이터를 전송하는 기능을 수행하는 확장 롬 영역내의 플렉서블 어드레스 제어기를 제공하는 것과, 부수적인 기능으로, 활성화된 ROM의 어드레스를 변경하고자 할 때는, 입출력 레지스터를 통하여 다른 플렉서블 어드레스로 변경시키는 효과를 가진 확장롬 영역내의 플렉서블 어드레스의 롬 제어기에 관한 것.

Description

확장 롬 영역내의 플렉서블 어드레스 제어기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 이 발명의 실시예에 따른 확장 롬 영역내의 플렉서블 어드레스 제어기의 블록 회로도이다.
제3도는 이 발명의 실시예에 따른 화장 롬 영역내의 플렉서블 어드레스 제어기가 동작하는 루틴을 보이는 동작 흐름도이다.

Claims (2)

  1. 확장 롬 영역의 플렉서블 어드레스를 래치시키기 위한 제어신호를 출력하는 입출력 레지스터 디코더와; 래치되는 어드레스를 저장하는 레지스터인 래치부와; 그리고 래치부에서 출력되는 어드레스인 플렉서블 어드레스 데이타와 시스템 어드레스 버스를 통해 입력받은 시스템 어드레스를 비교하여 같은 영역의 어드레스인 경우에만 해당되는 영역의 롬을 활성화시키는 어드레스 비교기 및 롬 제어기로 이루어지는 것을 특징으로 하는 확장 롬 영역내의 플렉서블 어드레스 제어기.
  2. 확장 롬 영역중에 현재 사용되지 않고 있는 영역을 골라 사용자가 사용할 플렉서블 어드레스를 결정하는 단계와; 결정된 어드레스를 래치하기 위한 제어신호를 발생하기 위해서 입출력 레지스터 디코더를 작동시키는 단계와; 상기 단계의 제어신호를 입력 받아서 사용할 영역으로 결정된 어드레스의 최상위 8비트나 또는 16비트을 플렉서블 어드레스로 래치하는 단계와; 메모리 리드(read) 사이클내에서 시스템 어드레스 버스를 통해 어드레스 비교기 및 롬 제어기로 시스템 어드레스가 입력되는 단계와; 어드레스 비교기 및 롬 제어기에서는 입력된 시스템 어드레스와 래치부에서 출력된 플렉서블 어드레스를 비교하여 서로 같은 영역의 어드레스인 경우에만 해당영역의 롬을 활성화시켜 버퍼를 통하여 데이타가 전송될 수 있도록 롬 출력 인에이불(ROMOE) 신호를 발생시키는 롬 리드 제어의 기능을 수행하는 단계의 루틴으로 이루어지는 것을 특징으로 하는 확장 롬 영역내의 플렉서블 어드레스 제어 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940012724A 1994-06-07 1994-06-07 확장 롬 영역내의 플렉서블 어드레스 제어기 KR960011278B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940012724A KR960011278B1 (ko) 1994-06-07 1994-06-07 확장 롬 영역내의 플렉서블 어드레스 제어기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940012724A KR960011278B1 (ko) 1994-06-07 1994-06-07 확장 롬 영역내의 플렉서블 어드레스 제어기

Publications (2)

Publication Number Publication Date
KR960002004A true KR960002004A (ko) 1996-01-26
KR960011278B1 KR960011278B1 (ko) 1996-08-21

Family

ID=19384775

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940012724A KR960011278B1 (ko) 1994-06-07 1994-06-07 확장 롬 영역내의 플렉서블 어드레스 제어기

Country Status (1)

Country Link
KR (1) KR960011278B1 (ko)

Also Published As

Publication number Publication date
KR960011278B1 (ko) 1996-08-21

Similar Documents

Publication Publication Date Title
KR890007284A (ko) 메시지 fifo 버퍼 제어기
KR890007285A (ko) Fifo버퍼 제어기
KR960020510A (ko) 줄길이복호화기
KR970705076A (ko) 메모리에 저장된 오정렬 데이타용 어드레스를 효율적으로 결정하는 장치 및 방법(Apparatus and Method for Efficiently Determining Addresses for Misaligned Data Stored in Memory)
KR910017290A (ko) 롬 데이타 보호 방법 및 장치
KR920020322A (ko) 명령처리장치
KR960002004A (ko) 확장 롬 영역내의 플렉서블 어드레스 제어기
KR970064186A (ko) 온스크린그래픽(On Screen Graphic) 기능을 갖는 텔레비젼에서의 스프라이트(Sprite) 그래픽 구현장치
KR910010299A (ko) 프로그래머블 콘트롤러의 비트연산 처리회로
KR930004906Y1 (ko) 확장메모리의 주소지정시스템
KR940013061A (ko) 타임스위치의 메모리 억세스회로
KR970055629A (ko) 비터비 디코더의 디코딩 방법
KR920004978A (ko) 마이크로 프로세서의 입출력 기능을 이용한 어드레스 확장법
KR960015650A (ko) 범용 입출력 장치
KR950003990A (ko) 비디오 메모리의 데이타 억세스회로
KR970051259A (ko) 센스 증폭기의 워드 라인 제어 회로
KR970068160A (ko) 메모리 소자의 출력 제어장치 및 방법
KR950012457A (ko) 반도체 기억소자의 어드레스 입력장치
KR960025127A (ko) 메모리의 일부 영역을 입출력 버퍼로 사용하는 방법 및 회로
KR970076309A (ko) 데이터 비트스트림 발생장치
KR970029083A (ko) 콘트롤러 그룹 아이디(id) 인터페이스장치
KR970051220A (ko) 기억장치의 어드레스 컨트롤 회로
KR930018374A (ko) 어드레스공간 변경방법 및 장치
KR20010045944A (ko) 중앙처리장치의 내부 메모리 어드레싱 장치
KR970051393A (ko) 불휘발성 반도체 메모리 장치의 명령 레지스터

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080604

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee