KR910001421B1 - 리드 프레임 장치 및 방법 - Google Patents

리드 프레임 장치 및 방법 Download PDF

Info

Publication number
KR910001421B1
KR910001421B1 KR1019830003153A KR830003153A KR910001421B1 KR 910001421 B1 KR910001421 B1 KR 910001421B1 KR 1019830003153 A KR1019830003153 A KR 1019830003153A KR 830003153 A KR830003153 A KR 830003153A KR 910001421 B1 KR910001421 B1 KR 910001421B1
Authority
KR
South Korea
Prior art keywords
runner
lead frame
elements
tape
bottom surfaces
Prior art date
Application number
KR1019830003153A
Other languages
English (en)
Other versions
KR840005607A (ko
Inventor
엔. 존스 레이몬드
엠. 로우션 존
에프. 케일 오델
Original Assignee
모터로라 인코오포레이티드
빈센트 제이. 라우너
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 모터로라 인코오포레이티드, 빈센트 제이. 라우너 filed Critical 모터로라 인코오포레이티드
Publication of KR840005607A publication Critical patent/KR840005607A/ko
Application granted granted Critical
Publication of KR910001421B1 publication Critical patent/KR910001421B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49503Lead-frames or other flat leads characterised by the die pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • H01L2221/68331Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding of passive members, e.g. die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T156/00Adhesive bonding and miscellaneous chemical manufacture
    • Y10T156/10Methods of surface bonding and/or assembly therefor
    • Y10T156/1052Methods of surface bonding and/or assembly therefor with cutting, punching, tearing or severing
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49121Beam lead frame or beam lead device
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/4981Utilizing transitory attached element or associated separate material

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Abstract

내용 없음.

Description

리드 프레임 장치 및 방법
제1도는 리드 프레임에 회로 소자들을 남아있게 하는 고리들을 떼어낸 후나 떼어내기 전 두 경우에 있어서 접착성 테이프줄에 결합한 리드 프레임과 각각의 결합 패드들을 도시하는 본 발명에 따른 리드 프레임의 부분적인 평면도.
제2도는 접착성 테이프 줄에 대한 리드 프레임과 결합패드의 접착성을 도시하기 위해 절단된 1개 런너의 부분을 갖는 제1도의 리드 프레임 투시도.
* 도면의 주요부분에 대한 부호의 설명
10 : 리드 프레임 14 : 테이프줄
18 : 결합 패드 20 : 고리(tag)
32 : 틀 42 : 런너
본 발명은 리드(lead)프레임 및 그 제조방법에 관한 것이다. 특히 작은 물리적 차원을 갖는 다수의 전자부품을 취급하는데 있어서 특별히 이용되는 리드 프레임 및 그 방법에 관한 것이다.
소형의 전자 부품제조에 있어서, 리드 프레임과 같은 띠에 부착된 각각의 결합 패드(bonding pad)에 다수의 틀(die)회로 소자나 또는 다른 장치를 결합하는 것은 일반적인 실시방법이다. 이런 형의 리드 프레임은 결합 패드에 각각의 회로 소자들을 존재하게 하고 결합해서 돌출과 평면으로 제조된다. 결국 결합 패드위의 이러한 소자들은 프레임에서 이러한 소자들을 안전하게 하는 고리(tag)를 떼어내어서 리드 프레임과 분리된다. 일반적으로 이 동작은 테스팅, 리드 벤딩(lead bending) 마아킹 (marking) 또는 또다른 다음 동작 이전에 행하여져야 한다.
허지만, 이러한 동작들은 소형으로 인하여 그리고 전반적으로 이런 회로 소자들의 물리적 차원이 기술의 향상에 따라 점차 감소하므로 각기 처리한다는 것은 어려운 일이다. 게다가, 리드 프레임으로부터 분리됨으로써 각 소자들은 제대로 된 위치를 벗어나게 되어 작동자는 시간과 노력을 들여 각 소자들을 재 배치해야 한다.
리드 프레임에 소자들을 안전하게 하는 고리를 떼어냄으로서 회로 소자에 각기 남아 있는 문제들을 해결하기 위해서, 떼어낸 소자들을 보존하도록 각각의 주머니를 갖는 종이 테이프나 플라스틱 테이프의 결합방법이 이미 제안되었다. 리드 프레임의 세로축에 90° 앞선 이 테이프는 각각의 소자들이 리드 프레임으로부터 분리되어 남아있는 주머니 속에서 제멋대로의 위치에 놓이게 한다. 허지만, 이 방법은, 테이프나 관련된 장치면에서 볼때 도구로써 가격이 고가이고, 부품의 방위를 일률적으로 남아있게 하지 못하고 그리고 테스트, 마아킹 또는 리드 벤딩 동작을 실행하기 이전에 추가적인 처리단계가 필요하다.
그러므로 양호한 리드 프레임 및 방법을 제공하는 것이 본 발명의 목적이다.
각각의 소자들의 방위와 위치가 유지되는 양호한 리드 프레임 및 방법을 제공하는 것은 본 발명의 추가적인 목적이다.
진술한 목적들은 다음과 같이 하여 본 발명에서 성취된다. 미랄(mylar)과 같은 접착성 테이프줄이 리드프레임과 결합 패드의 아랫면과 접촉하도록 리드 프레임의 아랫면을 따라 감아지고 압축된다. 리드 프레임에 각각 회로소자로 남아있게 하는 고리들을 떼어냄으로서 부품들은 리드 프레임에 결부된 테이프 줄에 의해 그들의 방위와 위치를 유지하게 된다. 그러므로 회로 소자들은 다음의 테스팅, 마아킹, 리드 벤딩 또는 또다른 처리동작에 있어서 리드 프레임/테이프줄의 쌍에 의해서 유니트로 처리될 수도 있다.
제1도와 제2도를 참조해서, 본 발명에 따른 양호한 리드 프레임(10)을 설명한다. 양호한 리드 프레임(10)은 주요 부분인 테이프줄(14)에 결합한 리드 프레임(12)을 구비한다.
도시된 실시예에 있어서, 리드 프레임(12)은 타이바(tiebar)(16)와 그리고 떼어낼 수 없을 정도로 고리(20)에 부착된 결합패드(18)에 의해 연결된 런너(runner)(42)들을 구비하는데 런너는 한쌍의 병렬로 되어 있고 구멍이 간격을 두고 존재한다. 다수의 구멍(22)은 리드 프레임(12)의 윗면(24)과 아랫면 사이를 연결한다. 구멍(22)은 결합된 틀(die)과 다르게 취급되게 동작을 통해 리드 프레임(12)의 정확한 위치와 지시를 허락한다. 타이 바(16)는 결합패드(18)에 부착된 고리(20)를 떼어내기 전이나 후에 리드 프레임(12)의 구조적 완전함을 유지하는 역할을 한다.
도시한 바와 같이, 결합패드(18)에는 윗면(28)과 아랫면(30)이 존재한다. 일반적으로, 틀(32)은 결합된 틀이 동작하는 동안 결합패드(18)중 하나의 윗면(28)에 결합된다. 틀(32)은 결합패드(18)중의 하나는 각각의 회로 소자를 구비한다. 도시되지 않았지만, 결합패드(18)는 추가로 도전을 결합하는 다음 동작에서 사용할 수 있도록 틀에 소재하는 각각 회로에 대한 많은 도선을 구비한다.
결합패드(18)는 분지점(44)에서 고리(20)를 분리함으로서 리드 프레임(12)으로부터 떼어낼 수 있다. 그래서 결합패드(18)와 리드 프레임(12)를 분리하는 간질(間質)성의 간격(34)와 (36)은 고리의 분리와 동일 여장이 된다. 종래의 동작에 있어서, 결합패드(18)들 중의 하나에 결합된 각각의 틀(32)은 물리적으로 각각 리드 프레임(12)으로부터 떼어낼 수 있다.
본 발명에 있어서, 접착성 표면(38)과 상반되는 표면(40)을 갖는 접착성 테이프 줄(14)은 접착성 표면(38)이 아랫면(26)과 (30)에 접촉하는 것과 같이 감아지거나 리드 프레임(12)위에서 압축된다. 일반적으로 접착성 테이프 줄(14)은 틀을 결합하는 단계 다음에 행하는 것이 적합하다. 이 방법에서, 접착성 태이프 줄(14)은 분지점(44)에서 고리를 분리한 후나 분리전에 리드 프레임(12)과 결합패드(18)를 안전하게 접촉시킨다. 그렇게 해서. 틀(32)과 조합된 결합패드(18)중의 하나를 구비하는 각각의 소자들의 위치와 방위가 유지된다.
한쌍의 리드 프레임(12), 접착성 테이프줄(14)과 결합수단(18)이 다음의 테스트, 리드 벤딩, 마아킹 또는 또다른 처리 동작들을 통해 유니트로서 처리될 수 있는 것과 같이 타이 바(16)가 리드 프레임(12)에 구조적 완전함을 제공한다는 것을 알 수 있다.
전술한 실시예에 있어서, 접착성 테이프 줄(14)은 편리하게 표준 규격인 8밀리미터의 미랄테이프로 공급될 수도 있다. 하지만 접착성 테이프 줄(14)에서 분리된 후에 결합패드(18)의 아랫면(30)에 남아있는 접착성의 적은 양은 다음 회로 소자의 부착에 영향을 주지 않기 때문에, 비 전도성 물질을 갖는 다른 접착성 테이프도 유용하게 이용될 수 있다.
제공된 본 발명은 도구로써의 가격이 저렴하고 이미 유용한 재료를 사용하는 양호한 리드 프레임 및 그 방법이다. 추가로 양호한 리드 프레임 및 방법인 본 발명은 부가적인 처리 동작을 요구하지 않으면서 각각 소자들의 위치와 방위를 유지한다. 또한, 양호한 리드 프레임 및 그 방법인 본 발명은 각각의 소자들이 테스트 마아킹, 리드 벤딩 그리고 또 다른 처리 동작을 통해 유니트로서 취급되는 것을 허락한다. 특수 장치와 결부해서 본 발명의 원리를 상술하는 동안, 본 발명의 설명이 단지 실시예를 통해서 이루어지고 본 발명의 범위를 국한하고자 하는 것이 아님을 명백히 이해할 수 있을 것이다.
특히, 다른 리드 프레임 구조가 단지 1개의 런너와 다른 결합패드, 타이 바, 또는 고리등을 이용하여 본 발명에 따른 접착성 줄과 결합해서 이용될 수도 있다.

Claims (10)

  1. 평행하고 상반되는 윗면과 아랫면을 갖는 적어도 1개의 런너와, 상기 런너에 떼는 것이 가능하게 부착되며 상반되는 윗면과 아랫면을 갖는 다수의 소자들과, 상기 런너의 아랫면과 소자의 아랫면에 붙였다 떼었다하는 것이 가능하게 부착된 테이프 줄을 구비하는 것을 특징으로 하는 리드 프레임.
  2. 제1항에 있어서, 상기 소자들은 상기 소자들의 윗면에 결합된 틀을 구비하는 것을 특징으로 하는 리드 프레임.
  3. 다수의 소자들을 처리하는 방법에 있어서, 평행하고 상반되는 윗면과 아랫면을 갖는 런너를 적어도 1개 갖는 리드프레임을 제공하는 단계와, 상반되는 윗면과 아랫면을 가진 다수의 소자들을 상기 런너에 떼어내는 것이 가능하게 부착하는 단계와, 상기 런너의 아랫면과 상기 소자의 아랫면에 떼어내는 것이 가능하게 상기 테이프줄을 부착시키는 단계를 구비하는 것을 특징으로 하는 방법.
  4. 제3항에 있어서, 떼어내는 것이 가능하게 부착시키는 단계는 접착성 테이프 수단에 의해 실행되는 것을 특징으로 하는 방법.
  5. 런너 간에서 수직방향으로 배치되되 간격을 두고 평행하게 배치되는 다수의 타이바를 갖고 상반되는 윗면 아랫면을 갖는 제1 및 제2의 런너들과, 상기 런너에 떼어내는 것이 가능하게 부착되고 상기 타이바 사이에서 간질성으로 배치되고, 상반되는 윗면과 아랫면을 갖는 상기 다수의 소자들과, 상기 소자가 상기 런너에서 떼어진후에도 테이프줄에 붙였다 떼는 것이 계속 가능하게 부착하기 위해 상기 런너 간에서 길이방향으로 신장되어 있고 상기 런너의 아랫면과 상기 소자의 아랫면에 붙였다 떼었다하는 것이 가능하게 부착되는 테이프 줄을 구비하는 것을 특징으로 하는 리드 프레임.
  6. 제5항에 있어서, 상기 소자는 결합 패드를 구비하는 것을 특징으로 하는 리드 프레임.
  7. 다수의 소자들을 처리하는 방법에 있어서, 런너들간에서 수직방향으로 배치되되 간격을 두고 평행하게 배치되는 다수개의 타이바를 갖고 상반되는 윗면 아랫면을 가지며, 서로 나란히 이격 배치된 제1 및 제2 런너를 가진 리드 프레임을 제공하는 단계와, 상기 리드 프레임에 떼는 것이 가능하게 부착되고 상반되는 윗면과 아랫면을 갖는 상기 소자들을 상기 타이바들 사이에 간질성으로 배치시키는 단계와, 상기 소자가 상기 런너에서 떼어진후에도 테이프줄에 붙였다 떼는 것이 계속 가능하게 부착하기 위해 상기 리드 프레임의 아랫면과 상기 소자의 아랫면에 붙였다 떼는 것이 가능하게 부착되는 테이프 줄을 상기 리드 프레임을 따라 길게 신장시키는 단계를 구비하는 것을 특징으로 하는 방법.
  8. 상기 제7항에 있어서, 간질성으로 배치되는 상기 단계는 다수의 결합 패드와 고리의 수단에 의해 실행되는 것을 특징으로 하는 방법.
  9. 평행하고 상반되는 윗면과 아랫면을 갖는 런너를 적어도 1개 갖는 리드 프레임을 제공하고, 상반되는 윗면과 아랫면을 갖는 다수의 소자들을 상기 런너에 떼는 것이 가능하게 부착하고, 상기 소자의 윗면에 각기 틀 소자를 결합하고, 상기 런너의 아랫면과 상기 소자의 아랫면에 테이프 줄을 붙였다 떼었다하는 것이 가능하게 부착하고 상기 런너로부터 상기 소자를 떼어내는 단계들로 구성된 제조공정에 의해 생산되는 것을 특징으로 하는 전자장치.
  10. 제9항에 있어서, 상기 리드 프레임, 소자들 및 테이프줄을 단일 구조체로서 처리하고, 상기 틀 소자에 전기 도선을 부착하는 단계를 추가로 구비하는 제조공정에 의해 생산되는 것을 특징으로 하는 전자장치.
KR1019830003153A 1982-07-12 1983-07-11 리드 프레임 장치 및 방법 KR910001421B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US06/397,662 US4480150A (en) 1982-07-12 1982-07-12 Lead frame and method
US397.662 1982-07-12
US397662 1982-07-12

Publications (2)

Publication Number Publication Date
KR840005607A KR840005607A (ko) 1984-11-14
KR910001421B1 true KR910001421B1 (ko) 1991-03-05

Family

ID=23572127

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019830003153A KR910001421B1 (ko) 1982-07-12 1983-07-11 리드 프레임 장치 및 방법

Country Status (8)

Country Link
US (1) US4480150A (ko)
EP (1) EP0113763B1 (ko)
JP (1) JPS59501387A (ko)
KR (1) KR910001421B1 (ko)
DE (1) DE3376044D1 (ko)
IT (1) IT1172287B (ko)
MY (1) MY100275A (ko)
WO (1) WO1984000444A1 (ko)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4597816A (en) * 1985-09-03 1986-07-01 Gte Products Corporation Scrap-less taping system for IC lead-frames
US4646127A (en) * 1985-09-03 1987-02-24 Gte Products Corporation Scrap-less taping system for IC lead-frames
FR2590052B1 (fr) * 1985-11-08 1991-03-01 Eurotechnique Sa Procede de recyclage d'une carte comportant un composant, carte prevue pour etre recyclee
AU8034087A (en) * 1987-02-20 1988-09-14 Lsi Logic Corporation Integrated circuit package assembly
FR2622353B1 (fr) * 1987-10-22 1990-03-23 Bendix Electronics Sa Produit en bande pour supporter et convoyer des composants electroniques et procede pour sa fabrication
US4859632A (en) * 1987-12-28 1989-08-22 Siemens Corporate Research And Support, Inc. Method for manufacturing the same
JPH0622111B2 (ja) * 1989-08-29 1994-03-23 スタンレー電気株式会社 基板装着用電球及びその製造方法
JP3088193B2 (ja) * 1992-06-05 2000-09-18 三菱電機株式会社 Loc構造を有する半導体装置の製造方法並びにこれに使用するリードフレーム
JPH06196603A (ja) * 1992-12-23 1994-07-15 Shinko Electric Ind Co Ltd リードフレームの製造方法
US5587890A (en) * 1994-08-08 1996-12-24 Cooper Industries, Inc. Vehicle electric power distribution system
US5706952A (en) * 1996-01-11 1998-01-13 Autosplice Systems Inc. Continuous carrier for electrical or mechanical components
US6202853B1 (en) 1996-01-11 2001-03-20 Autosplice Systems, Inc. Secondary processing for electrical or mechanical components molded to continuous carrier supports
US6107910A (en) 1996-11-29 2000-08-22 X-Cyte, Inc. Dual mode transmitter/receiver and decoder for RF transponder tags
US5892178A (en) * 1997-03-20 1999-04-06 Qualcomm Incorporated Support fixture for control panel assembly
US6208062B1 (en) 1997-08-18 2001-03-27 X-Cyte, Inc. Surface acoustic wave transponder configuration
US6060815A (en) * 1997-08-18 2000-05-09 X-Cyte, Inc. Frequency mixing passive transponder
US6114971A (en) * 1997-08-18 2000-09-05 X-Cyte, Inc. Frequency hopping spread spectrum passive acoustic wave identification device
US5986382A (en) 1997-08-18 1999-11-16 X-Cyte, Inc. Surface acoustic wave transponder configuration
US6574858B1 (en) 1998-02-13 2003-06-10 Micron Technology, Inc. Method of manufacturing a chip package
US6386959B2 (en) * 1999-01-13 2002-05-14 Micro Contacts Inc. Feeding system for electro-chemically polishing contact tips
US8497697B2 (en) * 2010-06-14 2013-07-30 Analog Devices, Inc. Apparatus and method for testing multiple integrated circuit devices on a film frame handler

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3426423A (en) * 1965-07-08 1969-02-11 Molectro Corp Method of manufacturing semiconductors
DE2246208A1 (de) * 1971-09-22 1973-03-29 Circuit Materials Division Dod Verfahren zur herstellung von gedruckten schaltungen
JPS5620169B2 (ko) * 1973-05-18 1981-05-12
DD143331A1 (de) * 1979-04-27 1980-08-13 Lessig Hans Joerg Filmtraegerbonden und zwischentraeger
JPS55150264A (en) * 1979-05-10 1980-11-22 Mitsubishi Electric Corp Lead frame for semiconductor device and method of fabricating the same
FR2503673A1 (fr) * 1981-04-08 1982-10-15 Philips Nv Emballage pour composants electroniques

Also Published As

Publication number Publication date
EP0113763A1 (en) 1984-07-25
EP0113763A4 (en) 1984-11-16
WO1984000444A1 (en) 1984-02-02
JPS59501387A (ja) 1984-08-02
EP0113763B1 (en) 1988-03-16
JPH035666B2 (ko) 1991-01-28
DE3376044D1 (en) 1988-04-21
KR840005607A (ko) 1984-11-14
IT8348635A0 (it) 1983-07-06
IT1172287B (it) 1987-06-18
MY100275A (en) 1990-07-28
US4480150A (en) 1984-10-30

Similar Documents

Publication Publication Date Title
KR910001421B1 (ko) 리드 프레임 장치 및 방법
US5084753A (en) Packaging for multiple chips on a single leadframe
DE3879021D1 (de) Elektrische sicherung und verfahren zu ihrer herstellung.
JPH0384955A (ja) テープキャリアの実装構造及びその実装方法
US3961413A (en) Method and apparatus for the assembly of semiconductor devices
US3978516A (en) Lead frame assembly for a packaged semiconductor microcircuit
JPH0380347B2 (ko)
JPH01125963A (ja) リードフレーム
JPH04133459A (ja) リードフレーム
JPS60136248A (ja) リ−ドフレ−ムの製造方法
JP2637369B2 (ja) 電子部品のテーピング方法
JP2556325B2 (ja) Icカ−ド用リ−ドフレ−ム
JPS5874064A (ja) リ−ドフレ−ム
JP2503652B2 (ja) 半導体集積回路装置およびその検査方法
CN210743938U (zh) 一种用于芯片封装的引线框架
JPH05235246A (ja) 半導体装置
JPS6427236A (en) Wire bonding method
DE3243227A1 (de) Verfahren zum herstellen einer fluessigkristall-anzeigevorrichtung
JP2503711B2 (ja) フィルムキャリアテ―プ
JP2937632B2 (ja) 電子部品の製造方法
JPS63207141A (ja) フイルムキヤリヤ
KR970077418A (ko) 리드 프레임을 이용한 노운 굳 다이 제조 방법
IT8519571A0 (it) Dispositivo a semiconduttori comprendente una pallina,fili conduttori e porzioni conduttrici esterne che sono collegate alla pallina mediante tali fili conduttori
JPH02156661A (ja) リードフレームおよびその製造方法
JPH0530305B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19990119

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee