KR900014998A - 고장 방지 컴퓨터 메모리 시스템 - Google Patents

고장 방지 컴퓨터 메모리 시스템 Download PDF

Info

Publication number
KR900014998A
KR900014998A KR1019900001887A KR900001887A KR900014998A KR 900014998 A KR900014998 A KR 900014998A KR 1019900001887 A KR1019900001887 A KR 1019900001887A KR 900001887 A KR900001887 A KR 900001887A KR 900014998 A KR900014998 A KR 900014998A
Authority
KR
South Korea
Prior art keywords
memory
error correction
detection means
level
disabling
Prior art date
Application number
KR1019900001887A
Other languages
English (en)
Other versions
KR920010972B1 (ko
Inventor
마틴 브레이크 로버트
크레이그 보쎈 더글라스
첸 친-롱
앳킨슨 피필드 죤
레오 캘터 하워드
Original Assignee
하워드 지. 피거로아
인터내셔널 비지네스 머신즈 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 하워드 지. 피거로아, 인터내셔널 비지네스 머신즈 코포레이션 filed Critical 하워드 지. 피거로아
Publication of KR900014998A publication Critical patent/KR900014998A/ko
Application granted granted Critical
Publication of KR920010972B1 publication Critical patent/KR920010972B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/16Protection against loss of memory contents
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • G06F11/1048Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices using arrangements adapted for a specific error detection or correction feature
    • G06F11/1052Bypassing or disabling error detection or correction
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices

Abstract

내용 없음.

Description

고장 방지 컴퓨터 메모리 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 특히 이중 레벨 에라 교정을 실행하기에 적합한 메모리 구조를 보여주는 부분 개략 블록 다이어그램.
제2도는 각각의 메모리 유닛(칩)상에 배치되는 유닛 레벨 교정 불능 수단을 제공하기 위해 변형된 구조를 보여주는 제1도에 유사한 부분 블록다이어그램.

Claims (7)

  1. 어드레스 정보를 수신하고 이에 응답하여 데이타 정보를 제공하는 고장 방지 컴퓨터 메모리 시스템으로서 복수의 디지탈 메모리 유닛; 메모리 유닛내에 있는 메모리 셀로부터 판독된 데이타에서 에라를 검출 및 교정하기 위하여 상기 메모리 유닛 각각과 연관되어 있는 복수의 유닛 레벨에라 교정 및 검출 수단; 상기 메모리 유닛 각각과 연관되어 있어 적어도 하나의 관련된 유닛 레벨 교정 및 검출 수단의 동작을 불능시키는 동작을 하는 복수의 유닛 레벨 불능 수단; 상기 메모리 유닛으로부터 데이타를 수신하여 상기 불능 수단의 작동에 의한 하드 에라를 교정하는 동작을 위한 시스템 레벨 에라 교정 및 검출 수단을 포함하여 이루어지는 고장 방지 컴퓨터 메모리 시스템.
  2. 제1항에 있어서, 상기 메모리 유닛은 반도체 메모리 칩을 포함하는 것.
  3. 제1항에 있어서, 상기 유닛 레벨 교정 및 검출 수단은 싱글 에라 교정 및 더불 에라 검출을 실행하는 것.
  4. 제1항에 있어서, 고장 방지 컴퓨터 메모리 시스템은 상기 불능 수단의 작동기를 제어하는 동작을 하는 모드 스위칭 수단을 더 포함하는 것.
  5. 어드레스 정보를 수신하여 이에 응답해 데이타 정보를 제공하는 고장 방지 컴퓨터 메모리 시스템으로서, 복수의 메모리 셀을 각각 갖고 있으며 또한 이 메모리 셀로부터 판독된 데이타에서 에라 검출 및 교정하기 위한 유닛 레벨 에라 교정 및 검출 수단과 상기 유닛 레벨 에라 교정 및 검출 수단을 불능시키는 수단을 갖고 있는 복수의 디지탈 메모리 유닛; 복수의 상기 메모리 유닛으로부터 데이타를 수신하여 상기 유닛 레벨 불능 수단의 작동에 의한 하드 에라를 교정하는 동작을 하는 시스템 레벨 에라 교정 및 검출수단을 포함하여 이루어지는 고장방지 컴퓨터 메모리 시스템.
  6. 레벨들중 적어도 두개의 레벨(이 두 레벨중 낮은 레벨이 하드 및 소프트 에라를 나타낼 수 있다)각각에 대한 에라 교정 및 검출 수단을 갖고 있는 다중-레벨 저장 시스템 및 다중 에라의 발생시 상기 에라 교정 및 검출수단의 낮은 레벨 하나의 동작을 불능시키는 수단을 포함하여 이루어지는 디지털 메모리 시스템.
  7. 복수 레벨중 적어도 두 개의 레벨(이 두 레벨중 낮은 레벨이 하드 및 소프트 에라를 나타낼 수 있음)각각에 대한 에라 교정 및 검출 수단을 갖고 있는 다중 레벨 메모리 수단의 신뢰도를 증진시키는 방법에서, 복수 에라의 발생시 상기 에라 교정 및 검출 수단중 낮은 레벨 수단의 동작을 불능시키는 단계를 포함하여 이루어지는 메모리 신뢰도 증진 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900001887A 1989-03-10 1990-02-16 고장 방지 컴퓨터 메모리 시스템 KR920010972B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US32182789A 1989-03-10 1989-03-10
US321,827 1989-03-10
US321.827 1989-03-10

Publications (2)

Publication Number Publication Date
KR900014998A true KR900014998A (ko) 1990-10-25
KR920010972B1 KR920010972B1 (ko) 1992-12-26

Family

ID=23252199

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900001887A KR920010972B1 (ko) 1989-03-10 1990-02-16 고장 방지 컴퓨터 메모리 시스템

Country Status (11)

Country Link
EP (1) EP0386461B1 (ko)
JP (1) JPH0743677B2 (ko)
KR (1) KR920010972B1 (ko)
CN (1) CN1017665B (ko)
AU (1) AU615373B2 (ko)
BR (1) BR9001126A (ko)
CA (1) CA2002361C (ko)
DE (1) DE69021413T2 (ko)
MY (1) MY106683A (ko)
NZ (1) NZ232466A (ko)
SG (1) SG46485A1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NO315959B1 (no) * 2002-04-16 2003-11-17 Thin Film Electronics Asa Fremgangsmåter til lagring av data i et ikke-flyktig minne
JP4299558B2 (ja) * 2003-03-17 2009-07-22 株式会社ルネサステクノロジ 情報記憶装置および情報処理システム
TWI258661B (en) * 2004-03-30 2006-07-21 Infortrend Technology Inc Efficient media scan operations for storage systems
US7275202B2 (en) * 2004-04-07 2007-09-25 International Business Machines Corporation Method, system and program product for autonomous error recovery for memory devices
JP4117684B2 (ja) * 2004-12-20 2008-07-16 日本電気株式会社 フォルトトレラント・二重化コンピュータシステムとその制御方法
EP2256634A1 (en) * 2009-05-27 2010-12-01 Robert Bosch Gmbh A data processing device and a method for error detection and error correction
US9529672B2 (en) * 2014-09-25 2016-12-27 Everspin Technologies Inc. ECC word configuration for system-level ECC compatibility
US10169126B2 (en) * 2016-10-12 2019-01-01 Samsung Electronics Co., Ltd. Memory module, memory controller and systems responsive to memory chip read fail information and related methods of operation
KR20200092036A (ko) * 2019-01-24 2020-08-03 에스케이하이닉스 주식회사 메모리 시스템 및 메모리 시스템의 동작 방법

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4030067A (en) * 1975-12-29 1977-06-14 Honeywell Information Systems, Inc. Table lookup direct decoder for double-error correcting (DEC) BCH codes using a pair of syndromes
JPS5294041A (en) * 1976-02-04 1977-08-08 Hitachi Ltd Error correction system
JPS56111197A (en) * 1980-02-01 1981-09-02 Fujitsu Ltd Two-bit error correction system
US4371930A (en) * 1980-06-03 1983-02-01 Burroughs Corporation Apparatus for detecting, correcting and logging single bit memory read errors
DE3482509D1 (de) * 1984-12-28 1990-07-19 Ibm Geraet zum korrigieren von fehlern in speichern.

Also Published As

Publication number Publication date
BR9001126A (pt) 1991-03-05
DE69021413D1 (de) 1995-09-14
KR920010972B1 (ko) 1992-12-26
CN1017665B (zh) 1992-07-29
EP0386461A3 (en) 1991-10-23
CN1045471A (zh) 1990-09-19
MY106683A (en) 1995-07-31
CA2002361C (en) 1993-12-21
EP0386461A2 (en) 1990-09-12
CA2002361A1 (en) 1990-09-10
JPH0743677B2 (ja) 1995-05-15
EP0386461B1 (en) 1995-08-09
AU4939990A (en) 1990-09-13
NZ232466A (en) 1992-08-26
JPH02278355A (ja) 1990-11-14
SG46485A1 (en) 1998-02-20
DE69021413T2 (de) 1996-03-21
AU615373B2 (en) 1991-09-26

Similar Documents

Publication Publication Date Title
KR900014997A (ko) 고장 방지 컴퓨터 메모리 시스템
US6009548A (en) Error correcting code retrofit method and apparatus for multiple memory configurations
US6044483A (en) Error propagation operating mode for error correcting code retrofit apparatus
US8245087B2 (en) Multi-bit memory error management
US6751769B2 (en) (146,130) error correction code utilizing address information
JPH04277848A (ja) メモリフォルトマッピング装置、検出エラーのマッピング方法及びマルチパスメモリフォルトマッピング装置
US6457067B1 (en) System and method for detecting faults in storage device addressing logic
KR900014998A (ko) 고장 방지 컴퓨터 메모리 시스템
JP2669303B2 (ja) ビットエラー訂正機能付き半導体メモリ
KR100402638B1 (ko) 리던던트 디바이스 초기화 방법 및 장치
JP2642094B2 (ja) 半導体記憶装置
JPS5622291A (en) Bit error correction method for memory
JPH06110721A (ja) メモリ制御装置
JPS58169253A (ja) 誤り検出方式
JPS58141498A (ja) 半導体メモリ装置
JPH0746517B2 (ja) 半導体メモリ及びそのテスト方法
RU2028677C1 (ru) Запоминающее устройство с динамическим резервированием
SU1667156A1 (ru) Запоминающее устройство с исправлением ошибок
JPH023198A (ja) 故障検出回路内蔵型メモリ素子
JPH0553924A (ja) 記憶装置の試験方式
JPH0646520B2 (ja) 半導体記憶装置
JPS6356751A (ja) メモリパトロ−ル制御方式
JPS639258B2 (ko)
JPS61253565A (ja) 記憶装置
EP0165986A1 (en) Computer controlled systems

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20011010

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee