KR900003753A - 서비스 프로세서 - Google Patents

서비스 프로세서 Download PDF

Info

Publication number
KR900003753A
KR900003753A KR1019890011619A KR890011619A KR900003753A KR 900003753 A KR900003753 A KR 900003753A KR 1019890011619 A KR1019890011619 A KR 1019890011619A KR 890011619 A KR890011619 A KR 890011619A KR 900003753 A KR900003753 A KR 900003753A
Authority
KR
South Korea
Prior art keywords
execution
operating units
command
units
control signal
Prior art date
Application number
KR1019890011619A
Other languages
English (en)
Other versions
KR950014179B1 (ko
Inventor
이. 그로브스 스탠리
비.골러 버논
엘.밀러 개리
네미로프스키 마리오
에스.포터 로버트
Original Assignee
빈센트 죠셉 로너
모토로라 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 빈센트 죠셉 로너, 모토로라 인코포레이티드 filed Critical 빈센트 죠셉 로너
Publication of KR900003753A publication Critical patent/KR900003753A/ko
Application granted granted Critical
Publication of KR950014179B1 publication Critical patent/KR950014179B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/124Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Bus Control (AREA)
  • Microcomputers (AREA)
  • Multi Processors (AREA)

Abstract

내용 없음.

Description

서비스 프로세서
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1도는 본 발명의 제시된 실시예가 그 일부분을 이루는 싱글-칩 마이크로 컴퓨터의 블럭 선도.
제 3도는 제시된 실시예의 타이머의 주요 구성부를 도시한 블럭 선도.
제 5도는 제시된 실시예에 따른 타이머 채널의 구조를 상세히 도시한 블럭선도.

Claims (3)

  1. 각각의 명령의 실행에 응답하여 제어신호를 제공하는 , 명령 실행을 위한 실행 수단과, 상기 실행 수단으로부터 상기 제어 신호를 수신하고, 상기 제어 신호를 상기 다수의 작동 유니트중 하나에 인가하기 위한 제어 수단과, 상기다수의 작동유니트중 상기한 하나를 나타내는 값을 저장하기 위한 제 1레지스터 수단과, 서비스 요청을 수신하도록 상기 다수의 작동 유니트에 결합되어 상기 제 1레지스터 수단내에 값을 저장하기 위한 스케줄러 수단을 구비하는, 다수의 작동 유니트를 서비스 하기 위한 프로세서에 있어서, 상기 실행 수단은 상기 명령 중 최소한 하나에 응답하여 상기 제 1레지스터 수단내에 값을 지정하는 것을 특징으로 하는 서비스 프로세서.
  2. 각각의 명령의 실행에 응답하여 제어신호를 제공하는 , 명령 실행을 위한 실행 수단과, 상기 실행 수단으로부터 상기 제어 신호를 수신하고, 상기 제어 신호를 상기 다수의 작동 유니트중 하나에 인가하기 위한 제어 수단과, 상기다수의 작동유니트중 하나를 선택하기 위한 선택 수단과, 상기 다수의 작동 유니트중 하나를 나타내는 값을 저장하기 위한 링크 레지스터 수단과, 서비스 요청을 수신하도록 상기 다수의 작동 유니트에 결합되어 상기 선택 수단을 작동하기 위한 스케줄러 수단을 구비하며,상기 스케줄러 수단은 상기 선택 수단을 작동하기 위해 상기 링크 레지스터 수단에 저장된 상기 값에도 응답하는, 다수의 작동 유니트를 서비스하기 위한 프로세서에 있어서, 상기 실행 수단은 상기 명령 중 최소한 하나에 응답하여 상기 링크 레지스터 수단내에 값을 저장하는 것을 특징으로 하는 서비스 프로세서.
  3. 각각의 명령의 실행에 응답하여 제어신호를 제공하는 , 명령 실행을 위한 실행 수단과, 상기 실행 수단으로부터 상기 제어 신호를 수신하고, 상기 제어 신호를 상기 다수의 작동 유니트중 하나에 인가하기 위한 제어 수단과, 상기다수의 작동유니트중 상기한 하나를 선택하기 위한 선택 수단과, 데이타를 저장하기 위한 메모리 수단과, 서비스 요청을 수신하도록 상기 다수의 작동 유니트에 결합되어 상기 선택 수단을 작동하시 위한 스케줄러 수단을 구비하며, 상기 메모리 수단은 상기 다수의 작동 유니트와 동일한 숫자로 다수의 부분으로 논리적 분할되며, 상기 부분 각각은 상기 다수의 작동 유니트중 하나와 일체가 되는 다수의 작동 유니트를 서비스 하기 위한 프로세서에 있어서, 상기 실행 수단은 상기 선택 수단의 출력에 응답하여 상기 메모리 수단에 상기 선택 수단의 출력으로부터 유도된 어드레스를 제공하는 것을 특징으로 하는 서비스 프로세서.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890011619A 1988-08-19 1989-08-16 서비스 프로세서 KR950014179B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US07/233,786 US5129078A (en) 1988-08-19 1988-08-19 Dedicated service processor with inter-channel communication features
US233,786 1988-08-19
JP233,786 1988-08-19

Publications (2)

Publication Number Publication Date
KR900003753A true KR900003753A (ko) 1990-03-27
KR950014179B1 KR950014179B1 (ko) 1995-11-22

Family

ID=22878682

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890011619A KR950014179B1 (ko) 1988-08-19 1989-08-16 서비스 프로세서

Country Status (6)

Country Link
US (1) US5129078A (ko)
EP (1) EP0355462B1 (ko)
JP (1) JPH0612503B2 (ko)
KR (1) KR950014179B1 (ko)
DE (1) DE68922545T2 (ko)
HK (1) HK118397A (ko)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3931924A1 (de) * 1989-09-25 1991-04-04 Standard Elektrik Lorenz Ag Steuerung der zeitlichen zuordnung von datenverarbeitungsleistung einer rechenanlage
US5247677A (en) * 1992-05-22 1993-09-21 Apple Computer, Inc. Stochastic priority-based task scheduler
US5758157A (en) * 1992-12-31 1998-05-26 International Business Machines Corporation Method and system for providing service processor capability in a data processing by transmitting service processor requests between processing complexes
JP3846939B2 (ja) * 1995-08-30 2006-11-15 フリースケール セミコンダクター インコーポレイテッド データプロセッサ
US5634045A (en) * 1995-11-13 1997-05-27 Motorola, Inc. Integrated circuit input/output processor having improved timer capability
US5721889A (en) * 1995-11-13 1998-02-24 Motorola, Inc. Data transfer between integrated circuit timer channels
US5729721A (en) * 1995-11-13 1998-03-17 Motorola, Inc. Timebase synchronization in separate integrated circuits or separate modules
US5732225A (en) * 1995-11-13 1998-03-24 Motorola Inc. Integrated circuit timer system having a global bus for transferring information between local buses
US5631853A (en) * 1995-11-13 1997-05-20 Motorola Inc. Flexible configuration of timebases in a timer system
US5701421A (en) * 1995-11-13 1997-12-23 Motorola, Inc. Pin and status bus structure for an integrated circuit
US5721888A (en) * 1995-11-13 1998-02-24 Motorola, Inc. Performing flexible logical operations with timer channel outputs
US5812833A (en) * 1995-11-13 1998-09-22 Motorola, Inc. Timer bus structure for an integrated circuit
US5925103A (en) * 1996-01-26 1999-07-20 Magallanes; Edward Patrick Internet access device
US6687865B1 (en) 1998-03-25 2004-02-03 On-Chip Technologies, Inc. On-chip service processor for test and debug of integrated circuits
US6543049B1 (en) * 1999-09-03 2003-04-01 International Business Machines Corporation Ranked break points and method for debugging a computer program
CN1996993B (zh) * 2006-01-05 2010-08-04 华为技术有限公司 一种提高背板业务总线利用率的方法和系统
US7869153B1 (en) * 2007-11-16 2011-01-11 Marvell International Ltd. Self servo write tune feature for preamps
US10575055B2 (en) * 2016-07-11 2020-02-25 Sony Corporation Using automatic content recognition (ACR) to weight search results for audio video display device (AVDD)
CN107870866B (zh) * 2016-09-28 2023-09-26 厦门鑫忆讯科技有限公司 Io命令调度方法与nvm接口控制器

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT988956B (it) * 1973-06-12 1975-04-30 Olivetti & Co Spa Governo multiplo
FR2261565B1 (ko) * 1974-02-20 1977-09-16 Honeywell Bull Soc Ind
US4152761A (en) * 1976-07-28 1979-05-01 Intel Corporation Multi-task digital processor employing a priority
US4325119A (en) * 1977-01-19 1982-04-13 Honeywell Information Systems Inc. Process and apparatus employing microprogrammed control commands for transferring information between a control processor and communications channels
US4268902A (en) * 1978-10-23 1981-05-19 International Business Machines Corporation Maintenance interface for a service processor-central processing unit computer system
US4237535A (en) * 1979-04-11 1980-12-02 Sperry Rand Corporation Apparatus and method for receiving and servicing request signals from peripheral devices in a data processing system
JPS5848167A (ja) * 1981-09-16 1983-03-22 Sharp Corp コントロ−ル装置
US4630232A (en) * 1982-06-08 1986-12-16 Burroughs Corporation Read write system for multiple line adapter organization
US4494194A (en) * 1982-09-30 1985-01-15 Burroughs Corporation Line support processor for data transfer system
US4837677A (en) * 1985-06-14 1989-06-06 International Business Machines Corporation Multiple port service expansion adapter for a communications controller

Also Published As

Publication number Publication date
EP0355462A3 (en) 1992-07-01
KR950014179B1 (ko) 1995-11-22
EP0355462B1 (en) 1995-05-10
JPH0612503B2 (ja) 1994-02-16
HK118397A (en) 1997-09-05
DE68922545D1 (de) 1995-06-14
DE68922545T2 (de) 1996-01-11
JPH02250110A (ja) 1990-10-05
EP0355462A2 (en) 1990-02-28
US5129078A (en) 1992-07-07

Similar Documents

Publication Publication Date Title
KR900003753A (ko) 서비스 프로세서
KR910001555A (ko) 데이타 프로세서
KR960706125A (ko) 다수의 마이크로 콘트롤러의 동작을 실행하기 위한 마이크로 콘트롤러 시스템(A microcontroller system for performing operations of multiple microcontrollers)
KR840001346A (ko) 프레스 제어방법 및 장치
KR960042344A (ko) 작은 하드웨어 규모로 많은 인터럽트 처리에 유연하게 대응하는 인터럽트 제어장치
KR900000795A (ko) 데이타 처리 시스템
KR900003722A (ko) 타이머 장치
KR910014817A (ko) 캐시 메모리 내장 마이크로프로세서
KR900006853A (ko) 마이크로 프로세서
KR850002907A (ko) Cpu 마이크로 분기구조
KR950033761A (ko) Rom 프로그램 변경기능을 가진 마이크로컴퓨터
KR930700907A (ko) 스톨캐쉬를 제공하기 위한 장치 및 방법
KR970066884A (ko) 제어장치의 작동방법
KR900003741A (ko) 포인터레지스터를 구비한 마이크로프로세서
KR900013390A (ko) 마이크로 프로세서
KR860001379A (ko) 마이크로 콤퓨터
KR880006607A (ko) 캐쉬 디렉토리 및 캐쉬 메모리를 가진 마이크로 프로세서 시스템
KR920010422A (ko) 마이크로 컴퓨터
KR890015130A (ko) 마이크로 프로세서
KR20010080706A (ko) 멀티마스터 버스 시스템 및 그 작동 방법
KR100199477B1 (ko) 절약된 메모리를 갖는 전자제어 시스템 및 메모리 절약 방법
KR930004861A (ko) 정보처리 시스템
JPS63733A (ja) プログラム実行処理方式
KR900015005A (ko) 링 축소 로직 매카니즘
KR970016942A (ko) 제어레지스터를 이용한 레지스터 확장방법

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091012

Year of fee payment: 15

EXPY Expiration of term