KR900000481B1 - 펄스폭 변조신호에 의한 제어회로 - Google Patents

펄스폭 변조신호에 의한 제어회로 Download PDF

Info

Publication number
KR900000481B1
KR900000481B1 KR1019850700293A KR850700293A KR900000481B1 KR 900000481 B1 KR900000481 B1 KR 900000481B1 KR 1019850700293 A KR1019850700293 A KR 1019850700293A KR 850700293 A KR850700293 A KR 850700293A KR 900000481 B1 KR900000481 B1 KR 900000481B1
Authority
KR
South Korea
Prior art keywords
voltage
level
pulse width
power supply
control signal
Prior art date
Application number
KR1019850700293A
Other languages
English (en)
Inventor
시게아끼 와찌
아까시 이또
후미히꼬 요시이
Original Assignee
소니 가부시끼 가이샤
오오가 노리오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤, 오오가 노리오 filed Critical 소니 가부시끼 가이샤
Application granted granted Critical
Publication of KR900000481B1 publication Critical patent/KR900000481B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)
  • Optical Recording Or Reproduction (AREA)
  • Inverter Devices (AREA)

Abstract

내용 없음.

Description

[발명의 명칭]
펄스폭 변조신호에 의한 제어회로
[도면의 간단한 설명]
제1도는 종래의 펄스폭 변조신호에 의한 제어회로를 도시하는 회로 접속도, 제2도는 제1도에 도시되는 회로의 동작 설명에 제공되는 파형도, 제3도는 본 발명에 따른 펄스폭 변조신호에 의한 제어회로의 한예를 도시하는 회로 접속도.
[발명의 상세한 설명]
[기술분야]
본 발명은, 펄스폭 변조신호로 된 제어신호에 의해, 구동회로부에 의한 피제어부에 대한 전류 혹은 전압 공급이 제어되는, 펄스폭 변조신호가 사용된 제어회로에 관한 것이다.
[배경기술]
디스크형의 기록매체에 영상신호나 음성신호등의 정보를 비트의 배열로서 기록하여 정보기록 트랙을 형성하고, 이 같은 기록매체의 재생장치에 있어서는, 광비임으로 기록매체상의 정보기록 트랙을 주사하고, 이 광비임이 받는 변화를 검출하므로서 기록된 정보를 재생하는 정보기록 재생 시스템이, 비디오·디스크·시스템, 디지털·오디오·디스크·시스템 등으로서 알려져 있다. 이와 같은 시스템의 재생장치에 있어서는, 광비임으로 기록매체상의 정보기록 트랙을 주사함에 있어서, 광비임을 항상 정보기록 트랙 위에 정확하게 도달시키고, 또한, 정보기록 트랙 상에 알맞은 상태로 접속시키기 위한 자동제어가 필요해진다. 이들 광비임을 정보기록 트랙상에 정확하게 도달시키는 것을 목적으로한 자동제어 및 광비임을 정보기록 트랙상에 적정하게 접속시키기 위한 자동제어는 각각, 트래킹제어 및 포커스 제어라 불리고, 통상, 정보기록 트랙에 대한 광비임의 도달상황 및 접속상황에 따른 제어신호를 얻고, 이 제어신호로서, 광비임을 기록매체에 입사시키는 광학헤드를 구성하는 광학적 수단, 예컨대, 렌즈나 미러등을 구동하여 위치 제어함으로서 달성된다.
이러한 경우에 있어서 렌즈나 미러등의 구동은, 렌즈나 미러등에 관련하여 배치된 구동수단으로의 전류 혹은 전압공급을 행하기 위한 구동회로가 설치되고, 이 구동회로가 제어신호에 따른 전류 혹은 전압을 공급하도록 하여 이루어진다. 그래서, 이와 같은 구동에 있어서, 구동효율을 높일 수 있는, 제어신호를 펄스폭 변조신호로서 구동회로에 공급하도록 하는 펄스폭 변조신호에 의한 제어회로를 사용하는 것으로 알려져 있다.
이와 같은 용도를 위해서 종래 제안되고 있는 펄스폭 변조신호에 의한 제어회로는, 예컨대, 도면의 제1도에 도시하는 바와 같이, 구성된다. 여기에서, 단자(1)에는, 예컨대, 제2a도에 도시하는 바와 같은, 전술하는 트래킹제어를 위한 아나로그 제어신호(Se)가 공급되고, 또한, 단자(2)에는, 똑같이 제2a도에 도시하는 바와 같이 진폭 및 주기가 일정하게된 삼각파 전압 신호(Ss)가 공급된다. 이들 제어신호(Se) 및 삼각파 전압신호(Ss)는, 레벨 비교회로(3)에 있어서 양자간의 전압레벨의 비교가 행해지도록 하고, 레벨 비교회로(3)에서는, 제어신호(Se)의 전압레벨이 삼각파 전압신호(Ss)의 전압레벨 보다 높을 때 고레벨(h)를 취하고, 제어신호(Se)의 전압레벨이 삼각파 전압신호(Ss)의 전압레벨 이하일 때 저레벨(1)를 취하는, 제2b도에 도시한 바와 같은, 제어신호(Se)의 진폭변화에 대응한 펄스폭 변화를 갖도록 한 펄스폭 변조신호(S1)가 얻어진다. 이 펄스폭 변조신호(S1)는, 그대로, 또는, 인버터(4)에 의해 그 고레벨(h)가 저레벨(1)이 역전된, 제2c도에 도시하는 바와 같은 펄스폭 변조신호(S2)로 하여서, 구동회로(5)에 공급된다. 이 구동회로(5)는, 피제어부인, 예컨대, 전술한 렌즈나 미러등에 대한 구동수단을 형성하는 전자코일(6)에 전류를 공급하는 것으로 되어 있고, 펄스폭 변조신호(S1)가 공통 접속된 베이스에 공급되는 한 쌍의 트랜지스터(7) 및 (8)과, 펄스폭 변조신호(S2)가 공통 접속된 베이스에 공급된 1쌍의 트랜지스터(9) 및(10)를 비치하여 구성되어 있다. 트랜지스터(7)과 (8) 및 트랜지스터(9)과 (10)은, 각각, 에미터가 공통 접속되어서, 전원+B0과 접지전위점 사이에 병렬로 배치되어 있고, 트랜지스터(7)의 에미터와 트랜지스터(8)의 에미터 사이의 접속점 P1과, 트랜지스터(9)의 에미터와 트랜지스터(10)의 에미터 사이의 접속점 P2사이에 , 전자코일(7)이 접속되어져 있다.
이와 같은 구성에 있어서, 펄스폭 변조신호(S1)가 로레벨(h)를 취하고, 펄스폭 변조신호(S2)가 저레벨(1)를 취할 때, 트랜지스터(7) 및 (10)가 온(ON) 상태로 되어서 전자코일(6)에는 접속점 P1에서 P2로 향하는 제1의 전류가 공급되고, 또한, 펄스폭 변조신호(S1)가 저레벨(1)를 취하고, 펄스폭 변조신호(S2)가 고레벨(h)를 취할때에는, 트랜지스터(8) 및 (9)가 온상태로 되어서, 전자코일(6)에는 접속점 P2에서 P1로 향하는 제2의 전류가 공급된다. 그래서, 제1의 전류 및 제2의 전류에 각각이 전자코일(6)에 공급되는 시간이, 제어신호(Se)가 전압레벨 변화에 따른 것으로 된다.
그러나, 이러한 제어회로에 있어서는, 그 제어이득(G)이 삼각파 전압신호(Ss)의 진폭(피크 대 피크치)에 대한 전원 +B0의 전압 E0의 비에 비례하는 것으로 되고, 전원 +B0의 전압(E0)이 변화하면 제어이득(G)이 변화하여 전자코일(6)에 대한 전류공급제어에 악영향을 초래하게 되므로, 전원 +B0은 정전압 전원으로 할 필요가 있다. 그래서, 이 전원 +B0은 대전력부인 구동회로(5)에 대한 전원이므로, 대전력 정전압 전원이 요구되게 되고, 회로구성상의 부담이 커진다는 문제가 있다. 또한, 상술하는 제어회로에 있어서는, 구동회로(5)를 통해서 전자코일(6)에 항상 상술하는 제1혹은 제2의 전류가 공급되게 되므로, 피제어부인 전자코일(6)에 있어서 전력소비가 커지는 불편이 있다.
[발명의 개요]
이러한 점을 감안하여, 본 발명은, 피제어부에 대한 구동제어를 행하는 구동회로부를 펄스폭 변조제어신호에 따라서 작동시킴에 있어서, 전원으로서 특히 정전압 전원을 필요로 하는 일이 없고, 안정한 제어를 할 수가 있고, 또한, 피제어부에 있어서 전력소비를 효과적으로 절감할 수 있도록 한, 펄스폭 변조신호에 의한 제어회로를 제공하는 것을 목적으로 한다.
이와 같은 목적을 달성할, 본 발명에 따른 펄스폭 변조신호에 의한 제어회로는, 전원 전압의 변동에 따라서 진폭이 변화하는 삼각파 혹은 톱니형파 전압을 발생하는 비교전압 발생회로부가 설치되고, 제1의 직류전압 레벨이 주어진 아나로그 제어신호와, 전원전압이 분압되어서 얻어지고, 제1의 직류전압 레벨이 주어진 아나로그 제어신호와, 전원전압이 분압되어 얻어지고, 제1의 직류전압 레벨보다 높은 제2의 직류전압 레벨에 중첩된 상술하는 삼각파 혹은 톱니형파 전압이 레벨 비교되어서, 그 결과, 제1의 펄스폭 변조 제어신호가 형성되고, 또한, 전원전압이 분압되어서, 얻어지고, 제1의 직류전압 레벨보다 낮은 제3의 직류레벨에 중첩된 상술하는 삼각파 혹은 톱니형파 전압도, 제1의 직류전압 레벨이 주어진 아나로그 제어신호가 레벨 비교되어서, 그 결과, 제2의 펄스폭 변조 제어신호가 형성되고, 이들 제1 및 제2의 펄스폭 변조 제어신호가 피제어부에 대한 구동제어를 하는 구동회로부에 공급되도록 구성된다.
이와 같이 구성되므로서, 아나로그 제어신호를 삼각파 혹은 톱니파형 전압을 사용해서 펄스폭 변조 제어신호로 변환하고, 얻어진 펄스폭 변조 제어신호에 의해서 구동회로부에 의한 피제어부에 대한 구동제어를 행함에 있어서, 구동회로부를 포함하는 각 회로에 대한 전원전압이 변동을 일으켜도, 제어이득을 실질적으로 일정하게 유지할 수가 있다. 따라서, 제어이득을 일정하게 유지하는 것을 목적으로 하고, 특히, 구동회로부에 대해서 대전력 정전압 전원을 설정할 필요가 없어지고, 구동회로부에 대해서도 정전압을 공급할 안정화된 전원을 사용할 필요없이, 적당한 제어를 행할 수가 있어서, 회로구성상의 부담을 대폭적으로 경감할 수가 있다.
또 다시, 구동회로부에 의한 구동제어에 있어서, 구동회로부를 통해서 피제어부에 공급되는 전류가 간헐적인 것으로 하고, 구동회로부 및 피제어부에 있어서 전력소비를 효과적으로 절감할 수가 있게 된다.
발명을 실시하기 위한 가장 좋은 형태, 이하, 본 발명의 실시에 따른 가장 좋은 형태에 대한 도면을 참조하여 기술한다.
제3도는, 본 발명에 따른 펄스폭 변조신호에 의한 제어회로의 한예를 표시한다. 이 예에 있어서, 단자(11)에는, 예컨대, 전술한 바와 같이 트래킹제어를 위한 아나로그 제어신호(Se)가 공급되고, 이 아나로그 제어신호(Se)가 저항(12)을 통해서, 저항(13) 및 (14)에서 전원 +B의 전압, 즉, 전원전압 E를 분압하므로서 얻어지는 바이어스 전압 레벨 Vr이 설정된 바이어스 회로(15)에 공급된다. 그래서, 바이어스회로(15)의 출력단에는, 제4a도에 도시된 바와 같은, 바이어스 전압레벨 Vr이 주어진 아나로그 제어신호(Se)인, 아나로그 제어신호 Se'가 얻어지다.
한편, 단자(16)에서는, 일정주기로 일정한 폭을 갖는 클럭펄스 PC가 공급되고, 이것이 미러 적분충방전회로(17)로 공급된다. 미러 적분충방전회로(17)는, 클럭펄스 PC가 베이스에 공급되어서 온·오프 제어회로는 스위칭·트랜지스터(18)를 구비하여 구성되고, 이 스위칭·트랜지스터(18)가 에미터는 접지되고, 클렉터는 저항(19)를 거쳐서 전원 +B에 접속되어 있다. 또한, 스위칭·트랜지스터(18)의 콜렉터는, 콘덴서(20) 및 저항(21)을 거처서 접지되고, 콘덴서(20)와 저항(21) 사이의 접속점이, 저항(22)을 거쳐서, 출력단과 한쪽의 입력단 사이에 콘덴서(24)와 저항(25)이 병렬로 접속되고, 다른 쪽의 입력단이 접지된 연산증폭기(23)의 한쪽의 입력단에 접속되어 있다. 그래서, 클럭펄스 PC에 의해 스위칭·트랜지스터(18)가 일정주기로 일정기간씩 온상태로 되고, 스위칭·트랜지스터(18)가 오프상태로 되는 기간에 전원 +B에서 저항(19) 및 콘덴서(20)를 거쳐 전류가 통해서 충전이 행해지고, 또한, 스위칭·트랜지스터(18)가 온상태로 되는 기간에 콘덴서(20) 및 스위칭·트랜지스터(18)를 통해서 전류가 유출하여 방전이 이루어진다. 그 결과, 연산증폭기(23)의 출력단, 즉, 미러 적분충방전회로(17)의 출력단에는, 클럭펄스 PC의 주기에 따른 주기를 갖고, 전원 전압 E에 대응하는 진폭(피크 대 피크치)을 갖는 삼각파 전압(Sd)이 발생한다. 즉, 미러 적분충방전회로(17)에서는, 전원전압(E)의 변동이 생기는 경우에는, 전원전압 E의 변동에 따라서 진폭이 변화하는 삼각파 전압(Sd)이 얻어지게 된다.
또한, 전원 +B와 접지전위점 사이에는, 저항(26), (27), (28) 및 (29)의 직렬접속으로 형성된 분압회로가 삽입되어 있고, 저항(27)과 (28) 사이의 접속점 Q1에 , 상술하는 바이어스회로(15)에서 설정된 바이어스 전압레벨 Vr과 같은 직류전압 레벨 Vr이 얻어지도록 설정된다. 또 다시, 저항(26)과 (27)사이의 접속점 Q2에는, 직류전압 레벨 Vr에서 삼각파 전압 (Sd)의 진폭의 1/2에 해당하는 소정치 만큼 높은 직류전압 레벨 Vh이 얻어지고, 저항(28)과 (29)사이의 접속점 Q3에는, 직류전압 레벨 Vr보다 상술하는 소정치 만큼 낮은 직류전압 레벨 V1이 얻어지도록 설정되어 있다. 이렇게 설정되므로서, 직류전압 레벨 Vh과 Vl간의 차(Vh-Vl)가 삼각파 전압(Sd)의 진폭과 같은 것으로 하게 된다.
그래서, 미러 적분충방전회로(17)의 출력단이, 콘덴서(17C)를 거쳐서 분압회로의 접속점 Q1에 접속되고, 접속점Q1에 삼각파 전압(Sd)이 공급된다. 따라서, 분압회로의 접속점 Q2에는, 제4a도에 도시되는 바와 같은, 직류전압 레벨 Vh에 중첩된 삼각파 전압(Sd)인, 삼각파 전압(Sd´)이 얻어지고, 또한, 접속점 Q3에는, 똑같이 제4a도에 도시된 바와 같은, 직류전압 레벨 Vl에 중첩된 삼각파 전압(Sd)인, 삼각파 전압(Sd˝)이 얻어진다. 여기에서, 삼각파 전압(Sd´)의 저레벨측의 피크치가 직류전압 레벨 Vr에 일치하고, 삼각파 전압(Sd˝)의 고레벨측의 피크치가 직류전압 레벨 Vr과 일치하게 된다. 그래서, 전원전압 E이 변동하는 경우에는, 직류전압 레벨 Vr, Vh 및 Vl이 변화하고, 직류전압 레벨 Vh과 Vl과의 차(Vh-Vl) 및 직류전압 레벨 Vr과 Vl과의 차(Vr-Vl)가 변화하나, 이때, 삼각파 전압 Sd의 진폭도 전원전압 E의 변동에 따라서 변화하므로, 전원전압 E의 변동이 있어도, 상술한 제4a도에 도시된 바와 같은 각 신호간의 상호레벨관계가 유지된다.
분압회로의 접속점 Q2에 얻어지는 삼각파 전압 Sd˝과 바이어스회로(15)의 출력단에 얻어지는 아나로그 제어신호 Se´가 레벨 비교회로(30)에 공급되어서, 양자간의 전압레벨의 비교가 행해지고, 레벨 비교회로(30)에서는, 삼각파 전압 Sd´의 전압레벨이 아나로그 제어신호 Se´의 전압레벨 보다 높을 때 고레벨 h을 취하고, 삼각파 전압 Sd´의 전압레벨이 아나로그 제어 신호 Se´의 전압레벨 이하인때 저레벨 l을 취한다. 제4도 B에 도시된 바와 같이, 아나로그 제어신호 Se´의 진폭변화에 대응하는 펄스폭 변화를 펄스폭 변조 제어신호 Sa가 얻어진다. 또한, 바이어스회로(15)의 출력단에 얻어지는 아나로그 제어신호 Se´와 분압회로의 접속점 Q3에 얻어지는 삼각파 전압(Sd´)이 레벨 비교회로(31)에 공급되어서, 양자간의 전압레벨이 비교가 행해지고, 레벨 비교회로(31)에서는, 아나로그 제어신호 Se´의 전압레벨이 삼각파 전압 Sd˝의 전압레벨보다 높을 때 고레벨 h을 취하고, 아나로그 제어신호 Se´의 전압레벨이 삼각파 전압 Sd˝의 전압레벨이 이하인때 저레벨 l을 취한다. 제4c도에 도시된 바와 같은, 아나로그 제어신호 Se´의 진폭변화에 대응하는 펄스폭 변화를 갖는 것으로 한 펄스폭 변조 제어신호 Sb가 얻어진다.
이와 같이하여 얻어진 펄스폭 변조 제어신호 Sa 및 Sb는, 각각 구동회로(32)의 입력단자(33) 및 (34)에 공급된다. 구동회로(32)는, 각각, 콜렉터·에미터 통로가 직렬 접속된 트랜지스터(37) 및 (38)의 조와 트랜지스터 (41) 및 (42)의 조가, 전원 +B와 접지전위점 사이에 병렬로 배치되어 구성되어 있고, 트랜지스터(37)의 콜렉터와 트랜지스터(38)의 에미터간의 접속점 Pa과 트랜지스터(41)의 콜렉터와 트랜지스터(42)의 에미터간의 접속점 Pb 사이에, 피제어부인, 예컨데, 전술된 렌즈나 미러 등에 대한 구동수단을 형성하는 전자코일(43)이 접속되어 있다. 또한, 트랜지스터(37)의 베이스 및 트랜지스터(41)의 베이스는, 각각 , 저항(35) 및 (39)을 거쳐서 전원 +B에 접속되어 있다. 그래서, 입력단자(33)에서의 펄스폭 변조 제어신호(Sa)가 저항(36)을 거쳐서 , 트랜지스터(37)의 베이스에, 또한, 직접적으로 트랜지스터(42)의 베이스에 공급되고, 또 다시 입력단자(34)에서의 폭변조 제어신호 Sb가 저항(40)을 거쳐서 트랜지스터(41)의 베이스에, 또한 직접적으로 트랜지스터(38)의 베이스에 공급된다.
이와 같이된 구동회로(32)에 있어서, 펄스폭 변조 제어신호 Sa가 고레벨 h을 취할 때 트랜지스터(37) 및 (42)가 오프상태로 되어서, 저레벨 l을 취할 때 트랜지스터(37) 및 (42)가 온상태로 되고, 또한, 펄스폭 변조 제어신호 Sb가 고레벨 h를 취할 때 트랜지스터(41) 및 (38)가 오프상태로 되어서, 저레벨 l을 취할때 트랜지스터(41) 및 (38)가 온상태로 된다. 그래서 제4b도 및 4c도에서 알수 있듯이, 펄스폭 변조 제어신호 Sa가 저레벨 l을 취할 때 펄스폭 변조 제어신호 Sb는 고레벨 h에 있고 펄스폭 변조 제어신호 Sb가 저레벨l을 취할때 펄스폭 변조 제어신호 Sa는 고레벨 h에 있다. 따라서, 펄스폭 변조 제어신호 Sa가 저레벨 l을 취할때 , 트랜지스터(37) 및 (42)만이 온상태가되어서, 전자코일(43)에는, 전류 I가, 제3도에 화살표로 표시되는 바와 같이, 접속점 Pa에서 Pb로 향하는 방향으로 공급된다. 똑같이, 펄스폭 변조 제어신호 Sb가 저레벨 1을 취할때, 트랜지스터(41) 및 (38)만이 온상태로 되어서, 전자코일(43)에는, 전류I가, 제3도에 화살표로 표시하는 방향과는 역의 접속점 Pb에서 Pa로 향하는 방향으로 공급된다. 한편, 펄스폭 변조 제어신호 Sa 및 Sb의 양자가 로레벨을 취할 때, 트랜지스터(37), (38)(41) 및 (42) 모두 오프상태로 되어서, 전자코일(43)에는 전류가 공급되지 않는다. 이와 같이하여, 구동회로(32)에 의한 전자코일(43)로의 전류공급, 즉, 피제어부에 대한 구동제어가, 펄스폭 변조 제어신호 Sa 및 Sb에 따라서 행해지고, 그 결과, 전자코일(43)에 공급되는 전류 I는 제4d도에 표시하는 바와 같이, 간헐적으로 통하는 것으로 하고, 한번에 계속하여 통하는 기간의 길이 및 그 극성이, 아나로그 제어신호 Se의 전압레벨 변화에 따른 것으로 된다.
상술하는 바와 같이, 전자코일(43)에 공급되는 전류 I가 간헐적인 것으로 되므로, 전자코일(43)에 있어서 전력소비가 저감되고, 더욱이, 삼각파 전압 Sd´ 및 Sd˝의 진폭이 전원전압 E의 변동에 따라서 변화하므로, 삼각파 전압 Sd´혹은 Sd˝의 진폭에 대한 전원전압 E의 비가, 전원전압 E의 변동이 생겨도, 거의 일정하게 유지되고, 제어이득이 실질적으로 일정하게 유지된다.
또한, 상술하는 예에서는, 미리 적분충방전회로(17)에서 삼각파 전압이 얻어지도록 하고, 이 삼각파 전압이 아나로그 제어신호에서 펄스폭 제어신호로의 변환에 쓰이는 비교접압으로 하고 있으나, 이러한 삼각파 전압에 대신하여, 톱니파형 전압이, 아나로그 제어신호에서 펄스폭 변환에 있어서의 비교전압으로서 사용하도록 되어도 좋다.
[산업상의 이용 가능성]
본 발명에 따른 제어회로는, 여러 가지 가동체를 비교적 큰 전력을 갖고 전자적으로 구동하기 위한 전자구동 장치에 적용되어서, 높은 구동효율이 얻어지도록 되는 것이고, 상술하는 바와 같이, 비디오·디스크·시스템이나 디지털·오디오·디스크·시스템의 재생장치에 있어서 렌즈 혹은 미러등의 광학 소자의 구동제어 뿐만이 아니라, 예컨대, 각종 전자 기기에 있어서, 플랜저 구동부의 구동제어에 사용하기에 가장 적합하다.

Claims (6)

  1. 아나로그 제어신호에 제1의 직류전압 레벨을 부여하는 바이어스 회로부(15)와, 전원전압을 분압하여 상기 제1의 직류전압 레벨보다 높은 제2의 직류전압 레벨 및 상기 제1의 직류전압 레벨보다 낮은 제3의 직류전압 레벨을 얻는 전압발생회로부(26), (27), (28), (29)와, 상기 전원전압의 변동에 따라서 진폭이 변화하는 삼각파 혹은 톱니파형 전압을 발생하는 비교전압 발생회로부(17)와, 상기 제1의 직류전압 레벨이 주어진 상기 아나로그 제어신호가 상기 제2의 직류전압 레벨에 중첩된 상기 삼각파 혹은 톱니파형 전압을 레벨 비교하여, 제1의 펄스폭 변조 제어신호를 형성하는 제1의 레벨 비교회로부(30)와, 상기 제3의 직류레벨에 중첩된 상기 삼각파 혹은 톱니파형 전압과 상기 제1의 직류전압 레벨이 주어진 상기 아나로그 제어신호를 레벨 비교하여, 제2의 펄스폭 변조 제어신호를 형성하는 제2의 레벨 비교회로부(31)와, 상기 제1 및 제2의 펄스폭 변조 제어신호에 따라서 피제어부에 대한 구동 제어를 행하는 구동회로부(32)를 구비하여 구성된 펄스폭 변조신호에 의한 제어회로.
  2. 상기 바이어스 회로부(15)가, 상기 제1의 직류전압 레벨을, 상기 전원전압에 따라, 이 전원전압의 변동에 따라 변화하는 레벨로서 설정하고, 그 출력단에서 상기 제1의 직류전압 레벨에 중첩된 상기 아나로그 제어신호를 송출하는 것을 특징으로 하는 청구의 범위 제1항 기재의 펄스폭 변조신호에 의한 제어회로.
  3. 상기 전압 발생회로부(26), (27), (28), (29)가 상기 전원전압을 공급하는 전원의 양단간에 직렬로 접속된 제1의 저항소자(26), 제2의 저항소자(27), 제3의 저항소자(28) 및 제4의 저항소자(29)를 포함하여 형성되고, 상기 제1 및 제2의 저항소자(26) 및 (27)간의 접속점에 상기 제2의 직류전압 레벨이 얻어지고, 또한, 상기 제3 및 제4의 저항소자(28) 및 (29)간의 접속점에 상기 제3의 직류전압 레벨이 얻어짐과 함께, 상기 제2 및 제3의 저항소자(27) 및 (28)간의 접속점에 상기 비교전압회로부(17)의 출력단이 접속되도록 한 것을 특징으로 하는 청구의 범위 제1항 또는 제2항 기재의 펄스폭 변조신호에 의한 제어회로.
  4. 상기 비교 전압발생회로부(17)가, 상기 전원전압을 공급하는 전원에 접속되고, 소정의 클럭펄스가 공급되어서 온·오프 제어되는 스위칭소자(18)를 포함하는 미러 적분충방전회로로 형성된 것을 특징으로 하는 청구범위 제1항 또는 제2항 기재의 펄스폭 변조신호에 의한 제어회로.
  5. 상기 제1의 레벨 비교회로부(30)의 한 쌍의 입력단이, 상기 제1 및 제2의 저항소자 (26) 및 (27)간의 접속점 및 상기 바이어스 회로부(15)의 출력단에 각각 접속되고, 또한, 상기 제2의 레벨 비교회로부(31)의 한 쌍의 입력단이, 상기 바이어스 회로부(15)의 출력단 및 상기 제3 및 제4의 저항소자(28) 및 (29)간의 접속점에 각각 접속된 것을 특징으로 하는 청구의 범위 제3항 기재의 펄스폭 변조신호에 의한 제어회로.
  6. 상기 구동회로부(32)가 상기 제1의 펄스폭 변조 제어신호 및 상기 제2의 펄스폭 변조 제어신호가 공급되어서 온·오프 제어되고, 상기 피제어부에 간헐적으로 전류 공급을 행하는 복수의 스위칭소자(37), (38), (41), (42)를 포함하고 형성된 것을 특징으로 하는 청구의 범위 제1항, 제2항 또는 제5항 기재의 펄스폭 변조신호에 의한 제어회로.
KR1019850700293A 1984-03-12 1985-03-11 펄스폭 변조신호에 의한 제어회로 KR900000481B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP59-46710 1984-03-12
JP59046710A JPS60190010A (ja) 1984-03-12 1984-03-12 パルス幅変調信号による制御回路

Publications (1)

Publication Number Publication Date
KR900000481B1 true KR900000481B1 (ko) 1990-01-30

Family

ID=12754911

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850700293A KR900000481B1 (ko) 1984-03-12 1985-03-11 펄스폭 변조신호에 의한 제어회로

Country Status (7)

Country Link
US (1) US4820940A (ko)
EP (1) EP0183849B1 (ko)
JP (1) JPS60190010A (ko)
KR (1) KR900000481B1 (ko)
AU (1) AU568731B2 (ko)
DE (1) DE3582406D1 (ko)
WO (1) WO1985004293A1 (ko)

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4600891A (en) * 1984-08-21 1986-07-15 Peavey Electronics Corporation Digital audio amplifier having a high power output level and low distortion
JPS6397008A (ja) * 1986-10-13 1988-04-27 Sawafuji Electric Co Ltd パルス幅変調波形発生回路
JPH02125302A (ja) * 1988-07-22 1990-05-14 Matsushita Electric Ind Co Ltd パルス幅変調方式及びその方式による駆動方法
IT1228028B (it) * 1988-12-15 1991-05-27 Sgs Thomson Microelectronics Generatore di segnali di pilotaggio per transistori connessi in configurazione a semiponte
JPH0290537U (ko) * 1988-12-27 1990-07-18
JPH0728181B2 (ja) * 1988-12-28 1995-03-29 パイオニア株式会社 パルス幅変調増幅回路
EP0457807B1 (en) * 1989-02-09 1997-07-23 Siemens Ltd. Waveform generation and control
US5045800A (en) * 1990-03-23 1991-09-03 Power Integrations, Inc. Pulse width modulator control circuit
US5113158A (en) * 1990-07-02 1992-05-12 Toyota Jidosha Kabushiki Kaisha Pulse width modulation circuit
JPH0496659A (ja) * 1990-08-13 1992-03-30 Fujitsu Denso Ltd 交流電源装置
US5220203A (en) * 1990-11-21 1993-06-15 Analogic Corporation Variable pulse width precision pulse generator
JPH04281606A (ja) * 1991-03-11 1992-10-07 Matsushita Electric Ind Co Ltd パルス幅変調増幅器
JPH0622590A (ja) * 1992-07-02 1994-01-28 Nippondenso Co Ltd 負荷体駆動装置
JP3318636B2 (ja) * 1994-03-31 2002-08-26 ソニー株式会社 サーボ装置、光ディスク再生装置
US5646560A (en) * 1994-09-30 1997-07-08 National Semiconductor Corporation Integrated low-power driver for a high-current laser diode
CN1142710A (zh) * 1994-09-30 1997-02-12 美国电报电话公司 由一个推挽桥式放大器组成的电压信号线路驱动器
US5488323A (en) * 1994-12-14 1996-01-30 United Technologies Corporation True hysteresis window comparator for use in monitoring changes in switch resistance
US5574392A (en) * 1995-04-25 1996-11-12 Analog Devices, Inc. Asymmetrical ramp generator system
US5721511A (en) * 1996-07-01 1998-02-24 Philips Electronics North America Corporation PWM variable voltage load driver
JP2976923B2 (ja) * 1997-04-25 1999-11-10 日本電気株式会社 容量性負荷の駆動装置
DK28398A (da) 1998-03-03 1999-09-04 Toccata Technology Aps Fremgangsmåde ved kompensering af ulineariteter i en forstærker, en forstærker, samt anvendelser af fremgangsmåden og forst
US6522195B2 (en) * 2000-12-07 2003-02-18 Motorola, Inc. Low noise amplifier having bypass circuitry
JP2002223132A (ja) * 2001-01-29 2002-08-09 Niigata Seimitsu Kk 音声再生装置および方法
US6687142B2 (en) * 2001-12-17 2004-02-03 Coolit Systems Inc. AC to DC inverter for use with AC synchronous motors
DE60311681T2 (de) * 2002-11-15 2007-11-22 Matsushita Electric Industrial Co., Ltd., Kadoma Leistungsverstärkungsvorrichtung
CN1306703C (zh) * 2004-04-30 2007-03-21 华为技术有限公司 线驱动器及其控制输出信号的方法
JP4619109B2 (ja) * 2004-12-24 2011-01-26 三洋電機株式会社 Pwm信号生成回路
EP1788701A1 (en) * 2005-11-17 2007-05-23 STMicroelectronics S.r.l. Class-D audio amplifier
JP5144380B2 (ja) * 2008-06-09 2013-02-13 旭化成エレクトロニクス株式会社 モータ制御方法及びモータ制御装置
US8189280B2 (en) * 2010-07-16 2012-05-29 Nokia Corporation Voice coil motor with pulse-width modulation driver
US9529488B2 (en) 2013-03-15 2016-12-27 Salesforce.Com, Inc. Systems and methods for creating custom actions

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3260912A (en) * 1963-06-19 1966-07-12 Gen Motors Corp Power amplifier employing pulse duration modulation
JPS432802Y1 (ko) * 1965-07-31 1968-02-06
US3551851A (en) * 1968-05-27 1970-12-29 Westinghouse Electric Corp Class a-b pulse width modulating amplifiers
GB1343330A (en) * 1970-07-27 1974-01-10 Suwa Seikosha Kk Electric timepieces
GB1504313A (en) * 1974-03-11 1978-03-15 Nippon Telegraph & Telephone Inverter controlling device
JPS5627001B2 (ko) * 1974-07-23 1981-06-22
US3942038A (en) * 1974-11-21 1976-03-02 Honeywell Inc. Threshold gate having a variable threshold level
AU8783275A (en) * 1974-12-23 1977-06-30 Whitney C W Helicopter rotor drive
JPS5627001A (en) * 1979-08-06 1981-03-16 Mazda Motor Corp Measuring method for temperature of rotor at rotary piston engine
US4445167A (en) * 1981-10-05 1984-04-24 Tokyo Shibaura Denki Kabushiki Kaisha Inverter system
US4532435A (en) * 1982-07-09 1985-07-30 Data General Corporation Pulse width modulator having nonlinear transfer function
JPS59211326A (ja) * 1983-05-16 1984-11-30 Mitsubishi Electric Corp 半導体集積回路装置

Also Published As

Publication number Publication date
AU568731B2 (en) 1988-01-07
EP0183849B1 (en) 1991-04-03
EP0183849A4 (en) 1987-04-29
DE3582406D1 (de) 1991-05-08
EP0183849A1 (en) 1986-06-11
US4820940A (en) 1989-04-11
JPS60190010A (ja) 1985-09-27
WO1985004293A1 (en) 1985-09-26
AU4066085A (en) 1985-10-11

Similar Documents

Publication Publication Date Title
KR900000481B1 (ko) 펄스폭 변조신호에 의한 제어회로
JPH02166636A (ja) レーザ駆動回路
US4051469A (en) Charge-coupled amplifier
US4514773A (en) Circuit arrangement for generating an actuating signal for a piezo-electric element of a positioning device
US7046706B2 (en) Laser diode driving device
EP0092258B1 (en) Frequency-voltage converter
US5587679A (en) Pulse generator including slew rate controller without complementary transistors
US5030847A (en) Pulse-width modulator and driving circuit
JP4011741B2 (ja) サンプル−ホールド回路を具える集積回路
EP0115212B1 (en) Signal processing circuits
EP0242018B1 (en) Memory gate for error sampler
US5132552A (en) Linear interpolator
JP3073408B2 (ja) 三角波信号のクランプ回路
JPH05275995A (ja) 帰還形パルス幅変調回路
US6087876A (en) Time delay generator and method
US6765449B2 (en) Pulse width modulation circuit
JPH079212Y2 (ja) レ−ザ−ドライブ回路
JP4264618B2 (ja) 磁気ヘッド駆動回路
KR900002605B1 (ko) 브이.티.알의 음성신호 처리용 기록, 재생, 뮤트모우드로직 조절회로
JPH04627Y2 (ko)
JPH0370390B2 (ko)
KR900000096B1 (ko) 자동 트래킹 회로
KR790002007B1 (ko) 각도 변조기(角度變調器)
KR880000571Y1 (ko) 광학식 디스크 플레이어의 슬라이드 회로
JP2740413B2 (ja) 電源回路

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20021217

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee