KR900000096B1 - 자동 트래킹 회로 - Google Patents

자동 트래킹 회로 Download PDF

Info

Publication number
KR900000096B1
KR900000096B1 KR1019860002884A KR860002884A KR900000096B1 KR 900000096 B1 KR900000096 B1 KR 900000096B1 KR 1019860002884 A KR1019860002884 A KR 1019860002884A KR 860002884 A KR860002884 A KR 860002884A KR 900000096 B1 KR900000096 B1 KR 900000096B1
Authority
KR
South Korea
Prior art keywords
voltage
output
switching
maximum level
comparing
Prior art date
Application number
KR1019860002884A
Other languages
English (en)
Other versions
KR870010537A (ko
Inventor
김완호
Original Assignee
삼성전자 주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 한형수 filed Critical 삼성전자 주식회사
Priority to KR1019860002884A priority Critical patent/KR900000096B1/ko
Publication of KR870010537A publication Critical patent/KR870010537A/ko
Application granted granted Critical
Publication of KR900000096B1 publication Critical patent/KR900000096B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B21/00Head arrangements not specific to the method of recording or reproducing
    • G11B21/02Driving or moving of heads

Landscapes

  • Adjustment Of The Magnetic Head Position Track Following On Tapes (AREA)
  • Amplifiers (AREA)

Abstract

내용 없음.

Description

자동 트래킹 회로
제1도는 본 발명에 따른 회로를 도시한 블록도.
제2도는 제1도의 상세한 회로도.
제3도는 본 발명의 회로의 주요부분에 대한 입출력 파형을 도시한 도면.
* 도면의 주요부분에 대한 부호의 설명
1 : 스위치부 2 : 최대레벨 선택부
3 : 차동증폭부 4, 7 : 피드백부
5 : 반전증폭부 6 : 비교부
8 : SPDT스위치부 9 : 전압폴로워
10 : 적분기
본 발명은 재생헤드와 콘트롤헤드의 거리를 자동으로 트래킹할 수 있는 회로에 관한 것으로써, 특히 콘트롤헤드에서 출력되는 헤드스위칭펄스의 중심값에 재생헤드로부터 출력된 영상신호(Envelope)를 픽업하여 최대로 될 때까지 전압조절 발생장치(Vcc)에서 출력하여 트래킹회로에 인가하여 파동으로 간격을 트래킹할 수 있는 회로에 관한 것이다.
일반적으로 VTR의 제조공정에서 재생헤드와 콘트롤헤드를 일정한 간격을 두어 제조하는데 있어서 간격차가 무척 정밀하기 때문에 간격을 조절하기가 무척 힘들며 테이프의 종류에 따라서는 재생헤드와 콘트롤헤드 간격을 다시 조정해야만 재생헤드 즉 채널 CH1과 채널 CH2가 정확한 위치에서 테이프에 기록된 데이터를 픽업할 수 있다.
따라서 본 발명의 목적은 재생헤드와 콘트롤헤드의 거리를 헤드스위칭펄스의 중심값에서 픽업된 영상신호(Envelope)를 이용하여 자동으로 트래킹할 수 있는 회로를 제공하는데 있다. 이하 첨부된 도면에 의거하여 본 발명의 목적을 달성할 수 있는 실시예를 상세히 기술하면 다음과 같다.
제1도는 본 발명에 따른 회로를 도시한 블록도이며, 제2도는 제1도의 상세한 회로도이고, 제3도는 본 발명 회로의 주요부분에 대한 입출력 파형을 도시한 도면이다.
스위치부(1)는 콘트롤헤드에서 픽업된 헤드스위칭펄스를 지연시킨 P, G(Pulse Generator)에 의해서 P, G신호가 "로우"일 때는 입력된 전압(영상신호의 레벨)이 출력되도록 하고 반대로 P, G신호가"하이"일 때는 입력된 전압을 차단동작을 하도록 전계 효과 트랜지스터(이하 FET 라칭함)(F1)의 게이트단자에 P, G신호가 인가되도록 구성한다. 최대레벨 선택부(2)는 연산증폭기(OP1), 다이오드(D1), 콘덴서(C1)로 구성되어 스위치부(1)를 통한 영상신호의 레벨과 초기에 입력된 레벨과 비교하여 최대레벨을 선택한다.
차동증폭부(3)는 트랜지스터(Q1-Q3), 저항(R1-R5), 다이오드(D2)로 구성되어 피드백부(4)에서 피드백된 전압과 최대레벨 선택부(2)에서 출력되어 입력된 전압을 비교 증폭한다.
반전증폭부(5)는 저항(R8)(R9), 연산증폭기(OP2)로 구성되어 입력된 전압을 저항(R8)(R9)의 값에 따라 결정되어 반전 출력한다.
비교부(6)는 후술하는 적분기(10)에서 출력되어 트래킹회로에 인가되는 전압과 피드백부(7)에서 피드백된 전압을 비교하는 연산증폭기(OP3)로 구성한다.
SPDT스위치부(8)는 제너다이오드(ZD1)(ZD2)와 FET(F2)(F3)로 구성되어 게이트단자에 인가된 전압에 따라서 단극 쌍투접점을 하는 SPDT(Single-Pale-double-throw)스위치이다.
적분기(10)는 SPDT스위치부(8)에서 출력된 전압이 전압폴로워(9)을 통한 전압을 적분하여 트래킹회로에 인가되도록 한다.
상기와 같은 구성을 가진 본 발명의 회로동작을 첨부된 도면 제3도를 인용하여 설명한다.
콘트롤헤드에서 픽업된 제3도 B의 C와 같은 헤드스위칭펄스가 펄스발생기를 통하여 제3도의 d와 같이 출력된 P, G신호가 FET(F1)의 게이트단자에 인가되면, 스위치부(1)에 입력된 영상신호(Envelpoe)는 P, G신호에 의해서 출력되는 바, P, G신호가 "로우"가 되면 FET(F1)가 "온"되어 영상신호가 연산증폭기(OP1)의 비반전단자(+)에 인가되므로 최대레벨 선택부(2)는 연산증폭기(OP1)의 비반전단자(+)에 입력된 영상신호 레벨과 기존에 선택된 레벨을 비교검토하여 영상신호의 최대 레벨을 선택하여 차동증폭기(3)의 일부분인 트랜지스터(Q1)의 베이스단자에 인가된다.
따라서 차동증폭부(3)는 피드백부(4)에서 피드백된 전압과 트랜지스터(Q1)의 베이스단자에 인가된 영상신호의 최대레벨에 해당하는 전압과 비교하여 전압(Vm)을 출력한다.
이때 피드백부(4)에서 피드백된 전압은 차동증폭부(3)에서 출력된 전압(Vm)이 저항(F8)(F9)의 값에 의해 결정되어 다음에 입력된 최대레벨 선택부(2)의 출력과 비교하여 증폭하도록 한다.
이와 같이 차동증폭부(3)에 출력된 전압(Vm)이 직접 SPDT스위치부(8)의 일측 입력단자에 인가됨과 동시에 상기 전압(Vm)이 반전증폭부(5)을 통하여 SPDT스위치부(8)의 타측 입력단자에 인가되므로 적분기(10)에서 트래킹회로로 출력된 전압과 피드백(7)에서 피드백된 전압을 비교하여 그 차를 출력하는 비교부(6)의 출력이 상기 SPDT스위치부(8)에 입력되어 스위칭시킨다.
그런데 본 발명에서는 비교부(6)에서 출력된 전압이 차동증폭부(3)에서 출력된 전압(Vm)보다 크게 피드백된 전압이 제너다이오드(ZD1)(ZD2)와 저항(R10)(R11)에 의해서 결정되어 있으므로 SPDT스위치부(8)에서 FET(F3)가 "온"되어 반전증폭부(5)를 통한 전압(Vm), 전압폴러워(9)를 거쳐 적분기(10)에 인가되어 트래킹회로에 인가되는 전압이 출력된다.
이와 같이 적분기(10)에서 출력된 전압은 적분기(10)에 입력된 전압(Vm)과 저항(R13) 및 콘덴서(C2)의 값에 따라서 결정되어 출력단자(Voud)에 출력된 전압은
Figure kpo00001
에 비례하여 제3도 A의 h와 같이 직선적으로 증가하는데 비교부(6)의 한계전압(V0) 즉 R12V0/(T11+R12)에 도달할때 까지 계속되어 비교부(6)에서 출력된 전압(Vm)이 제3도의 A과 같이 -V0로 된다.
상기과 같은 동작을 하여 적분기(10)의 출력단자(Voud)의 주파수(F)는 아래와 같이,
Figure kpo00002
되어 전압조절 발생장치 주파수가 차동증폭부(3)에서 출력된 전압(Vm)에 따라 선형적으로 변환한다.
상술한 바와 같이 동작하는 본 발명에 의하면 헤드스위칭펄스의 중심값에서 영상신호의 최대레벨을 선택하여 트래킹회로에 인가하여 재생헤드와 콘트롤헤드의 간격을 자동으로 트래킹할 수 있는 이점이 있다.

Claims (1)

  1. 헤드스위칭펄스를 지연시킨 P, G신호에 의해서 영상신호를 스위칭한 스위칭부(1)의 출력을 받아서 최대레벨을 선택하도록 연산증폭기(OP1), 다이오드(D1), 콘덴서(C1)로 구성된 최대레벨 선택부(2)와, 최대레벨로 선택된 영상신호에 해당되는 전압과 피드백된 전압을 비교하여 출력하는 차동증폭부(3)와, 출력단자(Voud)에서 출력되는 전압과 피드백된 기준 전압을 비교하는 비교부(6)의 출력에 의해서 스위칭 동작을 하는 SPDT스위치부(8)에 의해 스위칭 전압을 적분기(10)에 인가하여 출력된 전압을 트래킹 전압으로 하도록 구성됨을 특징으로 하는 자동 트래킹 회로.
KR1019860002884A 1986-04-15 1986-04-15 자동 트래킹 회로 KR900000096B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019860002884A KR900000096B1 (ko) 1986-04-15 1986-04-15 자동 트래킹 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019860002884A KR900000096B1 (ko) 1986-04-15 1986-04-15 자동 트래킹 회로

Publications (2)

Publication Number Publication Date
KR870010537A KR870010537A (ko) 1987-11-30
KR900000096B1 true KR900000096B1 (ko) 1990-01-19

Family

ID=19249433

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860002884A KR900000096B1 (ko) 1986-04-15 1986-04-15 자동 트래킹 회로

Country Status (1)

Country Link
KR (1) KR900000096B1 (ko)

Also Published As

Publication number Publication date
KR870010537A (ko) 1987-11-30

Similar Documents

Publication Publication Date Title
US5003196A (en) Wave shaping circuit having a maximum voltage detector and a minimum voltage detector
US4446440A (en) Dual mode amplifier
EP0183849B1 (en) Control circuit that operates on pulse-width modulated signals
US3714470A (en) Variable duty cycle signal generator
US4121141A (en) D.C. motor speed control circuitry
US4649372A (en) Analogue to digital converter
US5724201A (en) Method and apparatus for reducing transition time for a magnetic head to switch from a write made to a read mode by reducing a maximum current value at different rates
US3586884A (en) Circuit to control the duration of pulses
KR900000096B1 (ko) 자동 트래킹 회로
US5381277A (en) Method and apparatus for decreasing a transition time of a read head from a write mode to a read mode
KR910006953A (ko) 펄스 검출용 회로 및 이 회로를 포함하는 비디오 레코더
EP0092258B1 (en) Frequency-voltage converter
US4081728A (en) DC motor control circuit
US3319013A (en) Apparatus for recording high frequency signals on magnetic tape
US3510578A (en) Television camera power supply
GB1191740A (en) Recording and/or Reproducing Apparatus
US5315449A (en) Time code signal processing circuit for removing and restoring variation in slew rate
US5016122A (en) Coil switching device
JPS567489A (en) System for controlling photo-output
US5019921A (en) Pop noise removing circuit for a double deck cassette tape recorder
KR930004046Y1 (ko) Viss/vass용 동작신호 발생회로
KR920008562Y1 (ko) Vcr의 오디오 뮤팅회로
JPS5766526A (en) Automatic tracking device
JPS63296471A (ja) 同期信号発生回路
SU1012223A1 (ru) Стабилизированный преобразователь посто нного напр жени

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19971230

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee