KR880014744A - 위상 고정 루프 - Google Patents

위상 고정 루프 Download PDF

Info

Publication number
KR880014744A
KR880014744A KR1019880005134A KR880005134A KR880014744A KR 880014744 A KR880014744 A KR 880014744A KR 1019880005134 A KR1019880005134 A KR 1019880005134A KR 880005134 A KR880005134 A KR 880005134A KR 880014744 A KR880014744 A KR 880014744A
Authority
KR
South Korea
Prior art keywords
output
current
flop
flip
circuit
Prior art date
Application number
KR1019880005134A
Other languages
English (en)
Other versions
KR960010852B1 (ko
Inventor
맥긴 마이클
Original Assignee
빈센트 죠셉로너
모토로라 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 빈센트 죠셉로너, 모토로라 인코포레이티드 filed Critical 빈센트 죠셉로너
Publication of KR880014744A publication Critical patent/KR880014744A/ko
Application granted granted Critical
Publication of KR960010852B1 publication Critical patent/KR960010852B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/087Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using at least two phase detectors or a frequency and phase detector in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

내용 없음

Description

위상 고정 루프
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 이전의 기술 PLL 시스템을 설명한 부분적인 도식 블록 다이어그램, 제2도는 바람직한 실시예의 PLL 시스템을 설명한 부분적인 도식 블록 다이어그램, 제3도는 제2도의 PLL 시스템의 동작을 이해하는데 도움이 되는 타이밍 다이어그램.

Claims (10)

  1. 한쌍의 입력 신호 사이에서 위상 관계를 나타내는 회로 출력에서 출력신호를 제공하기 위한 한쌍의 인가된 입력신호에 응답하는 회로에 있어서, 보충적인 출력 논리 신호가 제공된 제1 및 제2출력과 한쌍의 입력신호가 각각 인가된 데이터와 클럭 입력을 가진 D형 플리플롭과, 제1레벨 상태에 있는 상기 논리 출력신호에 의해서 전도되고, 제2레벨 상태에 있는 상기 논리 출력신호에 응답하여 비전도될 때 상기 회로 출력에 전류를 공급하기 위한 회로 출력과 상기 D형 플립플롭의 상기 제1출력 사이에 접속된 제1전류원 수단과, 사기 제1레벨 상태에 있는 상기 논리 출력 신호에 의해서 전도되고, 상기 제2레벨 상태에 있는 상기 출력 논리신호에 응답하여 비전도될 때 전류를 저하시키기 위한 회로 출력과 상기 D형 플립플롭의 상기 제2출력 사이에 접속된 제2전류원 수단을 구비하는 것을 특징으로 하는 회로.
  2. 제1항에 있어서, 상기 제1전류원 수단은, 제1전류를 제공하기 위한 제1전류 공급수단과, 상기 D형 플립플롭의 상기 제1출력과 상기 제1전류 공급수단에 접속된 입력과 공급된 제1전류에 응답하여 상기 출력에서 전류를 저하시키기 위한 출력을 가진 제1전류 미러 수단과, 상기 제1전류 미러수단의 상기 출력에 접속된 입력과 상기 제1전류 미러수단에 응답하도록 전류를 공급하기 위한 회로 출력에 접속된 출력을 가진 제2전류 미러수단을 구비하는 것을 특징으로 하는 회로.
  3. 제1항에 있어서, 상기 제2전류원 수단은, 출력에 전류를 공급하기 위한 전류 공급 수단과, 회로 출력에 접속된 출력에서 전류를 저하시키기 위해서 공급된 상기 전류에 응답하도록 상기 전류 공급수단의 상기 출력과 D형 플립플롭의 상기 제2출력에 접속된 입력을 가진 전류 미러수단을 구비하는 것을 특징으로 하는 회로.
  4. 제2항에 있어서, 상기 제2전류원 수단은, 출력에 전류를 공급하기 위한 제2전류 공급수단과, 상기 제2전류 공급수단의 상기 출력과 상기 D형 플립플롭의 상기 제2출력에 접속된 입력과 출력을 가진 제3전류 미러수단과, 상기 제3전류 미러수단은 상기 출력에서 전류를 저하시키기 위해서 상기 입력에 공급된 상기 전류와 응답하고, 상기 출력은 회로 출력에 접속되는 것을 구비하는 것을 특징으로 하는 회로.
  5. 제4항에 있어서, 각각의 출력에서 상기 쌍의 입력신호의 성분을 제공하기 위한 상기 쌍의 입력신호를 수신하는 변환기 수단과, 제공된 보충적인 출력 논리 신호에 제1 및 제2출력과 상기 변환기 수단으로부터 상기 출력 신호가 각각 인가된 클릭과 데이터 입력을 가진 부가적인 D형 플립플롭과, 상기 제1출력은 상기 D형 플립플롭의 상기 제1출력에 접속되고, 상기 제2출력은 상기 D형 플립플롭의 상기 제2출력에 접속되는 것을 구비하는 것을 특징으로 하는 회로.
  6. 인가된 입력신호의 주파수가 제어 입력단자와 위상 검파기에 접속된 출력을 가진 전압 제어 발진기(VCO)의 발전 주파수와 다를 때마다 한쌍의 출력 에러신호를 제공하기 위해서 위상이 직각으로 동작되는 한쌍의 위상 검파기와, 발진 주파수를 입력 신호 주파수로 구동시키기 위해서 에러 신호와 응답하는 회로수단을 보유하고 있는 위상 고정 루프에 있어서, 제1 및 제2보충적인 출력 논리신호에 제공된 제1 및 제2출력과, 에러신호가 각각 공급된 데이터와 클럭 입력단자를 가진 제1플립플롭과, 입력 신호 주파수가 VCO주파수 보다 클 때마다 제1 논리 레벨 상태에 있는 상기 제1논리 출력 신호에 응답하여 전류를 공급하기 위한 VCO의 제어 입력 단자와 상기 제1 플립플롭의 상기 제1출력 사이에 접속된 제1전류원 수단과, 입력 신호 주파수가 VCO주파수 보다 작을 때마다 상기 제1논리 레벨 상태에 있는 상기 제2논리 출력 신호에 응답하여 전류를 저하시키기 위한 VCO의 상기 제어 입력단자와 상기 제1플립플롭의 상기 제2출력 사이에 접속된 제2전류원 수단을 포함하는 회로를 구비하는 것을 특징으로 하는 위상 고정 루프.
  7. 제6항에 있어서, 회로수단은, 각각의 출력에 보충 수단을 제공하기 위한 에러신호를 수신하는 변환기 수단과, 보충적인 출력 논리 신호가 제공된 제1 및 제2출력과, 보충적인 에러신호가 공급된 데이터와 클럭 입력 단자를 가진 제2플립플롭과, 상기 제1출력은 상기 제1플립플롭의 상기 제1출력에 접속되고, 상기 제2출력은 상기 제1플립플롭의 상기 제2출력에 접속되는 것을 구비하는 것을 특징으로 하는 위상 고정 루프.
  8. 제7항에 있어서, 상기 제1전류원 수단은, 출력에서 제1전류를 공급하기 위한 제1전류 공급수단과, 상기 제1플립플롭의 상기 제1출력과 상기 제1전류 공급수단의 상기 출력에 접속된 입력과, 상기 제1논리 레벨 상태에 있는 상기 제1 플립플롭으로부터 상기 제1논리 출력 신호와 상기에서 공급된 상기 제1전류에 응답한 상기 출력에서 전류를 저하시키기 위한 출력을 가진 제1전류 미러수단과, 상기 제1전류 미러수단의 상기 출력에 접속된 입력과 상기 제1전류 미러수단에 응답하여 전류를 공급하기 VCO의 상기 제어 입력 단자에 접속된 출력을 가진 제2전류 미러수단을 구비하는 것을 특징으로 하는 위상 고정루프.
  9. 제8항에 있어서, 상기 제2전류원은, 출력에서 제2전류를 공급하기 위한 제2전류 공급수단과, 상기 제2전류 공급수간의 상기 출력과 상기 제1플립플롭의 상기 제2출력에 접속된 입력과, 상기 제1논리 레벨 상태에 있는 상기 제2전류와 상기 제2논리 출력 신호에 응답하여 전류를 저하시키기 위한 VCO의 상기 제어 입력단자에 접속된 출력을 가진 제3전류 미러수단을 구비하는 것을 특징으로 하는 위상 고정 루프.
  10. 제9항에 있어서 상기 제1 및 제2플립플롭이 D형 플립플롭인 것을 특징으로 하는 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880005134A 1987-05-04 1988-05-03 위상 고정 루프 KR960010852B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/045,500 US4739284A (en) 1987-05-04 1987-05-04 Phase locked loop having fast frequency lock steering circuit
US045,500 1987-05-04

Publications (2)

Publication Number Publication Date
KR880014744A true KR880014744A (ko) 1988-12-24
KR960010852B1 KR960010852B1 (ko) 1996-08-09

Family

ID=21938246

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880005134A KR960010852B1 (ko) 1987-05-04 1988-05-03 위상 고정 루프

Country Status (6)

Country Link
US (1) US4739284A (ko)
EP (1) EP0289941B1 (ko)
JP (1) JP2745531B2 (ko)
KR (1) KR960010852B1 (ko)
DE (1) DE3850700T2 (ko)
HK (1) HK1000428A1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4870684A (en) * 1987-11-16 1989-09-26 Sanyo Electric Co., Ltd. PLL circuit for generating output signal synchronized with input signal by switching frequency dividing ratio
US4890072A (en) * 1988-02-03 1989-12-26 Motorola, Inc. Phase locked loop having a fast lock current reduction and clamping circuit
CA2252241A1 (en) * 1997-11-06 1999-05-06 Harris Simon Method and apparatus for fast recovery from loss of lock in a phase locked loop
US6081572A (en) * 1998-08-27 2000-06-27 Maxim Integrated Products Lock-in aid frequency detector
WO2005093955A1 (en) 2004-03-29 2005-10-06 Koninklijke Philips Electronics N.V. Fast phase-frequency detector arrangement
US8570079B2 (en) 2011-09-07 2013-10-29 International Business Machines Corporation Reducing phase locked loop phase lock time

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4167711A (en) * 1978-05-26 1979-09-11 Motorola, Inc. Phase detector output stage for phase locked loop
JPS6329304Y2 (ko) * 1979-11-20 1988-08-08
GB2137836B (en) * 1983-04-06 1986-07-23 Multitone Electronics Plc Fm demodulators
US4580101A (en) * 1983-04-06 1986-04-01 Multitone Electronics Plc FM demodulators with local oscillator frequency control circuits
US4605903A (en) * 1985-11-07 1986-08-12 Motorola, Inc. FSK demodulator with high noise immunity digital phase detector

Also Published As

Publication number Publication date
EP0289941A3 (en) 1990-06-13
KR960010852B1 (ko) 1996-08-09
EP0289941B1 (en) 1994-07-20
DE3850700T2 (de) 1995-02-02
JP2745531B2 (ja) 1998-04-28
DE3850700D1 (de) 1994-08-25
US4739284A (en) 1988-04-19
EP0289941A2 (en) 1988-11-09
JPS63287112A (ja) 1988-11-24
HK1000428A1 (en) 1998-03-20

Similar Documents

Publication Publication Date Title
US6441667B1 (en) Multiphase clock generator
KR890013897A (ko) 고속 고정 전류감소 및 클램핑 회로를 구비한 위상 고정 루프
US5666387A (en) Signal processing device having PLL circuits
KR0138220B1 (ko) 위상동기루프회로의 클럭지연보상 및 듀티제어 장치
KR890009098A (ko) 전압제어발진회로
KR940012854A (ko) 안정된 위상 변별기를 갖는 위상 동기 루프
KR880014744A (ko) 위상 고정 루프
KR940012826A (ko) 고조파 동기 검출방법 및 장치와 그것을 포함하는 시스템
JPS62202619A (ja) シンセサイザ装置
EP0288007A3 (en) Signal generating apparatus using pll circuit
JPH0213150A (ja) 復調クロック生成回路
KR100186433B1 (ko) 데이타 통신장치의 클럭주파수 및 위상 복원회로
EP0206247A3 (en) Pll frequency synthesizer
KR920003040Y1 (ko) 클럭 분주 선택회로
KR890001294A (ko) 디지탈 pll 상태 검출회로
JP2827389B2 (ja) Pll用半導体集積回路
KR0122867Y1 (ko) 단일 클럭 발생회로
JP2519887Y2 (ja) 位相同期発振回路
JP2581980B2 (ja) ディジタル位相比較器
KR900009180Y1 (ko) 시스템 클럭 전환회로
JPH0458614A (ja) Pllシンセサイザ
JPS63124623A (ja) Pll周波数シンセサイザのアンロツク検出回路
KR930007097A (ko) 비트 동기 회로
KR920009087A (ko) 위상고정 루프회로의 위상검출장치
KR960020000A (ko) 혼합형 주파수 합성기

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100729

Year of fee payment: 15

EXPY Expiration of term