KR940012854A - 안정된 위상 변별기를 갖는 위상 동기 루프 - Google Patents
안정된 위상 변별기를 갖는 위상 동기 루프 Download PDFInfo
- Publication number
- KR940012854A KR940012854A KR1019930024258A KR930024258A KR940012854A KR 940012854 A KR940012854 A KR 940012854A KR 1019930024258 A KR1019930024258 A KR 1019930024258A KR 930024258 A KR930024258 A KR 930024258A KR 940012854 A KR940012854 A KR 940012854A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- reset
- input
- sink
- receiving
- Prior art date
Links
- 238000010586 diagram Methods 0.000 description 2
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D13/00—Circuits for comparing the phase or frequency of two mutually-independent oscillations
- H03D13/003—Circuits for comparing the phase or frequency of two mutually-independent oscillations in which both oscillations are converted by logic means into pulses which are applied to filtering or integrating means
- H03D13/004—Circuits for comparing the phase or frequency of two mutually-independent oscillations in which both oscillations are converted by logic means into pulses which are applied to filtering or integrating means the logic means delivering pulses at more than one terminal, e.g. up and down pulses
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
안정된 위상 변별기를 가진 위상 동기 루프.
PLL은 VCO를 제어하기 위한 전류 소오스 및 전류 싱크를 갖는 전하 펌프와 전하 펌프를 제어하기 위해 VCO신호를 안정된 기준 신호와 비교하는 위상 변별기를 구비한다. 위상 변별기는 전류 소오스 제어신호를 제공하는 리셋 가능 D플립플롭과 전류 싱크 제어 신호를 제공하는 리셋 가능 D플립플롭을 갖는다. 리셋신호는 데드 존 영역을 피하기 위해 싱크 및 소오스 모두를 일시적으로동작 상태에 있도록 한다. 리셋 신호는 안정도를 높이기 위하여 싱크 및 소오스 제어 신호와 그외에 기준 신호의 결합된 제어하에서 발생된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 위상 변별기의 블럭도,
제3a도 내지 3g도는 제2도의 위상 변별기의 동작을 설명하는 신호도.
Claims (6)
- VOC, 전하 펌프 및 위상 변별기를 구비하며, 상기 VCO는 발진기 출력 신호를 공급하는 발진기 출력을 가지며 상기 VCO를 제어하기 위한 제어 입력을 가지고 있으며, 상기 전하 펌프는 전류 소오스 및 전류 싱크를 가지며 제어 신호를 상기 제어 입력에 제공하는 동작을 하며, 상기 위상 변별기는 발진기 출력 신호를 수신하기 위한 제1검출기 입력과 기준 신호를 수신하기 위한 제2검출기 입력을 가지고, 상기 발진기 출력 신호와 기준 신호 사이의 위상차에 따라 상기 전하 펌프를 제어하는 동작을 하며, 상기 발진기 출력 신호 및 기준 신호에 응답하여 상기 전류소오스를 제어하는 소오스 신호를 공급하는 제1래치 출력과 상기 전류 싱크를 제어하는 싱크 신호를 공급하는 제2래치 출력과 리셋 신호를 수신하는 리셋 입력을 가지는 리셋 가능 래치 수단 및, 특정 시간 구간 동안 턴온 상태로 유지되는 상기 전류싱크 및 전류 소오스 모두에 근거하여 상기 래치 수단을 리셋하는 리셋 신호를 상기 싱크 신호 및 상기 소오스 신호를 사용하여 발생시키는 동작을 하는 리셋 수단을 가지고 있는 전자 회로에서의 PLL에 있어서, 상기 리셋 수단이 상기 싱크 신호와 소오스 신호와 기준 신호의 결합된 제어하에서 상기 리셋 신호를 발생시키는 동작을 하는 것을 특징으로 하는 안정된 위상 변별기를 갖는 위상 동기 루프.
- 제1항에 있어서, 상기 리셋 수단은 상기 리셋 신호를 제공하기 위해 상기 래치 수단의 리셋 입력에 결합된 출력을 가지고, 상기 소오스 신호 및 상기 싱크 신호를 통하여 제어되도록 상기 제1 및 제2래치 출력에 결합된 제1 및 제2입력을 가지며 상기 기준 신호를 나타내는 인에이블 신호를 수신하는 제3입력을 가지는 리셋 논리 게이트를 구비하는 것을 특징으로 하는 안정된 위상 변별기를 갖는 위상 동기 루프.
- 제2항에 있어서, 상기 인에이블 신호가 카운터 또는 분할기를 통하여 기준신호로부터 유도되는 것을 특징으로 하는 안정된 위상 변별기를 갖는 위상 동기 루프.
- 제2항에 있어서, 상기 인에이블 신호는 상기 기준 신호에서 동일 극성의 두개의 연속한 엣지로부터 유도되는 것을 특징으로 하는 안정된 위상 변별기를 갖는 위상 동기 루프.
- 제2항에 있어서, 상기 인에이블 신호는 상기 기준 신호에서 반대 극성의 두개의 연속한 엣지로부터 유도되는 것을 특징으로 하는 안정된 위상 변별기를 갖는 위상 동기 루프.
- 제2, 3, 4 또는 5항에 있어서, 상기 래치 수단은 상기 기준 신호에 의해 제어되는 클릭 입력, dc 전압을 수신하는 D-입력, 상기 리셋 논리 게이트로부터 상기 리셋 신호를 수신하는 리셋 입력, 및 상기 리셋 논리 게이트의 상기 제1 입력에 연결되어 상기 소오스 신호 및 싱크 신호중 하나를 제공하는 D-출력을 가지는 제1D플립플롭과, 발진기 출력 신호에 의해 제어되는 클럭 입력, dc전압을 수신하는 D-입력, 리셋 논리 게이트로부터 리셋 신호를 수신하는 리셋 입력과 리셋 논리 회로의 제2입력에 연결되어 소오스 신호 및 싱크 신호중 다른 하나를 제공하는 D-출력을 갖는 제2D 플립플롭을 구비하는 것을 특징으로 하는 안정된 위상 변별기를 갖는 위상 동기 루프.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP92203549 | 1992-11-18 | ||
EP92203549.8 | 1992-11-18 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940012854A true KR940012854A (ko) | 1994-06-24 |
KR100296207B1 KR100296207B1 (ko) | 2001-10-24 |
Family
ID=8211053
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930024258A KR100296207B1 (ko) | 1992-11-18 | 1993-11-16 | 안정된위상변별기를갖는위상동기루프 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5436596A (ko) |
JP (1) | JPH06216767A (ko) |
KR (1) | KR100296207B1 (ko) |
DE (1) | DE69309617T2 (ko) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5815041A (en) * | 1996-04-12 | 1998-09-29 | Silicon Image, Inc. | High-speed and high-precision phase locked loop having phase detector with dynamic logic structure |
JP2947192B2 (ja) * | 1996-12-05 | 1999-09-13 | 日本電気株式会社 | Pll回路 |
US5977801A (en) * | 1997-07-07 | 1999-11-02 | International Business Machines Corporation | Self-resetting phase/frequency detector with reduced dead zone |
KR19990009178A (ko) * | 1997-07-08 | 1999-02-05 | 윤종용 | 데드 존이 없는 디지탈 위상 동기 루프와 위상 비교 및 전하 펌핑 방법 |
US6141394A (en) * | 1997-12-22 | 2000-10-31 | Philips Electronics North America Corporation | Fractional-N frequency synthesizer with jitter compensation |
US6327319B1 (en) | 1998-11-06 | 2001-12-04 | Motorola, Inc. | Phase detector with frequency steering |
DE19859515C1 (de) * | 1998-12-22 | 2000-04-20 | Siemens Ag | Digitaler Phasen-Frequenz-Detektor |
US6326826B1 (en) | 1999-05-27 | 2001-12-04 | Silicon Image, Inc. | Wide frequency-range delay-locked loop circuit |
KR100735942B1 (ko) * | 2000-03-15 | 2007-07-06 | 코닌클리즈케 필립스 일렉트로닉스 엔.브이. | 위상 동기 루프 회로 |
KR20040008774A (ko) * | 2002-07-19 | 2004-01-31 | 주식회사 하이닉스반도체 | 위상 주파수 검출회로 |
DE10311049A1 (de) * | 2003-03-13 | 2004-09-23 | Rohde & Schwarz Gmbh & Co. Kg | Phasen-/Frequenzregelkreis und Phasen-/Frequenz-Komparator hierfür |
JP2007274081A (ja) * | 2006-03-30 | 2007-10-18 | Mitsubishi Electric Corp | 位相同期ループ形周波数シンセサイザ |
US8179163B2 (en) * | 2010-03-25 | 2012-05-15 | Silicon Laboratories Inc. | Method and apparatus for charge pump linearization in fractional-N PLLs |
US8207766B2 (en) * | 2010-03-25 | 2012-06-26 | Silicon Laboratories Inc. | Method and apparatus for quantization noise reduction in fractional-N PLLs |
EP2369745B1 (en) * | 2010-03-25 | 2015-04-15 | Silicon Laboratories Inc. | Method and apparatus for quantization noise reduction in fractional-N PLLS |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4105947A (en) * | 1977-09-16 | 1978-08-08 | Rca Corporation | Pulse wave phase and frequency detector |
US4814726A (en) * | 1987-08-17 | 1989-03-21 | National Semiconductor Corporation | Digital phase comparator/charge pump with zero deadband and minimum offset |
JPH0221724A (ja) * | 1988-07-09 | 1990-01-24 | Hitachi Ltd | 位相同期回路 |
US5124594A (en) * | 1990-07-20 | 1992-06-23 | Sony Corporation | Digital phase comparator for use in a phase lock loop |
-
1993
- 1993-11-09 JP JP5279893A patent/JPH06216767A/ja active Pending
- 1993-11-11 DE DE69309617T patent/DE69309617T2/de not_active Expired - Fee Related
- 1993-11-16 KR KR1019930024258A patent/KR100296207B1/ko not_active IP Right Cessation
- 1993-11-16 US US08/153,384 patent/US5436596A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US5436596A (en) | 1995-07-25 |
JPH06216767A (ja) | 1994-08-05 |
KR100296207B1 (ko) | 2001-10-24 |
DE69309617T2 (de) | 1997-10-30 |
DE69309617D1 (de) | 1997-05-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940012854A (ko) | 안정된 위상 변별기를 갖는 위상 동기 루프 | |
KR960012738A (ko) | 저 전력 궤환 경로의 위상 동기 루프 및 작동 방법 | |
KR19990077940A (ko) | 위상검출기 | |
KR920704411A (ko) | 전압 제어형 발진 회로 및 위상 동기 회로 | |
KR890013897A (ko) | 고속 고정 전류감소 및 클램핑 회로를 구비한 위상 고정 루프 | |
KR960012710A (ko) | 저항기 없는 전압 제어 발진기 | |
JPS6216617A (ja) | Pll周波数シンセサイザ | |
KR950022152A (ko) | 위상 고정 루프(pll)회로를 구비하는 신호 처리 장치 | |
KR940012826A (ko) | 고조파 동기 검출방법 및 장치와 그것을 포함하는 시스템 | |
US5506531A (en) | Phase locked loop circuit providing increase locking operation speed using an unlock detector | |
US6803753B2 (en) | Frequency phase detector for differentiating frequencies having small phase differences | |
US4876518A (en) | Frequency tracking system | |
US6249560B1 (en) | PLL circuit and noise reduction means for PLL circuit | |
US6430244B1 (en) | Digital phase-locked loop apparatus with enhanced phase error compensating circuit | |
US4739284A (en) | Phase locked loop having fast frequency lock steering circuit | |
GB2236922A (en) | Frequency synthesisers | |
WO2002009289A3 (en) | Phase locked loop having dc bias circuitry | |
JP2000013222A (ja) | Pll回路 | |
JPH029735B2 (ko) | ||
KR0140437B1 (ko) | 피엘엘 방식의 주파수 합성기 | |
KR920001922B1 (ko) | 레벨 트랜스 레이터를 구비한 위상 동기 루프회로 | |
JPH05110428A (ja) | 位相同期回路 | |
KR880002862Y1 (ko) | 디지탈 클럭의 동기식 주파수 체배기 | |
JPH04310019A (ja) | 位相ロックループ回路 | |
JPH10233681A (ja) | Pll回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |