KR880013066A - 쿼드유와트 칩 선택제어회로 - Google Patents

쿼드유와트 칩 선택제어회로 Download PDF

Info

Publication number
KR880013066A
KR880013066A KR870004004A KR870004004A KR880013066A KR 880013066 A KR880013066 A KR 880013066A KR 870004004 A KR870004004 A KR 870004004A KR 870004004 A KR870004004 A KR 870004004A KR 880013066 A KR880013066 A KR 880013066A
Authority
KR
South Korea
Prior art keywords
buffering
uwatt
quad
signals
control circuit
Prior art date
Application number
KR870004004A
Other languages
English (en)
Other versions
KR890005154B1 (ko
Inventor
이희
송웅호
이효충
김동욱
Original Assignee
강진구
삼성반도체통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강진구, 삼성반도체통신 주식회사 filed Critical 강진구
Priority to KR1019870004004A priority Critical patent/KR890005154B1/ko
Publication of KR880013066A publication Critical patent/KR880013066A/ko
Application granted granted Critical
Publication of KR890005154B1 publication Critical patent/KR890005154B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)
  • Information Transfer Systems (AREA)

Abstract

내용 없음

Description

쿼드유와트 칩 선택제어회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 유와트를 사용한 보조시스템의 제어장치, 제3도는 본발명에 따른 쿼드유와트 선택제어회로도, 제4도는 본 발명의 선택제어회로를 갖는 쿼드유와트를 사용한 보조시스템 제어장치의 실시예.

Claims (1)

  1. 병렬데이타를 처리하는 시스템과 비동기 직렬데이터를 처리하는 시스템 인터페이스 시키기 위한 유와트를 다수로 구성한 쿼드유와트와, 상기 쿼드유와트를 제어하기 위한 제어부를 구비한 선택제어 회로에 있어서, 상기 제어부로 부터 어드레스신호(CS2-CS3)를 인버어터(I1-I8)에서 버퍼링하고 다른 어드레스 신호()를 인버어트()에서 인버어링 및 버퍼링하며 칩 선택제어 신호인 어드레스(CS0-CS1)를 인버어링 및 버퍼링하는 제1수단과, 상기 제어부로 부터 제어 신호(RS,R/W,E)를 인버어터(I18-I20)에서 버퍼링 및 인버어링하여 상기 쿼드유와트 레지스터선택(RS,)신호를 출력하고 인버어터(I22-I24)에서 버퍼링하여 인에이블(E)신호를 출력하며 인버어터(I21-I22)에서 인버어링 및 버퍼링하는 제2수단과, 상기 제1수단과 제2수단의 논리출력을 낸드게이트(N1-N4)로 입력하여 상기 각 유와트 라이트신호를 발생하는 제3수단과, 상기 제1수단의 논리출력을 입력하여 상기 각 유와트 선택신호를 발생하는 제4수단과, 상기 제1수단과 제2수단의 논리출력을 낸드게이트(N9-N10)에 입력하여 상기 유와트 리드신호를 발생하는 제5수단으로 구성됨을 특징으로 하는 쿼드유와트 칩 선택제어회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019870004004A 1987-04-25 1987-04-25 쿼드유와트 칩 선택제어회로 KR890005154B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019870004004A KR890005154B1 (ko) 1987-04-25 1987-04-25 쿼드유와트 칩 선택제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019870004004A KR890005154B1 (ko) 1987-04-25 1987-04-25 쿼드유와트 칩 선택제어회로

Publications (2)

Publication Number Publication Date
KR880013066A true KR880013066A (ko) 1988-11-29
KR890005154B1 KR890005154B1 (ko) 1989-12-14

Family

ID=19260965

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870004004A KR890005154B1 (ko) 1987-04-25 1987-04-25 쿼드유와트 칩 선택제어회로

Country Status (1)

Country Link
KR (1) KR890005154B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100439640B1 (ko) * 1999-12-16 2004-07-12 가부시키가이샤 리코 옵션 기기의 제어 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100439640B1 (ko) * 1999-12-16 2004-07-12 가부시키가이샤 리코 옵션 기기의 제어 방법

Also Published As

Publication number Publication date
KR890005154B1 (ko) 1989-12-14

Similar Documents

Publication Publication Date Title
KR870010444A (ko) 데이터 프로세서
KR880000862A (ko) 데이터 전송회로
KR960042733A (ko) 반도체 기억장치의 데이터 입력회로
KR970002679A (ko) 피씨아이(pci) 버스에서 플러그/플레이를 위한 배치회로
KR880013066A (ko) 쿼드유와트 칩 선택제어회로
KR930005366A (ko) 유효 데이타만을 출력하는 장치 및 방법과 메모리 장치
KR970022355A (ko) 집적 회로내의 입출력 장치
KR910010327A (ko) Dma 검증 동작을 하는 플로피 디스크 제어기
JPS57196334A (en) Memory interface
KR940008120Y1 (ko) 디스플레이용 메모리 제어회로
KR0146201B1 (ko) 데이타 입출력 제어 회로
KR940004729B1 (ko) 8비트 및 16비트 공용의 인터페이스 장치
KR920009452B1 (ko) 32비트 마이크로 프로세서를 이용한 64비트 데이타전송회로
KR890001798B1 (ko) 8비트 및 16비트 중앙처리 장치를 이용한 데이타신호 처리장치
KR890007290A (ko) 레벨변환기를 구비한 반도체 메모리 장치
KR890017612A (ko) 프로그램머블 로직 콘트롤러의 프로그램 카운터
KR890008664A (ko) Crt디스플레이 인터페이스의 문자발생기 선택회로
KR960038411A (ko) 멀티 칩 패키지 추진시 집적 회로 테스트 장치
KR970067357A (ko) 워드라인 인에이블 시간 조절이 가능한 반도체 메모리장치
KR940015888A (ko) 메모리공유를 위한 입출력데이터 제어회로
KR910010528A (ko) 레지스터파일 ic
KR900015462A (ko) 스태틱램의 데이타 출력버퍼
KR950023121A (ko) 전자교환기 하위 프로세서의 외부장치 제어용 정합회로
KR930003145A (ko) 플래쉬 라이트 모드를 위한 어드레스 버퍼
KR930010727A (ko) 컴퓨터 시스템의 dma 어드레스 확장장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040331

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee