KR930003145A - 플래쉬 라이트 모드를 위한 어드레스 버퍼 - Google Patents

플래쉬 라이트 모드를 위한 어드레스 버퍼 Download PDF

Info

Publication number
KR930003145A
KR930003145A KR1019910013272A KR910013272A KR930003145A KR 930003145 A KR930003145 A KR 930003145A KR 1019910013272 A KR1019910013272 A KR 1019910013272A KR 910013272 A KR910013272 A KR 910013272A KR 930003145 A KR930003145 A KR 930003145A
Authority
KR
South Korea
Prior art keywords
signal
output
column address
latch
input
Prior art date
Application number
KR1019910013272A
Other languages
English (en)
Other versions
KR940009247B1 (ko
Inventor
이정혁
이동재
서승모
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019910013272A priority Critical patent/KR940009247B1/ko
Publication of KR930003145A publication Critical patent/KR930003145A/ko
Application granted granted Critical
Publication of KR940009247B1 publication Critical patent/KR940009247B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Static Random-Access Memory (AREA)
  • Read Only Memory (AREA)
  • Dram (AREA)

Abstract

내용 없음.

Description

플래쉬 라이트 모드를 위한 어드레스 버퍼
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 의한 컬럼 어드레스 버퍼 회로도,
제5도는 제4도의 동작 타이밍도.

Claims (8)

  1. TTL레벨의 외부 어드레스를 입력하고 소정의 제1신호에 의해 제어되는 입력단 및 래치단을 가지는 컬럼 어드레스 입력 버퍼에 있어서, 소정의 제2신호를 입력하고 출력이 상기 래치단의 제어신호로 연결되어 소정의 제1동작시에 상기 래치단과 입력단을 서로 전기적으로 절연관계에 있게하기 위한 제1수단과, 상기 제2제어 신호를 입력하고 출력이 상기 래치단의 출력라인으로 연결되어 상기 제1동작시에 상기 래치단의 출력전위를 일정한 전압레벨로 만들어 주기 위한 제2수단을 구비함을 특징으로 하는 컬럼 어드레스 입력 버퍼.
  2. 제1항에 있어서, 상기 제1 및 제2신호가 각각 컬럼 어드레스 래치신호임과 플래시 라이트 모드의 발생 신호임을 특징으로 하는 컬럼 어드레스 입력 버퍼.
  3. 제1항에 있어서, 상기 제1동작이, 상기 컬럼 어드레스 입력 버퍼가 플래시 라이트 모드를 수행할 시의 동작임을 특징으로 하는 컬럼 어드레스 입력버퍼.
  4. 제3항에 있어서, 상기 제1동작시에 상기 입력단의 출력은 전원 전압으로 계속 유지됨을 특징으로 하는 컬럼 어드레스 입력 버퍼.
  5. 제1항에 있어서, 상기 제1수단이, 상기 제1 및 제2신호를 각각 입력하는 노아게이트와, 상기 노아게이트의 출력단자에 입력단자가 연결되고 출력단자가 상기 래치단의 제어 신호로 연결되는 인버터로 이루어짐을 특징으로 하는 컬럼 어드레스 입력 버퍼.
  6. 제1항에 있어서, 상기 제2수단이, 상기 제2신호를 입력하는 인버터와, 상기 인버터의 출력단자에 게이트가 접속되고 전원전압단 및 상기 래치단의 출력라인 사이에 채널이 형성된 풀업용 피모오스 트랜지스터로 이루어짐을 특징으로 하는 컬럼 어드레스 입력 버퍼
  7. 로우 어드레스 스트로브(RAS)신호에 의해 발생되는 로우 어드레스 래치신호(øRAL)를 입력하는 제1낸드회로(36)와, 상기 제1낸드회로의 출력이 일입력으로 연결되고 상기 로우 어드레스 스트로브(RAS)신호에 의해 발생되는 로우 어드레스 마스터 클록(øR)신호가 타입력으로 접속되는 제2낸드회로(38)와, 상기 제2낸드회로(38)의 출력이 입력단자에 접속되어 컬럼 어드레스 래지신호(øYAL)를 출력하는 인버터회로(39)를 가지는 컬럼 어드레스 래치신호 발생장치에 있어서, 상기 제1낸드회로(36)의 출력이 일입력으로 접속하고 소정의 제1클록신호를 타입력으로 접속되고 출력단자가 상기 제2낸드회로의 일입력으로 접속되는 노아회로를 구비함을 특징으로 하는 컬럼 어드레스 래치신호 발생장치.
  8. 제7항에 있어서, 상기 제1클록 신호가, 플래쉬 라이트 모드를 발생시키는 클록신호임을 특징으로 하는 컬럼 어드레스 래치 신호 발생장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910013272A 1991-07-31 1991-07-31 플래쉬 라이트 모드를 위한 어드레스 버퍼 KR940009247B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910013272A KR940009247B1 (ko) 1991-07-31 1991-07-31 플래쉬 라이트 모드를 위한 어드레스 버퍼

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910013272A KR940009247B1 (ko) 1991-07-31 1991-07-31 플래쉬 라이트 모드를 위한 어드레스 버퍼

Publications (2)

Publication Number Publication Date
KR930003145A true KR930003145A (ko) 1993-02-24
KR940009247B1 KR940009247B1 (ko) 1994-10-01

Family

ID=19318112

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910013272A KR940009247B1 (ko) 1991-07-31 1991-07-31 플래쉬 라이트 모드를 위한 어드레스 버퍼

Country Status (1)

Country Link
KR (1) KR940009247B1 (ko)

Also Published As

Publication number Publication date
KR940009247B1 (ko) 1994-10-01

Similar Documents

Publication Publication Date Title
KR930008859A (ko) 직류 전류를 제거한 데이타 출력 버퍼
KR870008312A (ko) 반도체기억장치의 리프레쉬동작 제어회로
KR880002184A (ko) 테스트 회로를 갖는 반도체 장치
KR900005455A (ko) 레벨 변환 기능을 갖는 출력버퍼회로
KR890005749A (ko) 동기식 반도체 기억장치
KR970051206A (ko) 저전력용 센스앰프회로
KR870002655A (ko) 반도체 회로
KR890010903A (ko) 고집적도 메모리용 모드 선택회로
KR880008336A (ko) 반도체 집적회로 장치
KR890007430A (ko) 반도체 장치의 출력회로
KR870002697A (ko) 다이나믹형 반도체 기억장치용 클럭신호 발생회로
KR970012788A (ko) 반도체 기억장치
KR970051107A (ko) 내부전원전압 공급장치
KR100206123B1 (ko) 반도체 메모리장치
KR970051214A (ko) 메모리의 어드레스 천이 검출회로
KR930005023A (ko) 반도체 메모리의 고속 센싱장치
KR930003145A (ko) 플래쉬 라이트 모드를 위한 어드레스 버퍼
KR890015406A (ko) 반도체 집적회로
KR100191145B1 (ko) 데이타 출력회로 및 반도체 기억 장치
KR980011454A (ko) 라이트 제어회로
KR100197560B1 (ko) 반도체 메모리 장치의 펄스발생 회로
KR100313519B1 (ko) 출력 버퍼 제어 회로
KR890007286A (ko) 제어신호 출력회로
KR19990013056A (ko) 서브 워드 라인 구동 회로를 갖는 반도체 메모리 장치
KR0182172B1 (ko) 데이타 출력버퍼

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060928

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee