KR870700182A - 주파수 분할기 - Google Patents
주파수 분할기Info
- Publication number
- KR870700182A KR870700182A KR1019860700548A KR860700548A KR870700182A KR 870700182 A KR870700182 A KR 870700182A KR 1019860700548 A KR1019860700548 A KR 1019860700548A KR 860700548 A KR860700548 A KR 860700548A KR 870700182 A KR870700182 A KR 870700182A
- Authority
- KR
- South Korea
- Prior art keywords
- register
- counter
- signal
- pulse
- frequency
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/60—Methods or arrangements for performing computations using a digital non-denominational number representation, i.e. number representation without radix; Computing devices using combinations of denominational and non-denominational quantity representations, e.g. using difunction pulse trains, STEELE computers, phase computers
- G06F7/68—Methods or arrangements for performing computations using a digital non-denominational number representation, i.e. number representation without radix; Computing devices using combinations of denominational and non-denominational quantity representations, e.g. using difunction pulse trains, STEELE computers, phase computers using pulse rate multipliers or dividers pulse rate multipliers or dividers per se
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K23/00—Pulse counters comprising counting chains; Frequency dividers comprising counting chains
- H03K23/64—Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two
- H03K23/68—Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a base which is a non-integer
Landscapes
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Pure & Applied Mathematics (AREA)
- Mathematical Analysis (AREA)
- Mathematical Optimization (AREA)
- Mathematical Physics (AREA)
- General Engineering & Computer Science (AREA)
- Computing Systems (AREA)
- Computational Mathematics (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Manipulation Of Pulses (AREA)
- Control Of Motors That Do Not Use Commutators (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Soil Working Implements (AREA)
- Channel Selection Circuits, Automatic Tuning Circuits (AREA)
- Piezo-Electric Transducers For Audible Bands (AREA)
- Measuring Pulse, Heart Rate, Blood Pressure Or Blood Flow (AREA)
- Surgical Instruments (AREA)
- Transplanting Machines (AREA)
- Threshing Machine Elements (AREA)
- Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
- Television Signal Processing For Recording (AREA)
- Control Of Stepping Motors (AREA)
- Electrotherapy Devices (AREA)
- Transmitters (AREA)
- Amplifiers (AREA)
- General Induction Heating (AREA)
Abstract
내용 없음.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 그중에서도 특히 포함되는 레지스터와 분할유닛을 표시하는 블록도.
Claims (3)
- 비율 A/B로 클록주파수(CI)를 나누기 위한 장치가 여기에서 B 및 A간의 몫이 정수 C와 나머지D 로 되고, 분할된 주파수의 펄스길이의 제한된 편차가 허용되고, 클록펄스( CI)가 동등하게 길이로서 반펄스를 2개 포함하는데 있어서, 장치가 숫자 C를 쓰기 위한 제1레지스터(1)와 숫자 A-D를 쓰기위한 제2레지스터(2)와 숫자 D를 쓰기위한 제3레지스터(3)를 포함하고, 또한 제1레지스터의 내용의 치가 도달할때까지 클록주파수(CI)의 각각의 반펄스에 대하여 한스텝전방으로 나아가게 되는 제1 계수기(5)로부터의 계수와 제1레지스터(1)의 내용이 부여되는 제1비교회로(7)를 포함하는 분할기(4)를 포함하고, 그때 비교회로는 쌍안정 다중진동기(10)를 복귀시키는 신호를 보내고, 계수기(5)를 0으로 설정하고, 신호가 제2계수기(9)를 전방으로 나아가게 하기 위하여 발생되고 여기에서 분할기(4)는 제2레지스터(2)의 내용과 제2계수기(9)부터의 계수가 주어지는 제2비교회로(12)를 포함하고 만약 동등하면 제2비교회로(12)는 제2계수기(9)를 0으로 설정하고, 이 상태에서 제1비교회로(7)에의 연결이 취해지기에 앞서 숫자"1"을 제1 레지 스터(1)의 내용에 가하는 제1스위치(8)를 역시 복귀하고, 이 상태에서 제2레지스터(2)대신에 제2비교기회로(12)에 제3레지스터(3)를 연결하는 제2스위치(11)를 역시 복귀하는 신호를 보내는 것을 특징으로 하는 주파수 분할기.
- 제1항에 있어서, 제2계수기(9)의 입력에 발생되는 신호는 제1비교기회로(7)부터의 신호이고, 제2계수기는 비교기회로(7)부터의 각각의 신호에 대하여 한스텝 전방으로 나가게 되는 것을 특징으로 하는 장치.
- 제1항에 있어서, 제2계수기(9)의 입력에 적용되는 신호는 쌍안정 다중 진동기(10)부터의 출력신호이고, 제2계수기는 다중진동기(10)부터 보내진 펄스주파수의 각각의 반펄스에 대하여 한스텝전방으로 나가게 되는 것을 특징으로 하는 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE8406314A SE445868B (sv) | 1984-12-12 | 1984-12-12 | Anordning for neddelning av en klockfrekvens |
SE8406314.8 | 1984-12-12 | ||
PCT/SE1985/000518 WO1986003633A1 (en) | 1984-12-12 | 1985-12-11 | Frequency divider |
Publications (1)
Publication Number | Publication Date |
---|---|
KR870700182A true KR870700182A (ko) | 1987-03-14 |
Family
ID=20358137
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019860700548A KR870700182A (ko) | 1984-12-12 | 1985-12-11 | 주파수 분할기 |
Country Status (17)
Country | Link |
---|---|
US (1) | US4704723A (ko) |
EP (1) | EP0205544B1 (ko) |
JP (1) | JPS62501046A (ko) |
KR (1) | KR870700182A (ko) |
CN (1) | CN85109031A (ko) |
AT (1) | ATE56570T1 (ko) |
AU (1) | AU579702B2 (ko) |
BR (1) | BR8507086A (ko) |
CA (1) | CA1258886A (ko) |
DE (1) | DE3579692D1 (ko) |
ES (1) | ES8702754A1 (ko) |
FI (1) | FI90702C (ko) |
MX (1) | MX168837B (ko) |
NO (1) | NO862543L (ko) |
SE (1) | SE445868B (ko) |
WO (1) | WO1986003633A1 (ko) |
YU (1) | YU46388B (ko) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2626687B1 (fr) * | 1988-02-02 | 1990-05-25 | Commissariat Energie Atomique | Comparateur numerique, ratiometre numerique et analyseur d'amplitude comportant de tels ratiometres |
KR930003255B1 (ko) * | 1989-08-31 | 1993-04-24 | 금성일렉트론 주식회사 | 프로그래머블 서브프레임 방식의 pwm 회로 |
JPH0828659B2 (ja) * | 1989-11-29 | 1996-03-21 | 沖電気工業株式会社 | 分周比切り替えが可能な分周装置 |
US5040197A (en) * | 1990-03-09 | 1991-08-13 | Codex Corp. | Fractional frequency divider for providing a symmetrical output signal |
US5177771A (en) * | 1991-12-05 | 1993-01-05 | Glassburn Tim R | High resolution symmetrical divider circuit |
US5436628A (en) * | 1993-09-13 | 1995-07-25 | Intel Corporation | Programmable frequency timing generator with phase adjust |
US5371772A (en) * | 1993-09-14 | 1994-12-06 | Intel Corporation | Programmable divider exhibiting a 50/50 duty cycle |
JP3294687B2 (ja) * | 1993-09-25 | 2002-06-24 | 株式会社リコー | クロック分周器およびモータ駆動制御装置 |
FR2716053B1 (fr) * | 1994-02-09 | 1996-04-26 | Sat | Procédé de génération d'une fréquence particulière par division d'une fréquence de référence. |
US5960053A (en) * | 1997-05-19 | 1999-09-28 | Lexmark International Inc | Method and apparatus for generating a clock signal having a frequency equal to an oscillator frequency divided by a fraction |
TWI254882B (en) * | 2003-11-07 | 2006-05-11 | Via Tech Inc | Rate multiplication method and rate multiplier |
KR100598010B1 (ko) * | 2004-08-06 | 2006-07-06 | 삼성전자주식회사 | 클럭 분배기, 클럭 분배기를 포함한 시스템, 클럭 분배방법 및 클럭 분배를 이용한 데이터 읽기 및 쓰기 방법 |
GB2496673B (en) * | 2011-11-21 | 2014-06-11 | Wolfson Microelectronics Plc | Clock generator |
US9281827B2 (en) | 2011-11-21 | 2016-03-08 | Cirrus Logic International Semiconductor Ltd. | Clock generator |
EP2738629A1 (fr) * | 2012-11-30 | 2014-06-04 | EM Microelectronic-Marin SA | Mouvement horloger électronique de haute précision et procédé de réglage d'une base de temps |
EP3388846A1 (en) * | 2017-04-13 | 2018-10-17 | Smart Grid Solutions GmbH | Frequency multiplying device |
CN110764439B (zh) * | 2018-07-25 | 2022-09-06 | 上海英威腾工业技术有限公司 | 伺服驱动脉冲输出分频器及其使用方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE1958662B2 (de) * | 1969-11-22 | 1971-12-30 | Siemens AG, 1000 Berlin u. 8000 München | Digitaler impulsfolgenteiler mit optimaler gleichverteilung der aus einer aequidistanten eingangsimpulsfolge ausgewaehl ten impulse einer ausgangsimpulsfolge |
US3829664A (en) * | 1971-12-29 | 1974-08-13 | Casio Computer Co Ltd | Numerical value-ranking apparatus |
CH641609A5 (de) * | 1977-11-30 | 1984-02-29 | Siemens Ag | Verfahren zur digitalen frequenzteilung. |
DE2849797C2 (de) * | 1978-11-16 | 1982-03-11 | Siemens AG, 1000 Berlin und 8000 München | Digitale Frequenzteileranordnung |
NL7902111A (nl) * | 1979-03-16 | 1980-09-18 | Philips Nv | Inrichting voor het delen van een terugkerend ingangs- signaal door een gebroken faktor f, met name voor f=n-1/2. |
JPS56153923A (en) * | 1980-04-30 | 1981-11-28 | Tokyo Shibaura Electric Co | Digital frequency repeating device |
-
1984
- 1984-12-12 SE SE8406314A patent/SE445868B/sv not_active IP Right Cessation
-
1985
- 1985-11-28 MX MX000770A patent/MX168837B/es unknown
- 1985-12-04 YU YU188785A patent/YU46388B/sh unknown
- 1985-12-10 CA CA000497301A patent/CA1258886A/en not_active Expired
- 1985-12-11 WO PCT/SE1985/000518 patent/WO1986003633A1/en active IP Right Grant
- 1985-12-11 AT AT86900330T patent/ATE56570T1/de not_active IP Right Cessation
- 1985-12-11 ES ES549809A patent/ES8702754A1/es not_active Expired
- 1985-12-11 KR KR1019860700548A patent/KR870700182A/ko not_active Application Discontinuation
- 1985-12-11 AU AU52347/86A patent/AU579702B2/en not_active Ceased
- 1985-12-11 US US06/885,590 patent/US4704723A/en not_active Expired - Lifetime
- 1985-12-11 EP EP86900330A patent/EP0205544B1/en not_active Expired - Lifetime
- 1985-12-11 BR BR8507086A patent/BR8507086A/pt not_active IP Right Cessation
- 1985-12-11 JP JP61500049A patent/JPS62501046A/ja active Pending
- 1985-12-11 DE DE8686900330T patent/DE3579692D1/de not_active Expired - Lifetime
- 1985-12-12 CN CN198585109031A patent/CN85109031A/zh active Pending
-
1986
- 1986-06-17 FI FI862583A patent/FI90702C/sv not_active IP Right Cessation
- 1986-06-24 NO NO862543A patent/NO862543L/no unknown
Also Published As
Publication number | Publication date |
---|---|
AU579702B2 (en) | 1988-12-08 |
ATE56570T1 (de) | 1990-09-15 |
SE445868B (sv) | 1986-07-21 |
FI90702C (sv) | 1994-03-10 |
SE8406314L (sv) | 1986-06-13 |
CN85109031A (zh) | 1986-12-03 |
FI862583A0 (fi) | 1986-06-17 |
AU5234786A (en) | 1986-07-01 |
NO862543D0 (no) | 1986-06-24 |
EP0205544A1 (en) | 1986-12-30 |
FI90702B (sv) | 1993-11-30 |
US4704723A (en) | 1987-11-03 |
EP0205544B1 (en) | 1990-09-12 |
ES8702754A1 (es) | 1986-12-16 |
CA1258886A (en) | 1989-08-29 |
MX168837B (es) | 1993-06-11 |
ES549809A0 (es) | 1986-12-16 |
BR8507086A (pt) | 1987-03-31 |
SE8406314D0 (sv) | 1984-12-12 |
NO862543L (no) | 1986-06-24 |
YU188785A (en) | 1988-02-29 |
FI862583A (fi) | 1986-06-17 |
WO1986003633A1 (en) | 1986-06-19 |
YU46388B (sh) | 1993-10-20 |
JPS62501046A (ja) | 1987-04-23 |
DE3579692D1 (de) | 1990-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR870700182A (ko) | 주파수 분할기 | |
FR2360940A1 (fr) | Procede et circuits pour engendrer des fonctions d'auto-correlation | |
TW359823B (en) | Clocking scheme | |
KR910008417A (ko) | 펄스 폭 측정회로 및 방법 | |
JPS5446463A (en) | Pre-scaler | |
SU622070A1 (ru) | Цифровой генератор функций | |
SU1005288A2 (ru) | Устройство задержки импульсов | |
SU862141A2 (ru) | Микропрограммное устройство управлени | |
SU1005287A1 (ru) | Устройство дл задержки импульсных сигналов | |
SU474926A1 (ru) | Устройство разделени импульсных последовательностей | |
SU585608A1 (ru) | Делитель частоты | |
SU1383365A1 (ru) | Устройство дл свертки по модулю | |
SU783702A1 (ru) | Устройство дл измерени отклонений частоты от номинального значени | |
SU1443147A1 (ru) | Фазовый синхронизатор | |
JPS551735A (en) | Synchronism detection circuit | |
SU941993A1 (ru) | Преобразователь последовательного кода в параллельный | |
SU1150731A1 (ru) | Импульсный генератор | |
SU839068A1 (ru) | Делитель частоты следовани импуль-COB C КОэффициЕНТАМи дЕлЕНи | |
SU1559400A1 (ru) | Устройство переключени генераторов тактовых частот | |
KR880014469A (ko) | 비트순차 신호 스케일링 장치 | |
KR970049379A (ko) | 16비트 병렬 디스크램블러의 16비트 병렬 디스크램블링 데이타 생성회로 | |
KR940003188A (ko) | 동기식 카운터회로 | |
KR900005703A (ko) | 분주회로 | |
KR930015534A (ko) | 슬립방지용 동기신호 및 클럭 공급장치 | |
KR940023021A (ko) | 이중 클럭시스템의 클럭신호 선택장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |