SU613503A1 - Управл емый коммутатор - Google Patents

Управл емый коммутатор

Info

Publication number
SU613503A1
SU613503A1 SU721852192A SU1852192A SU613503A1 SU 613503 A1 SU613503 A1 SU 613503A1 SU 721852192 A SU721852192 A SU 721852192A SU 1852192 A SU1852192 A SU 1852192A SU 613503 A1 SU613503 A1 SU 613503A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
circuit
output
channel
potential
Prior art date
Application number
SU721852192A
Other languages
English (en)
Inventor
Татьяна Юльевна Каширская
Яков Борисович Рензин
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU721852192A priority Critical patent/SU613503A1/ru
Application granted granted Critical
Publication of SU613503A1 publication Critical patent/SU613503A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Description

1
Изобретение относитс  к области автоматнки и может быть исиользовапо в системах иеитрализованпого уиравлени  и автоматизированной обработки информации.
Известны управл емые коммутаторы, содержащие генератор тактовых импульсов, с.хему опроса каналов и схему останова.
Иедостатком известных устройств  вл етс  сравнительно медленный поиск канала.
Целью изобретени   вл етс  ускорение поиска канала.
С этой пелью в управл емый коммутатор введена кольиева  схема, каждый блок которой содержит потенциальную тре.хвходовую схему ИЛИ-ИЕ, причем один вход потенциальной трехвходовой схемы ИЛИ-НЕ соединен с шиной запроса канала, второй - с генератором тактовых нмпульсов, а третий - с выходом потенциальной двухвходовой схемы ИЛИ-НЕ, один вход которой соединен с выходом иредыдущего блока кольцевой схемы , второй - с выходом триггера, запускающий вход которого соединен с выходом потенциальной трехвходовой схемы И, при этом один вход потенциальной трехвходовой схемы И соединен с щпной запроса канала, второй- с генератором тактовых импульсов, а третпй - с выходом предыдущего блока кольцевой схемы, сбросовый вход триггера соединен с выходом трехвходовой потенцпальной
схемы ИЛИ-НЕ, один вход которой со.т,инеп с выходом предыдущего блока кольцевой схемы, второй - с генератором тактовых импульсов , а третий - с щтпюй запроса канала.
На фнг. 1 изображена схема двух блоков кольцевой схемы коммутатора; па фиг. 2 - времениа  диаграмма тактовых импульсов.
Каждый блок кольцевой схемы включает в себ  потенциальную схему ИЛИ-НЕ 1, один вход которой соединен с щиной запроса капала 1, второй - с генератором тактовых импульсов И, третий вход соединен с выходом потенциальной схемы ИЛИ-НЕ 2, одии вход которой соединен с выходом предыдущего блока, а второй вход соединен с выходом триггера 3, запускающий вход которого соединеи со схемой II 4, одии вход которой соединен с щиной запроса канала I, второй - с генератором тактовых импульсов III, третий вход соединен с выходом предыдущего блока, сбросовый вход триггера 3 соедипен со схемой ИЛИ-НЕ 5, одпп вход которой соединен с выходом предыдущего блока, второй с генератором тактовых импульсов IV, третий вход соед1 нен с щиной запроса канала I.
В исходиом состо нии все триггеры 3 за исключением одного обнулены. Ирп отсутствии сигнала запроса п строба генератора II по кольцу распростран етс  сигпал «1 от выхода триггера, наход щегос  в единичном
состо нии, в момент наличи  строба генератора П выходы блоков устанавливаютс  в состо иие «О. Сигналы запроса иоступают в устройство синхронно со стробом генератора III.
При постуилении сигнала заироса одного из каналов на выходе данного блока сигнал становитс  равным «О, а триггер 3 запускаетс  через схему PI 4.
Если сигналы запроса поступают одповременно на несколько каналов, то допАткаетс  канал, ближайший к триггеру 3, наход щемус  в состо нии «1.
По окончании сигнала запроса по данному каналу в кольцевой схеме устройства начинает распростран тьс  сигнал «1. При наличии запроса в другом канале, триггер 3 этого канала запускаетс , а на вход соединенного с ним блока приходит сигнал «О и триггер 3 канала обнул етс . При отсутствии запросов на вход блока поступает сигнал «1 и триггер не обнул етс .
Дл  устойчивого функционировани  схемы необходимо обеспечить следующие временные соотношени :
,01
3 02
где тк -задержка распространени  сигнала
в кольцевой схеме;
TOI - задержка - обнуление триггеров; то2 - задержка запуска триггеров.
Форм)л а изобретени 
Управл емый коммутатор, содержащий генератор тактовых импульсов, схему опроса
каналов и схему останова, отличающийс  теА1, что, с целью ускорени  поиска канала, введена кольцева  схема, каждый блок которой содержит потенциальную трехвходовую схему ИЛИ-НЕ, причем один вход потенциальной трехвходовой схемы ИЛИ-ПЕ соединен с щиной запроса канала, второй - с ге )1ератором тактовых импульсов, а третий - с выходом потенциальной двухвходовой схемы ИЛИ-НЕ, один вход которой соединен с выходом предыдущего блока кольцевой схемы, второй - с выходом триггера, запускающий вход которого соедипен с выходом потенциальной трехвходоБОЙ схемы И, при этом одни вход потенциальной трехвходовой схемы И
соединен с щиной запроса канала, второй - с генератором тактовых импульсов, а третий - с выходом предыдущего блока кольцевой схемы, сбросовый вход триггера соединен с выходом трехвходовой потенциальной
схемы ИЛИ-ИЕ, один вход которой соединен с выходом предыдущего блока кольцевой схемы, второй - с генератором тактовых импульсов , а третий - с щиной запроса канала.
Источники информации,
прин тые во внимание при экспертизе 1. Беленький Я. Е. Многофазные релаксационные схемы на транзисторах. М., «Св зь 1972, с. 843.
SU721852192A 1972-12-01 1972-12-01 Управл емый коммутатор SU613503A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU721852192A SU613503A1 (ru) 1972-12-01 1972-12-01 Управл емый коммутатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU721852192A SU613503A1 (ru) 1972-12-01 1972-12-01 Управл емый коммутатор

Publications (1)

Publication Number Publication Date
SU613503A1 true SU613503A1 (ru) 1978-06-30

Family

ID=20533660

Family Applications (1)

Application Number Title Priority Date Filing Date
SU721852192A SU613503A1 (ru) 1972-12-01 1972-12-01 Управл емый коммутатор

Country Status (1)

Country Link
SU (1) SU613503A1 (ru)

Similar Documents

Publication Publication Date Title
SU613503A1 (ru) Управл емый коммутатор
SU423249A1 (ru) Распределитель импульсов
SU363112A1 (ru) ВСЕСОЮЗНАЯ j T:H'i.c-:;X';:rr-HAfi
SU1218457A1 (ru) Устройство дл сравнени импульсных сигналов
SU1091162A2 (ru) Блок приоритета
SU1506524A1 (ru) Формирователь импульсов
SU834877A1 (ru) Устройство дл обнаружени потерииМпульСОВ
SU832715A1 (ru) Устройство контрол импульсов
SU378830A1 (ru) УСТРОЙСТВО дл СИНХРОНИЗАЦИИ СИГНАЛОВ
SU1559400A1 (ru) Устройство переключени генераторов тактовых частот
SU949794A1 (ru) Устройство дл выделени импульсов из импульсной последовательности
SU961124A1 (ru) Устройство дл синхронизации сигнала электромеханического переключател
SU1457160A1 (ru) Управл емый делитель частоты
SU1529427A1 (ru) Устройство дл временного разделени двух импульсных сигналов
SU540264A1 (ru) Устройство дл синхронизации сигналов
SU769546A1 (ru) Устройство дл контрол импульсной последовательности
SU1045389A1 (ru) Коммутатор каналов
SU1069138A1 (ru) Триггерное устройство
SU409353A1 (ru) Устройство для синхронизации импульсов
SU1051551A1 (ru) Устройство дл регистрации информации
SU457176A1 (ru) Устройство дл синхронизации импульсов
SU424234A1 (ru) Сдвигающий регистр
SU1275736A1 (ru) Многоканальный генератор импульсов
SU1322456A1 (ru) Импульсный ключ с запоминанием сигнала управлени
SU467490A1 (ru) Устройство поэлементного фазировани приемников дискретных сигналов