SU769546A1 - Устройство дл контрол импульсной последовательности - Google Patents

Устройство дл контрол импульсной последовательности Download PDF

Info

Publication number
SU769546A1
SU769546A1 SU782698408A SU2698408A SU769546A1 SU 769546 A1 SU769546 A1 SU 769546A1 SU 782698408 A SU782698408 A SU 782698408A SU 2698408 A SU2698408 A SU 2698408A SU 769546 A1 SU769546 A1 SU 769546A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
delay
trigger
pulse
Prior art date
Application number
SU782698408A
Other languages
English (en)
Inventor
Николай Борисович Бланк
Владимир Ильич Иванюженко
Александр Геннадьевич Заломаев
Борис Николаевич Смирнов
Original Assignee
Предприятие П/Я А-3724
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3724 filed Critical Предприятие П/Я А-3724
Priority to SU782698408A priority Critical patent/SU769546A1/ru
Application granted granted Critical
Publication of SU769546A1 publication Critical patent/SU769546A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Logic Circuits (AREA)

Description

мент пр-ихода следующего четного импульса , т. е. с задержкой на два периода.
Така  задержка адежду моментом расойнхродаизащии в «онтрол,и:руемой тактовой импулыанрй .последователь)но€ти и моэденTOiM nofliBJieHHH сигнала ошибки-в р де -случаев  вл етю  недопуст1И1Мой, так как за это врем  может быть полностью потер на или значительно искажена обрабатываема  информаци .
Известно также устройство дл  контрол  ра1бото1спосрбност1и счетной схемы, соде|ржащее лва элемента задержки, четыре элемента И, элемент НЕ, два 5-тр,иггера и элемент ИЛИ. Первый элемент задарж1ИИ соединен iexofliOM с одним «з входов первого / 5-тр ггера, а выходом - ic другим его входом и с 10Д|Н1ИМ1И входами первого - и второго эл0ментО|В И. Второй элемент задерж .ки соедийен еходом с другим входом HiepiBoro элемента И и через :иивертар - с друлим входом второго элемента И. Второй 5-тр1Иггер соединен одн м входом ic выходом первого элемента И, а другвм входом- с выходам элемента ИЛИ, соединенного входами с выходами второго и третьего элемента И, один вход третьего элемента И соединен с выходом (второго элемента задержки , а другой вход - 1C одним из выходов первого .иггара. Четвертый элемент И соединен выходом со входом первого элемента задерЖ|К И, а из входов - с другим ВЫХОД0М первого S-триггера , образу  .совместно ic  оследаи м блок выделени  первого импульса. Другой вход четвертого элемента И объединен на входном полюсе устройства ic входом кониролируемой счетной схемы,, .выход котО:рой соединен , со входом инвертора и входом второго элемента задержки. Выход второго / 5-тр1Ипгера подключен к выходному полюсу уст :/ойства.
Такое устройство обнаруживает сбои и отказы счетной схемы, привод щие как к пропаданию импульсов из последдвательности , так и к по елению лолшых 1импульсов во врем  действи  паузы. При это-м сигнал ошибки формируетс  в ожидании момента прихода переднего фронта импульса или по переднему франту ложно-го импульса , что дост1игаетс  путем сравнени  на равенство времени пересч ета контролируемой счетной схемой и времени прохождени  через элемент задержки одного из импульсовта:ктовой частоты, который синхронизован с начальной установкой счетной схемы 3.
Однако применение такого устрой ства ограничено необходимостью св зи его с объектам контрол  по входу, так как щирокий класс импульсных устройств, таких как автогенераторы, не имеют тактового импулысногр входа. Кроме того, ,в р де случаев возникает необходи1мость контролирок ть импульгную шарлйгтав трлкн-ппть. выработанную устройством, ко входу которого нет доступа, или организаци  такого до (Ступа затруднена и Невыгодна по техническим соображени м, например из-за значительного удалени  контролируемого устройства и необходимости при этом арганизации дополнительных линий .
Другим недостатком известного устройства  вл ютс  ограничевцые функциональные возможности, так как устройство не фиксирует неиспра1ВНО1С11и задающих устройств , если они привод т к отсутствию входной тактовой частоты счетной схемы. В этом случае . состо ни  на выходе счетной схемы и на выходе элемента задержки совпадают, что будет ощ,И|боч но свидетельствовать об отсутствии неиспра1вностей.
Целью изобретени   вл етс  расширение О1бласти применени  и фуикционалыных
воз1можностей устройства дл  контрол  имп ул ьсио и поел едов а те л ьн ос ти.
По1ст,а злан«а  цель досчитаетс  тем, что в устройство дл  ,ко(нтро.л  импульсной последовательности , содержащее первый триггер и последовательно соединен1ные первый элемент задержки, первый элемент И, первый элемент ИЛИ и второй триггер, второй вход которого соединен iC выходом нер;вого элемвнта задержали через (второй элемент
И, второй вход которого непооредстванно, а второй вход первого элемента И через первый элемент НЕ соединены со входом второго элемента задержки и с входной шиной, причем второй вход первого элемэнта ИЛИ подключен к выходу т|ретьего элемента И, введены третий элемент НЕ и последовательно соединенные третий элемент задерЖ|Ки, элемент равнозначности и второй элемент ИЛИ, выход ;которого соединен с
выходной шиной, а (второй вход - с выходом второго триггера, выход первоготриггера подключен :К1о входу третьего элемента задержки и ко втораму входу элемента равнознач (ност(и, первый вход - с входной шиной . (И с первым входом третьего элемента И, соединенного (вторьш входом через второй эле.мент НЕ с выходом первого элемента задержк1и.
Это по.31БОЛ ет П1астроить процесс контрол  одновременно на следующих двух принципах:
на определении равенств а мвр ем ени форм (ирован.и  очередного импульса и времен.и прохождени  через элемент задержим и,мпульса , оформиро1Бан1НОго в предыдущ(ИЙ такт работы контролируемого объекта;
на определении (неравенства преобразованного в меандр текущего состо ни на выходе ко1нтро.лируемого объекта и состо ни 
на выходе эле.мента задерж.ки, сформирова1нного .за.держкой меандра на врем , крат .ное половине пер|иода повторени  импульсов контролируемой последовательности.
Первый принцип контро.л  исключает таспа-оаллелива-ние входной мапистоали
устройства на д/ва тракта: входной тракт счетиых импульсов 1ко,нт,роли,руемой счетной схемы и ВХОДНОЙ тракт формировани  задбржайного сигнала (этало1на), что обеспечивает возможность Контрол  не только счетных схем, но ,и устройств, формирующих ммпульсньте последовательности, например а:втог.енерато,р01в, .незавиаимо от наличи  у И|МПуЛЬСНОГО ТаКТОВОГО .ВХОДа
ИЛ|И доступа к «ему.
Вто.рой принцип контрол  позвол ет контрол1ировать устройств, задаюШНХ входную тактовую частату, т. -е. устройств , предл1ествующих контролируемому объекту iB системе.
На чертеже «приведена фу1нкциональ1на  схема устройства.
Устройство имеет входную шину 1, к которой 1ПОдк.лючаетс  выход объекта контрол  (на чертеже не показан), и выходную шнцу 2, 1аигнал ошибки с, которой снимаетс  состо нием «1.
Устройство содержит первый -3, второй 4 и третий 5 элементы задержки, первый 6 к второй 7 триггеры, второй 8, первый 9 и третий 10 элвменты И, первый 11т. второй 12 элементы НЕ, первый 13 и второй 14 элементы ИЛИ и элемент равнозначности 15.
Устройство работает следующим обраЗОМ .
Импульсы Контролируемой последовательности с вхОДной шины 1 устройства, проХОд  последавателыно через элементы задержки 4 и 5, поступают ,на одни входы элементав И 8 и 5. При этом «а .Bbixoiiax элементов задержки 4 w. 3 фор мируютс  ИМпульсы через врем , paBiHoe .соответственНО половине периода и териоду повторени  (Гк/2 и 7J импульсов контролируемой последователыности , так каК врем  задержки дл  элементов 5 и Р задаетс  равным половине периода ловторенил импульсов.
Отсюда следует, что очередной .входной И мпульс, Поступающий «а шину /, сОВпадает ВО времени с импульсом, Сформированным на выходе элемента 3 задержки При воздействии предыдущего IB хо дно по импульса .
Им1пу.льсы контрол1ируемОЙ последовательности с входной шины / поступают, кроме того, НеП0.оредствен,но на другой вход элемента И S, один из Вжодов элемента И 10 и вход тритге|ра 6, а на другой вход элемента И 5 - через элемент НЕ 11. С выхода элемента задержки 4 импульсы входной последовательности с задержкой поступают на вход трИГгера 6, а с выхода элемента задерж и, 5 с задерЖКОЙ Т через элемент НЕ 12 - на другой вход элемента И 10. При это-м при отсутствии Ошибок в контролируемой последовательности на выходе элемента И S о поступлением очередных входных импульсов формируютс  сигналы , поступающие на вход триггер:а 7 и устанавливающие ,на его 1выходе состо ние «О. На другом входе этого триггера присутствует сигнал «О, так ка.к в этом случае хот  бы на одном из входов каждого . из элементов И 9 и 10 всегда будет формироватьс  состо ние «О, поскольку в момент действи  импульса состо ние «О поступает на одни входы элементов И 9 и /О соответственно с выходов элементов НЕ // и 12, а в МОмент действи  паузы - .на друпие ВХОды элементов И 9, 10 с выхода элемента задержки 3 и неПОсредственно с щины 1.
Нал1нчие о. в контроли1руемой последовательности импульсов уста.навливаетс  следующ.и-м образом.
В случае непосттолени  «а входной полюс устройства оЧфеднОГо импульса контрОлируемой последовательности на входы элемента И 9 с выхода элемента задержки 5 и с выхОда элемента НЕ 11 поступают сигналы «1. Поэтому через врем , равное Т, «а выхОДе элемента И 9 сформируетс  единичный сигнал, устанавливающий При помощи элемента ИЛИ 13 триггер 7 и элемент ИЛИ 14 в состо ние «I, что будет счита.но с шины 2 устройСтва как сбой.
В случае поступлени  на шину / устройства лоЖНого импульса (очередного импульса |КО.нт|рол1ируемой последовательности , поступающего .на шииу / в момент паузы ) сигналы «1 с ШИ.НЫ / и с выхода элемента НЕ 12 поступают на входы элемента И -10. Это приводит к формированию на вьиходе элеМента ИЛИ 13 единичного состо ни , зстана.вливающего триггер 7 и элемент ИЛИ 14 в 1единиЧ,ное состо ние, т. е. к по влению сигнала ошибки на шине 2 устройства.
Другие виды ошибки, такие как возникновение пОСто нного состо ни  «1 или «О, первое ИЗ которых вообще не обнаруживаетс  известным устройством, предлагае.мое устройство вы вл ет с помощью элементов 4, 5, 6 и 15. При этом контроль входной импульсной последовательности осуществл етс  следующим Об(разом.
Входной импульс, задержанный элемелтом 4 на врем , равное Гк/2, с выхода этого элемента поступает на Вход триггера 6. Это приводит к формированию на его выходе меандра с частотой следОВагаи , равной частоте ко.нтролируемых импульсов. С выхода триггера 6 меандр поступает нна один из входов элемента 15 непоаредственно, а на другой его вход - через элемент 5 с временем задержки 7к/2. ТакИМ образом, на ВХОДЫ элемента 15 поступают взаимоп .ротн.воположные логические урОвни, что приводит к формированию на ело выходе состо ни  «О, так каК функц1ио.нирован1ие элемента 15 определ етс  выражением ab + ab, где а и Ь - входные сигналы элемента 15. При этом, если произойдет срыв -контролируемой импульсной пocv eдoвaтeльности 1из-за неИСправНОсти устройств, за

Claims (1)

  1. Формула изобретения
    Устройство для контроля импульсной последовательности, . содержащее первый триггер и последовательно соединенные первый элемент .задержки, первый элемент И, первый элемент ИЛИ и второй триггер, •второй -вход которого соединен с выходом первого Элемента задержки через второй элемент И, второй вход которого непосредственно, а второй вход первого элемента И через первый элемент НЕ соединены со входом. второго элемента задержки и с вход5 ной шиной, причем второй вход первого элемента ИЛИ подключен к выходу третьего элемента И, о т л и ч а то щ е ес я тем, что, с целью расширения области применения и функциональных возможностей устройства, 10 в него введены третий элемент НЕ и последовательно соединенные третий элемент задержки, элемент равнозначности ,и второй элемент ИЛИ, выход которого соединен с выходной шиной, а второй вход — с выхо15 дом второго триггера, выход первого триггера подключен ко 'входу третьего элемента задержки и ко второму входу элемента . равнозначности, первый вход — со входом первого и с выходом второго элементов задержки, а второй вход — с входной шиной и с первым .входом третьего элемента И, соединенного вторым входом через второй элемент НЕ с выходом первого элемента задержки.
SU782698408A 1978-12-18 1978-12-18 Устройство дл контрол импульсной последовательности SU769546A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782698408A SU769546A1 (ru) 1978-12-18 1978-12-18 Устройство дл контрол импульсной последовательности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782698408A SU769546A1 (ru) 1978-12-18 1978-12-18 Устройство дл контрол импульсной последовательности

Publications (1)

Publication Number Publication Date
SU769546A1 true SU769546A1 (ru) 1980-10-07

Family

ID=20799276

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782698408A SU769546A1 (ru) 1978-12-18 1978-12-18 Устройство дл контрол импульсной последовательности

Country Status (1)

Country Link
SU (1) SU769546A1 (ru)

Similar Documents

Publication Publication Date Title
SU769546A1 (ru) Устройство дл контрол импульсной последовательности
SU1338033A2 (ru) Устройство дл контрол последовательности импульсов
SU509993A1 (ru) Автоматический переключатель
SU613503A1 (ru) Управл емый коммутатор
SU1457160A1 (ru) Управл емый делитель частоты
SU1325677A1 (ru) Устройство дл синхронизации импульсов
SU1508193A1 (ru) Устройство дл циклового программного управлени
RU1798919C (ru) Устройство дл контрол последовательности импульсов
SU1158968A1 (ru) Устройство дл коррекции сигналов времени
SU1472908A1 (ru) Устройство дл контрол распределител импульсов
SU391563A1 (ru)
SU1647508A1 (ru) Устройство дл допускового контрол длительности последовательности временных интервалов
SU1325676A1 (ru) Устройство дл разделени и синхронизации сигналов
RU10308U1 (ru) Устройство для контроля пропаданий многоканальных последовательностей импульсов
SU1688382A1 (ru) Частотно-фазовый компаратор
SU739721A1 (ru) Устройство дл синхронизации импульсов
SU742940A1 (ru) Мажоритарно-резервированное устройство
SU760050A1 (ru) Устройство для синхронизации электрических сигналов i
SU562951A1 (ru) Устройство дл контрол руемого пункта циклической системы телемеханики с распределительным колированием
SU1451843A1 (ru) Устройство дл формировани и подсчета числа импульсов в серии
RU1795539C (ru) Устройство контрол импульсных последовательностей
EP0407423B1 (en) System for transferring binary information
SU1345329A1 (ru) Устройство защиты от дребезга
SU1185642A1 (ru) Устройство дл приема информации в частотном коде
SU807491A1 (ru) Устройство дл контрол счетчика