KR920702095A - 2진 정보를 부호화하는 디지탈 회로 - Google Patents

2진 정보를 부호화하는 디지탈 회로

Info

Publication number
KR920702095A
KR920702095A KR1019910701120A KR910701120A KR920702095A KR 920702095 A KR920702095 A KR 920702095A KR 1019910701120 A KR1019910701120 A KR 1019910701120A KR 910701120 A KR910701120 A KR 910701120A KR 920702095 A KR920702095 A KR 920702095A
Authority
KR
South Korea
Prior art keywords
event
information
cell
generating
circuit
Prior art date
Application number
KR1019910701120A
Other languages
English (en)
Inventor
오더 알랜 화이트필드
Original Assignee
존 디. 후써
이스트만 코닥 컴퍼니
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 존 디. 후써, 이스트만 코닥 컴퍼니 filed Critical 존 디. 후써
Publication of KR920702095A publication Critical patent/KR920702095A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M7/00Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M5/00Conversion of the form of the representation of individual digits
    • H03M5/02Conversion to or from representation by pulses
    • H03M5/04Conversion to or from representation by pulses the pulses having two levels
    • H03M5/06Code representation, e.g. transition, for a given bit cell depending only on the information in that bit cell
    • H03M5/12Biphase level code, e.g. split phase code, Manchester code; Biphase space or mark code, e.g. double frequency code

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Manipulation Of Pulses (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Credit Cards Or The Like (AREA)

Abstract

내용 없음

Description

2진 정보를 부호화하는 디지탈 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 회로 다이어 그램이며, 제2A도 및 제2B도는 제1도 회로에 의해 처리된 파형도를 도시한 것이다.

Claims (7)

  1. 제1 및 제2정보를 포함하는 2진 데이타를 부호화하는 회로에 있어서, (1) 클록 구동기 (2) 상기 클록 구동기에 의해 구동되는 n-상(相) 계수기로서, (a) 각각의 이벤트-셀이 한쌍의 유일한 클록 변환 신호에 의해 분리되는 연속적인 이벤트-셀을 발생시키는 수단, (b) 상기 제1정보에 응답하여 제1이벤트-셀에서 제1이벤트의 임의 위치를 분리시키는 수단, 및 (c) 상기 제2정보에 응답하여 제2이벤트-셀에서 제2이벤트의 임의 위치를 분리시키는 수단을 구비하는 n-상 계수기, (3) 상기 제1정보에 응답하여 상기 제1위치에서 제1이벤트를 발생시키는 제1수단, 및 (4) 상기 제2정보에 응답하여 상기 제2위치에서 제2이벤트를 발생시키는 제2수단을 포함하는 회로.
  2. 제1항에 있어서, 상기 클록 구동기는 일정한 주파수를 지니는 회로.
  3. 제1항에 있어서, 상기 제1 및 제2이벤트를 각각 발생시키는 제1 및 제2수단은 일군의 유일한 클록 변환 신호를 변하지 않게 하는 회로.
  4. 제1항에 있어서, (1) 상기 제1정보에 대한 이벤트-셀은 지속기간(t)에 의해 한정되며 각각의 부분 단위가 지속기간 (δ)=t/n인 n개의 부분 단위를 지니고, (2) 상기 제1정보에 대한 이벤트-셀에서 제1위치를 분리시키는 수단은 n/2-1, n/2, n/2+1에 위치한 연속적인 제1, 제2 및 제3클록 신호를 포함하는 회로.
  5. 제1항에 있어서, (1) 상기 제2정보에 대한 이벤트-셀은 지속시간(t)에 의해 한정되며 각각의 부분 단위가 지속시간(r)=t/n인 n개의 부분 단위를 지니고, (2) 상기 제2정보에 대한 이벤트-셀에서 제2위치를 분리시키는 수단은 n/2에 위치한 단일 클록 신호를 포함하는 회로.
  6. 제4항에 있어서, 상기 제1이벤트를 발생시키는 제1수단은, 입력이 제1정보 및 제1 또는 제2 또는 제3클록 신호인 경우에 출력이 n/2-1, n/2, n/2+1인 각각의 위치에서 교번 정보 변환 신호를 발생시키도록 기능을 하는 논리회로를 포함하는 회로.
  7. 제5항에 있어서, 상기 제2이벤트를 발생시키는 제2수단은, 입력이 제2정보 및 단일 클록 신호인 경우에 출력이 n/2 위치에서 정보변환 신호를 발생시키도록 기능을 하는 논리 회로를 포함하는 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910701120A 1989-03-22 1990-03-14 2진 정보를 부호화하는 디지탈 회로 KR920702095A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US327071 1989-03-22
US07/327,071 US4951049A (en) 1989-03-22 1989-03-22 Self clocking binary information encoder
PCT/US1990/001362 WO1990011650A1 (en) 1989-03-22 1990-03-14 Digital circuit for encoding binary information

Publications (1)

Publication Number Publication Date
KR920702095A true KR920702095A (ko) 1992-08-12

Family

ID=23275018

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910701120A KR920702095A (ko) 1989-03-22 1990-03-14 2진 정보를 부호화하는 디지탈 회로

Country Status (8)

Country Link
US (1) US4951049A (ko)
EP (1) EP0464088A1 (ko)
JP (1) JPH04506136A (ko)
KR (1) KR920702095A (ko)
AU (1) AU629494B2 (ko)
BR (1) BR9007236A (ko)
CA (1) CA2048995A1 (ko)
WO (1) WO1990011650A1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5115356A (en) * 1989-08-31 1992-05-19 Eastman Kodak Company Decoder circuit with missing clock generator
US5055659A (en) * 1990-02-06 1991-10-08 Amtech Technology Corp. High speed system for reading and writing data from and into remote tags
US5374927A (en) * 1992-12-23 1994-12-20 Honeywell Inc. Bit-serial decoder for a specially encoded bit stream
US6351489B1 (en) 1996-09-30 2002-02-26 Rosemount Inc. Data bus communication technique for field instrument
US6021162A (en) * 1997-10-01 2000-02-01 Rosemount Inc. Vortex serial communications
DE69902760T2 (de) * 1998-03-11 2003-06-05 Thomson Licensing S.A., Boulogne Digitales signalmodulationssystem
US6775324B1 (en) 1998-03-11 2004-08-10 Thomson Licensing S.A. Digital signal modulation system
US20030030542A1 (en) * 2001-08-10 2003-02-13 Von Hoffmann Gerard PDA security system
EP1744661B1 (en) * 2004-04-30 2013-04-10 Koninklijke Philips Electronics N.V. Probe head for spectroscopic analysis of a fluid

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3518700A (en) * 1968-01-04 1970-06-30 Ncr Co Quadruple modulation recording system
US3855616A (en) * 1973-10-01 1974-12-17 Ibm Phase shift reducing digital signal recording having no d.c. component
US3961367A (en) * 1974-07-03 1976-06-01 Rca Corporation Self-clocking, error correcting low bandwidth digital recording system
FR2385153A1 (fr) * 1977-03-25 1978-10-20 Transac Dev Transact Automat Procede de codage magnetique
US4173026A (en) * 1978-02-23 1979-10-30 Cubic Western Data Self clocking speed tolerant magnetic recording method and apparatus
US4340913A (en) * 1979-12-31 1982-07-20 Tbs International, Inc. Tri-level digital recording
US5025328A (en) * 1989-03-22 1991-06-18 Eastman Kodak Company Circuit for decoding binary information
US4954825A (en) * 1989-03-22 1990-09-04 Eastman Kodak Company Self clocking binary data encoding/decoding method

Also Published As

Publication number Publication date
WO1990011650A1 (en) 1990-10-04
CA2048995A1 (en) 1990-09-23
BR9007236A (pt) 1992-02-25
AU5280590A (en) 1990-10-22
AU629494B2 (en) 1992-10-01
JPH04506136A (ja) 1992-10-22
EP0464088A1 (en) 1992-01-08
US4951049A (en) 1990-08-21

Similar Documents

Publication Publication Date Title
KR860002870A (ko) 집적회로 장치
KR890006010A (ko) Fm 라디오 수신기
KR860001482A (ko) Ic 장치
KR920702095A (ko) 2진 정보를 부호화하는 디지탈 회로
KR840001026A (ko) 데이타 독출회로
KR860002187A (ko) 파형정형장치
KR910008964A (ko) 분할비율이 변화될 수 있는 주파수 분할회로
KR880000880A (ko) 비 교 기
TW359823B (en) Clocking scheme
KR910006986A (ko) 기능선택회로
KR850006802A (ko) 데이터 전송 장치
KR840002602A (ko) 인커밍 시그날에 따른 위상을 오실레이터에 인가하는 방법과 장치
JPS554178A (en) Information control system
KR860002186A (ko) 시분할형(時分割型) a/d·d/a 변환기
KR910009107A (ko) 색신호 인핸서
KR840006867A (ko) 서보 회로
KR840005634A (ko) 클럭 재생회로
KR870005392A (ko) 주종(主從) 래치회로
KR880000961A (ko) 영상 기억장치
RU1830531C (ru) Устройство дл вычитани частот двух импульсных последовательностей
SU1559400A1 (ru) Устройство переключени генераторов тактовых частот
SU1644123A1 (ru) Устройство дл ввода информации
SU415705A1 (ko)
SU1674232A1 (ru) Устройство дл цифровой магнитной записи
SU1624678A1 (ru) Формирователь последовательности пр моугольных импульсов

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid