KR870009616A - 인쇄 회로 기판 및 그 제조 방법 - Google Patents
인쇄 회로 기판 및 그 제조 방법 Download PDFInfo
- Publication number
- KR870009616A KR870009616A KR1019860006620A KR860006620A KR870009616A KR 870009616 A KR870009616 A KR 870009616A KR 1019860006620 A KR1019860006620 A KR 1019860006620A KR 860006620 A KR860006620 A KR 860006620A KR 870009616 A KR870009616 A KR 870009616A
- Authority
- KR
- South Korea
- Prior art keywords
- racker
- substrate
- layer
- land
- interconnects
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/3452—Solder masks
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/111—Pads for surface mounting, e.g. lay-out
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/05—Patterning and lithography; Masks; Details of resist
- H05K2203/0562—Details of resist
- H05K2203/0588—Second resist used as pattern over first resist
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49124—On flat or curved insulated base, e.g., printed circuit, etc.
- Y10T29/49155—Manufacturing circuit on or in base
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Non-Metallic Protective Coatings For Printed Circuits (AREA)
- Electric Connection Of Electric Components To Printed Circuits (AREA)
- Paper (AREA)
- Manufacturing Of Printed Wiring (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 3 도는 기판에만 점착되는 내-땜납 랙커층이 인가된 후의 제 2도와 동일한 도면(제 3 도 내지 제 5 도는 인쇄 회로 기판 제조 방법의 제 1공정임).
제 4 도는 상기 인가된 랙커층이 상호 접속부 및 지면으로부터 화학적으로 제거된 후의 제 2 도와 동일한도면.
제 5 도는 지면은 피복되지 않은 상태로 두고, 상호 접속부는 완전히 피복시키고, 처음에 인가된 랙커층은 부분적으로 피복시키기 위해 무작위로 점착된 다른 내-땜납 랙커층이 인가된 후의 제 2 도와 동일한도면.
제 7 도는 지면은 피복되지 않은 상태로 두고, 무작위로 점착된 내-땜납 랙커층을 갖는 제 2 도와 동일한 도면(제 7 도 내지 제10도는 인쇄 회로 기판 제조 방법의 제 2 공정임).
제 8 도는 기판 및 처음에 인가된 랙커층에만 점착되며, 지면을 피복시키는 다른 랙커층이 제공된 제 2도와 동일부분을 이용한 제 7 도의 인쇄회로 기판.
제 9 도는 화학적 수단에 의해 지면으로부터 다른 랙커층이 제거된 제 2 도와 동일부분을 이용한 제 8 도의 인쇄회로기판.
제10도는 제 9 도에 도시된 인쇄 회로 기판의 평면도.
Claims (7)
- 소정의 상호 접속부 및 땜납 랜드가 절연재료판(기판)상에 전기 도전 영역의 형태로 제공되며, 기판 및 상호 접속부가 두 개의 층으로 이루어진 내-땜납 랙커 마스크로 마스크 되며, 상기 두 개의 층중의 하나의 랙커층이 다른 랙커층의 적어도 일부를 피복하는 인쇄 회로 기판에 있어서,전기 도전 영역의 연부로 연장되며 기판을 직접 마스크하는 하나의 랙커층이 최소한 랜드의 영역내에 제공되며, 랜드를 마스크 되지 않은 상태로 유지시키는 다른 랙커층이 상호 접속부를 마스크 하며, 전기 도전 영역의 연부로 연장되는 랙커층에 의해 점유된 영역 즉, 중첩된 두 개의 층으로 연장되는 것을 특징으로 하는 인쇄 회로 기판.
- 제 1항에 있어서,전기 도전 영역의 연부로 광범위하게 연장되는 랙커층이 기판을 마스크하며, 다른 랙커층에 의해 랜드는 피복되지 않은 상태로 유지시키면서 광범위하게 피복되는 것을 특징으로 하는 인쇄 회로 기판.
- 제 1항에 있어서,랜드를 피복되지 않은 상태로 유지시키는 다른 랙커층이 상호 접속부와 기판을 광범위하게 마스크하며,전기 도전 영역의 연부로 연장되는 랙커층에 의해 부분적으로 피복되는 것을 특징으로 하는 인쇄회로기판
- 전기 전도 영역의 형태인 소정의 상호 접속부 및 랜드가 기판상에 제조되며, 이때 기판 및 상호 접속부가 내-땜납 랙커 마스크로 마스크 되는 제 1항 또는 제 2항에 청구된 인쇄 회로 기판을 제조하는 공정에 있어서, 상호 접속부 및 랜드가 제조된 후, 기판에만 점착되는 내-땜납 랙커층이 랜드의 영역내 기판 및 전기 도전 영역에 인가되며, 그후, 랙커층이 경화되며, 그후 랙커층이 화학적 수단에 의해 전기 도전 영역으로부터 제거되고, 그후 전기 도전 영역 및 먼저 인가된 랙커층을 부분적으로 피복시키고 랜드를 피복되지 않은 상태로 유지시키고, 랜드를 일정한 공간으로 둘러싸도록 하기 위해 무작위로 점착되는 제2의 내-땜납 랙커층이 인가되고, 그후, 경화되고, 이에 의해 인쇄회로 기판이 보통 방법으로 완성되는 것을 특징으로 하는 인쇄 회로 기판 제조 방법.
- 제 4항에 있어서,랙커층이 전기 도전 영역으로부터 화학 제거된 후, 남은 랙커층이 다시 경화되는 것을 특징으로 하는인쇄 회로 기판 제조 방법.
- 전기 도전 영역의 형태인 소정의 상호 접속부 및 랜드가 기판상에 제조되고, 이때 기판 및 상호 접속부가 내-땜납 랙커 마스크에 의해 마스크 되는 제 1항 또는 제 3항에 청구된 인쇄 회로 기판을 제조하는 공정에 있어서,상호 접속부 및 랜드가 제조된 후에 무작위하게 점착되는 내-땜납 랙커층이 랜드는 마스크되지 않은 상태로 유지시킨채 기판 및 상호 접속부에 인가되며, 랜드를 공간으로 둘러사며, 그후 상기 랙커층이 경화되고, 다음, 기판 및 먼저 인가된 랙커층에만 점착되며, 랜드, 마스크되지 않은 기판의 부분 및 적어도 먼저 인가된 랙커층을 피복시키는 제2의 내-땜납 랙커층이 인가되며, 여기에서, 상기 제2내-땜납 랙커층이 랜드로부터 화학적 수단에 의해 제거되며, 이에 의해 인쇄 회로 기판이 보통 방법으로 완성되는 것을 특징으로 하는 인쇄 회로 기판 제조 방법.
- 제 6항에 있어서, 제 2랙커층이 랜드로부터 화학 제거된 후, 남아있는 랙커층이 다시 경화되는 것을 특징으로 하는 인쇄회로 기판 제조 방법.※ 참고사항:최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
AT0079186A AT389793B (de) | 1986-03-25 | 1986-03-25 | Leiterplatte fuer gedruckte schaltungen und verfahren zur herstellung solcher leiterplatten |
AT791/86 | 1986-03-25 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR870009616A true KR870009616A (ko) | 1987-10-27 |
Family
ID=3499837
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019860006620A KR870009616A (ko) | 1986-03-25 | 1986-08-12 | 인쇄 회로 기판 및 그 제조 방법 |
KR1019870002632A KR940005419B1 (ko) | 1986-03-25 | 1987-03-23 | 인쇄 회로 기판 및 그 제조방법 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019870002632A KR940005419B1 (ko) | 1986-03-25 | 1987-03-23 | 인쇄 회로 기판 및 그 제조방법 |
Country Status (8)
Country | Link |
---|---|
US (1) | US4766268A (ko) |
EP (1) | EP0239158B1 (ko) |
JP (2) | JPS62230082A (ko) |
KR (2) | KR870009616A (ko) |
AT (2) | AT389793B (ko) |
CA (1) | CA1253259A (ko) |
DE (1) | DE3773241D1 (ko) |
SG (1) | SG68893G (ko) |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63302595A (ja) * | 1987-06-02 | 1988-12-09 | Murata Mfg Co Ltd | チップ部品の取付構造 |
US4859808A (en) * | 1988-06-28 | 1989-08-22 | Delco Electronics Corporation | Electrical conductor having unique solder dam configuration |
US4985601A (en) * | 1989-05-02 | 1991-01-15 | Hagner George R | Circuit boards with recessed traces |
US5055637A (en) * | 1989-05-02 | 1991-10-08 | Hagner George R | Circuit boards with recessed traces |
US5195238A (en) * | 1990-07-20 | 1993-03-23 | Nippon Cmk Corp. | Method of manufacturing a printed circuit board |
US5281772A (en) * | 1991-10-28 | 1994-01-25 | Delco Electronics Corporation | Electrical connector having energy-formed solder stops and methods of making and using the same |
KR100307776B1 (ko) * | 1995-06-06 | 2001-11-22 | 엔도 마사루 | 프린트배선판 |
JP2001068836A (ja) * | 1999-08-27 | 2001-03-16 | Mitsubishi Electric Corp | プリント配線基板及び半導体モジュール並びに半導体モジュールの製造方法 |
KR100333612B1 (ko) * | 1999-09-21 | 2002-04-24 | 구자홍 | 인쇄회로기판의 회로패턴 노출부 형성방법 |
US6849805B2 (en) * | 2000-12-28 | 2005-02-01 | Canon Kabushiki Kaisha | Printed wiring board and electronic apparatus |
DE10109993A1 (de) * | 2001-03-01 | 2002-09-05 | Giesecke & Devrient Gmbh | Verfahren zur Herstellung eines Moduls |
US6684433B2 (en) * | 2001-03-07 | 2004-02-03 | Gualtiero G. Giori | Pressure adjustable foam support apparatus |
JP4554873B2 (ja) * | 2002-04-22 | 2010-09-29 | 日本電気株式会社 | 配線板、電子機器および電子部品の実装方法並びに製造方法 |
US20060075569A1 (en) * | 2002-09-17 | 2006-04-13 | Gino Giori | Adjustable foam mattress |
KR100541394B1 (ko) * | 2003-08-23 | 2006-01-10 | 삼성전자주식회사 | 비한정형 볼 그리드 어레이 패키지용 배선기판 및 그의제조 방법 |
US7190157B2 (en) * | 2004-10-25 | 2007-03-13 | Agilent Technologies, Inc. | Method and apparatus for layout independent test point placement on a printed circuit board |
TWI335194B (en) * | 2007-06-11 | 2010-12-21 | Au Optronics Corp | Display and circuit device thereof |
TW201352078A (zh) * | 2012-06-05 | 2013-12-16 | Hon Hai Prec Ind Co Ltd | 印刷電路板 |
KR20140027731A (ko) * | 2012-08-27 | 2014-03-07 | 삼성전기주식회사 | 솔더 레지스트 형성 방법 및 패키지용 기판 |
JP6185880B2 (ja) * | 2014-05-13 | 2017-08-23 | 日本特殊陶業株式会社 | 配線基板の製造方法及び配線基板 |
JP2016012702A (ja) * | 2014-06-30 | 2016-01-21 | ファナック株式会社 | ソルダコートの濡れ性と耐食性を両立させたプリント基板およびその製造方法 |
DE102017207491A1 (de) * | 2017-05-04 | 2018-11-08 | Bayerische Motoren Werke Aktiengesellschaft | Elektronikmodul |
CN110933862A (zh) * | 2019-10-08 | 2020-03-27 | 广合科技(广州)有限公司 | 一种阻焊零净空度的pcb板制备方法 |
US20220165998A1 (en) * | 2020-11-21 | 2022-05-26 | Adam Vincent Hayball | Lantern Battery Adapter |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE1187282B (de) * | 1964-06-12 | 1965-02-18 | Nordmende | Schaltungsplatte mit aufkaschierten Leiterbahnen und im Tauchloetverfahren elektrisch leitend verbundenen Schaltungsbauteilen |
GB1259304A (ko) * | 1968-01-29 | 1972-01-05 | ||
DE2154958C3 (de) * | 1971-11-05 | 1976-01-08 | Norddeutsche Mende Rundfunk Kg, 2800 Bremen | Sicherheitslötstelle in hochspannungsführenden Leiterbahnen in gedruckten Schaltungen |
DE2400665C3 (de) * | 1974-01-08 | 1979-04-05 | Siemens Ag, 1000 Berlin Und 8000 Muenchen | Verfahren zur Herstellung eines lotabweisenden Schutzes auf Leiterplatten mit durchgehenden Lochern |
US4003877A (en) * | 1974-05-24 | 1977-01-18 | Dynachem Corporation | Photopolymerizable screen printing inks for permanent coatings prepared from aryloxyalkyl compositions |
JPS5148173A (ja) * | 1974-10-23 | 1976-04-24 | Hitachi Ltd | Purintokibannohogohimakunokeiseihoho |
JPS5441102B2 (ko) * | 1975-03-04 | 1979-12-06 | ||
US4104111A (en) * | 1977-08-03 | 1978-08-01 | Mack Robert L | Process for manufacturing printed circuit boards |
JPS54158661A (en) * | 1978-06-01 | 1979-12-14 | Tokyo Purinto Kougiyou Kk | Printed circuit board |
JPS5726379Y2 (ko) * | 1978-09-21 | 1982-06-08 | ||
US4390615A (en) * | 1979-11-05 | 1983-06-28 | Courtney Robert W | Coating compositions |
DE3027389A1 (de) * | 1980-07-17 | 1982-02-25 | Siemens AG, 1000 Berlin und 8000 München | Verfahren zum herstellen einer mit elektrischen bauelementen bestueckten leiterplatten |
JPS5724775U (ko) * | 1980-07-17 | 1982-02-08 | ||
US4479983A (en) * | 1983-01-07 | 1984-10-30 | International Business Machines Corporation | Method and composition for applying coatings on printed circuit boards |
FR2551618B1 (fr) * | 1983-09-02 | 1989-12-01 | Inf Milit Spatiale Aeronaut | Procede de fabrication d'un circuit imprime a couches enterrees et circuit imprime obtenu par un tel procede |
JPS6072294A (ja) * | 1983-09-28 | 1985-04-24 | 富士通株式会社 | ソルダ−レジストの形成方法 |
-
1986
- 1986-03-25 AT AT0079186A patent/AT389793B/de not_active IP Right Cessation
- 1986-08-12 KR KR1019860006620A patent/KR870009616A/ko not_active Application Discontinuation
- 1986-08-25 JP JP61197447A patent/JPS62230082A/ja active Pending
-
1987
- 1987-03-10 AT AT87200444T patent/ATE67917T1/de not_active IP Right Cessation
- 1987-03-10 EP EP87200444A patent/EP0239158B1/de not_active Expired - Lifetime
- 1987-03-10 DE DE8787200444T patent/DE3773241D1/de not_active Expired - Lifetime
- 1987-03-18 CA CA000532336A patent/CA1253259A/en not_active Expired
- 1987-03-19 US US07/027,751 patent/US4766268A/en not_active Expired - Fee Related
- 1987-03-23 KR KR1019870002632A patent/KR940005419B1/ko not_active IP Right Cessation
- 1987-03-24 JP JP62068125A patent/JP2554073B2/ja not_active Expired - Lifetime
-
1993
- 1993-05-26 SG SG688/93A patent/SG68893G/en unknown
Also Published As
Publication number | Publication date |
---|---|
SG68893G (en) | 1993-08-06 |
AT389793B (de) | 1990-01-25 |
EP0239158B1 (de) | 1991-09-25 |
ATA79186A (de) | 1989-06-15 |
EP0239158A2 (de) | 1987-09-30 |
JPS62230082A (ja) | 1987-10-08 |
ATE67917T1 (de) | 1991-10-15 |
KR870009618A (ko) | 1987-10-27 |
DE3773241D1 (de) | 1991-10-31 |
JP2554073B2 (ja) | 1996-11-13 |
KR940005419B1 (ko) | 1994-06-18 |
JPS62230083A (ja) | 1987-10-08 |
US4766268A (en) | 1988-08-23 |
EP0239158A3 (en) | 1989-01-11 |
CA1253259A (en) | 1989-04-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR870009616A (ko) | 인쇄 회로 기판 및 그 제조 방법 | |
WO2000007218A3 (en) | Method for manufacturing a semiconductor device having a metal layer floating over a substrate | |
KR890013785A (ko) | 비정질 실리콘 박막 트랜지스터 어레이 기판의 제조방법 | |
NO163390C (no) | Fremgangsmaate til fremstilling av gjennomkontakterte fleksible ledeplater for hoey boeyepaakjenning. | |
SE7714310L (sv) | Sett att framstella formstyva ledningsplattor | |
KR950015677A (ko) | 반도체장치의 제조방법 | |
KR960039302A (ko) | 반도체장치의 제조방법 | |
KR920003823A (ko) | 직접 회로를 회로보오드에 접속하는 방법 및 회로 보오드 어셈블리 | |
US6720127B2 (en) | Printed circuit substrate with controlled placement covercoat layer | |
KR840003185A (ko) | 무마스크의 패턴 피막공정 | |
JPH10117057A (ja) | プリント基板への実装方法及びプリント基板 | |
KR970018448A (ko) | 반도체 패키지의 제조방법 | |
JPS568834A (en) | Manufacture of projection for substrate conductor layer | |
JPS558057A (en) | Semiconductor | |
JPS5674911A (en) | Manufacture of multilayer thin film coil | |
JPH0373593A (ja) | フレキシブルプリント配線板の製造方法 | |
JPH0537128A (ja) | 配線基板の製造方法 | |
JPS586316B2 (ja) | プリント配線板の製造方法 | |
JPH01160898U (ko) | ||
KR920001706A (ko) | 다층상호 연결 구조를 갖는 반도체 장치와 그 제조방법 | |
KR880001191A (ko) | 인쇄회로 기판의 제조 방법 | |
JPS55124230A (en) | Forming method of pattern | |
JPH01300587A (ja) | プリント配線板の製造方法 | |
KR880008718A (ko) | 다층 회로기판의 제조방법 | |
KR910020845A (ko) | 반도체 소자 접속창의 메탈 패턴 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |