KR870001524A - 마이크로 컴퓨우터를 사용하는 데이터처리 시스템 - Google Patents

마이크로 컴퓨우터를 사용하는 데이터처리 시스템 Download PDF

Info

Publication number
KR870001524A
KR870001524A KR1019860005727A KR860005727A KR870001524A KR 870001524 A KR870001524 A KR 870001524A KR 1019860005727 A KR1019860005727 A KR 1019860005727A KR 860005727 A KR860005727 A KR 860005727A KR 870001524 A KR870001524 A KR 870001524A
Authority
KR
South Korea
Prior art keywords
data processing
integrated circuit
processing system
data
circuit device
Prior art date
Application number
KR1019860005727A
Other languages
English (en)
Other versions
KR900004391B1 (ko
Inventor
히로미 고오노
Original Assignee
지이제루 기기 가부시기 가이샤
모찌즈끼 가즈시게
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 지이제루 기기 가부시기 가이샤, 모찌즈끼 가즈시게 filed Critical 지이제루 기기 가부시기 가이샤
Publication of KR870001524A publication Critical patent/KR870001524A/ko
Application granted granted Critical
Publication of KR900004391B1 publication Critical patent/KR900004391B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/387Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/18Numerical control [NC], i.e. automatically operating machines, in particular machine tools, e.g. in a manufacturing environment, so as to execute positioning, movement or co-ordinated operations by means of programme data in numerical form
    • G05B19/408Numerical control [NC], i.e. automatically operating machines, in particular machine tools, e.g. in a manufacturing environment, so as to execute positioning, movement or co-ordinated operations by means of programme data in numerical form characterised by data handling or data format, e.g. reading, buffering or conversion of data
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/30Nc systems
    • G05B2219/33Director till display
    • G05B2219/33108Exchange of type of controller is easy, before operation, adapt control to type
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P90/00Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
    • Y02P90/02Total factory control, e.g. smart factories, flexible manufacturing systems [FMS] or integrated manufacturing systems [IMS]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Manufacturing & Machinery (AREA)
  • Automation & Control Theory (AREA)
  • Computer Hardware Design (AREA)
  • Stored Programmes (AREA)
  • Control By Computers (AREA)
  • Microcomputers (AREA)

Abstract

내용 없음.

Description

마이크로 컴퓨우터를 사용하는 데이터처리 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 데이터처리 시스템을 표시하는 블록도.
제2도는 본 발명에 따른 데이터처리시스템의 더 구체적인 실시의 를록도.
제3도는 제2도의 마이크로프로세서에서 실행되는 프로그램을 표시하는 플로우차아트.
* 도면의 주요부분에 대한 부호의 설명
1,2l : 제어장치 3 : 제어부
4,22 : 마이크로프로세서 5,28 : RAM
6,23 : ROM 9 : 제어부
10 : 표시 신호출력부 D : 데이터
IS : 표시신호.

Claims (12)

  1. 적어도 하나의 마이크로프로세서(4,22)를 포함하는 다수의 집적회로장치를 가지고, 기억된 프로그램에 따라 소정의 데이터처리 동작을 수행하는 데이터처리시스템에 있어서, 상기 데이터처리시스템이 적어도 하나의 기능장치를 위하여 미리 정해져 있는 다수의 형식중의 어느형의 집적회로장치가 데이터처리시스템에 현재 사용되고 있는가를 판별하는 판별수단과 상기 판별수단의 판결결과에 응답하여 기능장치를 위하여 현재 사용되고 있는 집적회로장치의 형식을 표시하기 위하여 표시신호를 출력하는 수단과, 표시신호에 응답하여 그때의 바라는 기능장치로서 사용되는 집적회로장치의 형식에 적응되도륵 실행되는 프로그램에 따라 소정의 데이터처리를 실행하는 집행수단과를 가지는 것을 특징으로하는 데이터처리시스템.
  2. 제1항에 있어서, 하나의 집적회로장치가 기본구성과 핀할당에서 동일한 다수의 집적회로장치부터 상기 데이터처리시스템에 사용되는 기능장치로서 선택되는 것을 특징으로 하는 데이터처리시스템.
  3. 제2항에 있어서, 하나의 집적회로장치는 그것의 어드레스할당과 레지스터의 내용이 다른 다수의 집적회로장치부터 데이터처리시스템에 사용되는 기능장치로서 선택되는 것을 특징으로 하는 데이터처리시스템.
  4. 제3항에 있어서, 선택되어야 하는 집적회로장치는 서로가 상이하는 그것의 각각의 레지스터부분의 써넣기-읽어내기부위의 어드레스를 가지는 것을 특징으로 하는 데이터처리시스템·
  5. 제1항에 있어서, 상기판별수단은 선택된 집적회로장치의 소정의 어드레스에 규정된 데이터를 써넣기위한 써넣는 수단과 써넣는 수단에 의하여 규정된 데이터가 쓰여진 어드레스에 기억된 데이터를 읽어내기 위한 읽어내는 수단과, 읽어내는 수단에 의하여 읽어내여진 데이터와 규정된 데이터를 비교하는 비교수단과를 가지고 그것에 의하여 선택된 집적회로장치의 형은 상기 비교수단의 출력에 따라 판별되는 것을 특징으로하는 데이터처리시스템.
  6. 제4항에 있어서, 기능장치로서 선택되어야 하는 집적회로장치는 2개 또는 그 이상의 마이크로프로세서(4,22)인 것을 특징으로 하는 데이터처리시스템.
  7. 제1항에 있어서, 상기집행수단은 프로고램을 기억하는 메모리를 포함하는 것을 특징으로 하는데이터처리시스템.
  8. 제l항에 있어서, 상기집행수단은 선택되어야 하는 집적회로장치의 각각에 대응하는 다수의 데이터처리절차를 기억하는 메모리를 가지고 표시신호에 응답하여 상기 메모리에 기억된 다수의 절차부터 선택된 집적회로소자에 대응하는 하나의 절차를 선택하는 수단을 가지는 것을 특징으로 하는 데이터처리시스템.
  9. 제8항에 있어서, 선택되어야 하는 집적회로장치는 서로가 상이하는 그것의 각각의 레지스터부분의 써넣기-읽어내기 부위의 어드레스를 가지는 것을 특징으로 하는 데이터처리시스템.
  10. 제 1항에 있어서, 상기 판별수단은 선택된 집적회로 장치의 소정의 어드레스에 규정된 데이터를 써넣기 위한 써넣는 수단과 써넣는 수단에 의하여 규정된 데이터가 쓰여진 어드레스에 기억된 데이터를 읽어내기 위한 읽어내는 수단과, 읽어내는 수단에 의하여 읽어내어진 데이터와 규정된 데이터를 비교하는 비교수단파를 가지고, 그것에 의하여 선택된 집적회로장치의 형식이 상기 비교수단의 출력에 따라 판별되는 것을 특징으로 하는 데이터처리시스템.
  11. 제10항에 있어서, 기능장치를 위하여 선택되어야 하는 집적회로장치는 2개 또는 그 이상의 마이크로프로세서(4,22)인 것을 특징으로 하는 데이터처리시스템.
  12. 제11항에 있어서, 그 절차의 각각은 마이크로프로세서(4,22)의 레지스터에 데이터를 기억하는 절차인 것을 특징으로 하는 데이터처리시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019860005727A 1985-07-18 1986-07-15 마이크로 컴퓨우터를 사용하는 데이터처리 시스템 KR900004391B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP157048 1985-07-18
JP60157048A JPS6219904A (ja) 1985-07-18 1985-07-18 マイクロプロセツサを用いた制御装置
JP85-157048 1985-07-18

Publications (2)

Publication Number Publication Date
KR870001524A true KR870001524A (ko) 1987-03-14
KR900004391B1 KR900004391B1 (ko) 1990-06-23

Family

ID=15641052

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860005727A KR900004391B1 (ko) 1985-07-18 1986-07-15 마이크로 컴퓨우터를 사용하는 데이터처리 시스템

Country Status (4)

Country Link
US (1) US4853844A (ko)
JP (1) JPS6219904A (ko)
KR (1) KR900004391B1 (ko)
DE (1) DE3624373A1 (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB8725111D0 (en) * 1987-03-13 1987-12-02 Ibm Data processing system
DE3828916A1 (de) * 1988-08-26 1990-03-01 Broadcast Television Syst Verfahren zur konfigurierung der beschaltung von speicherschaltungen in einem mikrocomputersystem
US5119498A (en) * 1989-06-12 1992-06-02 International Business Machines Corporation Feature board with automatic adjustment to one of two bus widths based on sensing power level at one connection contact
JP2839590B2 (ja) * 1989-11-10 1998-12-16 株式会社東芝 命令割り当て装置及び命令割り当て方法
JP2997005B2 (ja) * 1990-04-12 2000-01-11 キヤノン株式会社 出力装置
KR950002162B1 (ko) * 1992-02-12 1995-03-14 삼성전자주식회사 Cpu 로직의 자동 절환 장치
US5790834A (en) * 1992-08-31 1998-08-04 Intel Corporation Apparatus and method using an ID instruction to identify a computer microprocessor
US5691932A (en) * 1996-09-18 1997-11-25 Reiner; Nobert Leo Care giver data collection and reminder system
US6101319A (en) * 1997-01-02 2000-08-08 Intel Corporation Method and apparatus for the automatic configuration of strapping options on a circuit board assembly
DE19708755A1 (de) 1997-03-04 1998-09-17 Michael Tasler Flexible Schnittstelle
US7522477B1 (en) 2006-05-10 2009-04-21 Gregory Scott Sheldon Multi-event timer device

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT1020819B (it) * 1974-09-18 1977-12-30 Olivetti & Co Spa Macchina contabile a configurazione variabile
US4050098A (en) * 1975-11-17 1977-09-20 Gulf & Western Industries, Inc. Self-addressing modules for programmable controller
US4014005A (en) * 1976-01-05 1977-03-22 International Business Machines Corporation Configuration and control unit for a heterogeneous multi-system
US4191996A (en) * 1977-07-22 1980-03-04 Chesley Gilman D Self-configurable computer and memory system
JPS5580164A (en) * 1978-12-13 1980-06-17 Fujitsu Ltd Main memory constitution control system
US4334307A (en) * 1979-12-28 1982-06-08 Honeywell Information Systems Inc. Data processing system with self testing and configuration mapping capability
JPS57197609A (en) * 1981-05-29 1982-12-03 Omron Tateisi Electronics Co Programmable logic controller
JPS59216250A (ja) * 1983-05-24 1984-12-06 Toyota Motor Corp 汎用化pc周辺装置の制御方法
US4589063A (en) * 1983-08-04 1986-05-13 Fortune Systems Corporation Data processing system having automatic configuration
US4622633A (en) * 1983-12-06 1986-11-11 Tri Sigma Corporation Object building method for self configuring computer network

Also Published As

Publication number Publication date
JPS6219904A (ja) 1987-01-28
KR900004391B1 (ko) 1990-06-23
DE3624373C2 (ko) 1991-03-21
DE3624373A1 (de) 1987-01-29
JPH0330162B2 (ko) 1991-04-26
US4853844A (en) 1989-08-01

Similar Documents

Publication Publication Date Title
KR890007162A (ko) 데이타 처리장치
KR890012218A (ko) 컴퓨터 시스템에서의 키보드 선택방법 및 장치
KR890010709A (ko) 정보처리장치
KR910006856A (ko) 어드레스 레지스터를 이용하여 동적으로 버스제어를 실행하는 마이크로컴퓨터
KR870011614A (ko) 메모리 카트리지
KR910012925A (ko) 개인용 컴퓨터 시스템의 부품 및, 메모리를 초기화 및 어드레싱 시키는 방법
KR870001524A (ko) 마이크로 컴퓨우터를 사용하는 데이터처리 시스템
KR870006466A (ko) 컴퓨터용의 프로그램 지정 가능한 입력/출력 어드레스 제공회로
KR900013389A (ko) 프로그램 감독장치가 내장된 데이터처리시스템
KR880003252A (ko) 마이크로 프로세서
KR900006853A (ko) 마이크로 프로세서
KR880006584A (ko) 차량용 제어장치
KR880013073A (ko) 메모리 시스템
KR920022090A (ko) 데이타 처리 장치
KR880006626A (ko) 휴대가능전자장치용 처리시스템
KR880014761A (ko) 직접 메모리 억세스용 데이타 전송 제어장치
KR860004349A (ko) 시이퀀스 제어기의 프로세스 입출력장치
KR870009290A (ko) 마이크로 컴퓨터
KR960011669A (ko) 중앙처리장치
KR910005152A (ko) 정보처리 장치
KR860009421A (ko) 논리기능을 가진 기억회로
KR910012972A (ko) 기록 오동작 방지 회로 및 이를 구비한 메모리 장치 및 데이타 처리 장치
KR880014456A (ko) 폰트 데이타 처리장치
KR830003764A (ko) 마이크로 프로그램 제어장치
KR920008597A (ko) 마이크로 컴퓨터

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19970530

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee