KR910012925A - 개인용 컴퓨터 시스템의 부품 및, 메모리를 초기화 및 어드레싱 시키는 방법 - Google Patents

개인용 컴퓨터 시스템의 부품 및, 메모리를 초기화 및 어드레싱 시키는 방법 Download PDF

Info

Publication number
KR910012925A
KR910012925A KR1019890018221A KR890018221A KR910012925A KR 910012925 A KR910012925 A KR 910012925A KR 1019890018221 A KR1019890018221 A KR 1019890018221A KR 890018221 A KR890018221 A KR 890018221A KR 910012925 A KR910012925 A KR 910012925A
Authority
KR
South Korea
Prior art keywords
read
code
memory
group
personal computer
Prior art date
Application number
KR1019890018221A
Other languages
English (en)
Other versions
KR920005289B1 (ko
Inventor
프레드릭 부시 그레고리
스티븐 키너 돈
엘런 모럴 지니
더블유.불히즈 리챠드
Original Assignee
원본미기재
인터내셔널 비지네스 머신즈 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 원본미기재, 인터내셔널 비지네스 머신즈 코포레이션 filed Critical 원본미기재
Publication of KR910012925A publication Critical patent/KR910012925A/ko
Application granted granted Critical
Publication of KR920005289B1 publication Critical patent/KR920005289B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration
    • G06F12/0653Configuration or reconfiguration with centralised address assignment
    • G06F12/0661Configuration or reconfiguration with centralised address assignment and decentralised selection
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication

Abstract

내용 없음.

Description

개인용 컴퓨터 시스템의 부품 및, 메모리를 초기화 및 어드레싱 시키는 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명이 사용될 수 있는 전형적인 마이크로 컴퓨터 시스템의 개략도.
제2도는 상기와 같은 마이크로 컴퓨터 시스템의 판독 전용 메모리 공간을 도시한 개략도.
제3도는 메모리 소자(123)의 판독 전용 코드가 맵(map)될 수 있는 제1도의 컴퓨터 시스템의 판독 전용 메모리 공간에서의 위치를 도시한 도면.

Claims (7)

  1. 판독 전용 메모리를 포함하는 개인용 컴퓨터 부품에 있어서, 판독 전용 메모리는 어드레스 가능한 2개의 필드를 포함하며, 제1어드레스 가능 필드는 소정의 순서로 특성 카드를 위해 판독 전용 명령 코드를 기억하며, 상기 소정의 순서는 명령 코드의 제1그룹 다음에 명령 코드의 제2 그룹이 이어지는 구성의 순서이며, 제2어드레스 가능 필드는 다른 순서로 동일한 명령 코드를 기억하고, 상기 다른 순서는 며령 코드의 상기 제2그룹 다음 명령코드의 제1그룹이 이어지는 구성의 순서도 되어 있는 것을 특징으로 하는 개인용 컴퓨터 시스템의 부품.
  2. 제1항에 있어서, 상기 부품은 개인용 컴퓨터 시스템에 플러그 삽입을 위해 구비된 특성 카드인 것을 특징으로 하는 개인용 컴퓨터 시스템의 부품.
  3. 제2항에 있어서, 상기 개인용 컴퓨터 시스템의 다른 부품에 의해 우수 또는 기수 코드로 기록되도록 구비된 프로그램 가능 어드레스 레지스터를 구비하며, 상기 프로그램 가능 어드레스 레지스터의 코드에 응답하며, 상기판독 전용 메모리를 위해 어드레스 신호를 발생하기 위해 상기 개인용 컴퓨터 시스템의 어드레스 버스상에서 나타나는 신호에 응답하는 어드레스 논리 수단을 구비하며, 상기 어드레스 신호는 상기 프로그램 가능 레지스터의 상기 코드가 우수 또는 가수냐에 따라 상기 제1 또는 상기 제2 어드레스 가능 필드를 어드레스 하는 것을 특징으로 하는 개인용 컴퓨터 시스템의 부품.
  4. 제2항 또는 제3항에 있어서, 사기 제2어드레스 가능 필드에 있는 상기 명령 코드의 제1 그룹은, 상기 제1 어드레스 가능 필드의 시작부에 관한 상기 제1 어드레스 가능 필드에 있는 명령 코드의 상기 제2그룹의 위치와 동일한 위치에 있는 상기 제2 어드레스 가능 필드의 시작에 관련되어 위치 선정되는 것을 특징으로 하는 개인용 컴퓨터 시스템의 부품.
  5. 개인용 컴퓨터의 판독 전용 메모리 공간의 프로그램 가능한 영역에 삽입을 위해 판독 전용 메모리 명령 코드를 포함하는 개인용 컴퓨터의 판독 전용 메모리를 초기화 및 어드레싱 시키는 방법에 있어서, a) 판독 전용 메모리의 2개의 개별 필드에 판독 전용 명령을 기억시키는 단계를 구비하며, 여기서, i) 제1어드레스 가능 필드는 소정의 순서로 판독 전용 명령 코드를 기억하며, 상기 소정의 순서는 명령 코드의 제1그룹 다음에 명령 코드의 제어 그룹이 이어지는 순서로 이루어지며, ii) 제2어드레스 가능 필드는 다른 순서로 상기와 동일한 명령 코드를 기억하며, 상기 다른 순서는 명령 코드의 상기 제2 그룹 다음에 명령 코드의 상기 제1그룹이 이어지는 구성의 순서로 이루어지며, b) 판독 전용 메모리 공간이 상기 제1필드를 위해 이용가능한가에 따라 상기 제1 또는 제2필드가 사용될 것인가를 결정하는 단계를 구비하며, i) 판독 전용 메모리 공간이 상기 제1 필드를 위해 이용가능한 경우, 제1코드를 프로그램 가능한 레지스터에 기록하며, 판독 전용 메모리 소자가 상기 제1필드를 위해 이용 가능하지 않을경우, 다른 제2코드를 상기 프로그램 가능 레지스터에 기록하며, c) 판독 전용 메모리를 위한 어드레싱 신호를 발생하기 위해 상기 프로그램 가능 레지스터에 기억된 코드와 어드레스 입력 신호에 응답하여 어드레스 수정 논리를 제공하는 단계를 구비하는 것을 특징으로 하는 개인용 컴퓨터의 판독 전용 메모리를 초기화 및 어드레싱 시키는 방법.
  6. 제5항에 있어서, 상기 제2코드가 상기 프로그램 가능한 레지스터에 기억되어 있는 경우에만 상기 어드레싱 신호를 발생하기 위해 상기 어드레스 수정 논리에서 어드레스 입력 신호를 수정하는 단계를 구비하는 것을 특징으로 하는 개인용 컴퓨터 판독 전용 메모리를 초기화 및 어드레싱 시키는 방법.
  7. 특성 카드가 부착되는 컴퓨터 시스템의 판독 전용 메모리 공간에 특성 카드 존재 판독 전용 코드를 위치 지정하는 방법에 있어서, a) 특성 카드 존재 판독 전용 메모리에 있는 2개의 서로 다른 필드에서 특성 카드 존재 판독 전용 코드를 제공하는 단계를 구비하며, i) 제1필드는 소정의 순서로 판독 전용 코드를 기억하며, 상기 소정의 순서는 코드의 제1그룹 다음에 코드의 제2그룹이 이어지는 구성의 순서로 이루어지며, ii) 제2필드는 다른 순서로 동일한 코드를 기억하며, 상기 다른 순서는 코드의 상기 제2 그룹 다음에 상기 코드의 제1그룹이 이어지는 구성의 순서로 이루어지며, b) 상기 특성 카드 존재 판독 전용 코드를 위해 판독 전용 메모리 세그먼트를 식별하는 판독 전용 메모리 세그먼트 표시기를 기억하는 단계를 구비하며, 상기 세그먼트 표시기는 제1 또는 제2특성을 가지고 있고, c) 상기 세그먼트 표시기가 제1 특성을 갖는 경우, 상기 제1필드에 어드레싱하고 그리고 상기 세그먼트 표시기가 제2특성을 갖는 경우 상기 제2필드에 어드레스 하는 단계를 구비하는 것을 특징으로 하는 개인용 컴퓨터 판독 전용 메모리를 초기화 및 어드레싱 시키는 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890018221A 1988-12-09 1989-12-09 개인용 컴퓨터 시스템의 부품 및, 메모리를 초기화 및 어드레싱 시키는 방법 KR920005289B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US07/281,612 US4979148A (en) 1988-12-09 1988-12-09 Increasing options in mapping ROM in computer memory space
US281612 1988-12-09
US281,612 1988-12-09

Publications (2)

Publication Number Publication Date
KR910012925A true KR910012925A (ko) 1991-08-08
KR920005289B1 KR920005289B1 (ko) 1992-06-29

Family

ID=23078043

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890018221A KR920005289B1 (ko) 1988-12-09 1989-12-09 개인용 컴퓨터 시스템의 부품 및, 메모리를 초기화 및 어드레싱 시키는 방법

Country Status (14)

Country Link
US (1) US4979148A (ko)
EP (1) EP0372841B1 (ko)
JP (1) JPH0743669B2 (ko)
KR (1) KR920005289B1 (ko)
CN (1) CN1014839B (ko)
AR (1) AR245832A1 (ko)
AU (1) AU623457B2 (ko)
BR (1) BR8906348A (ko)
CA (1) CA2000009C (ko)
DE (2) DE68923433T2 (ko)
GB (1) GB2225884A (ko)
MY (1) MY108517A (ko)
NZ (1) NZ231639A (ko)
PH (1) PH26617A (ko)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5282172A (en) * 1991-02-22 1994-01-25 Vlsi Technology, Inc. Look-ahead circuit for fast decode of bankselect signals in EMS systems
CA2118201C (en) * 1994-10-14 2003-02-04 Patrick M. Hayden Photon windowing kernel
US6397262B1 (en) 1994-10-14 2002-05-28 Qnx Software Systems, Ltd. Window kernel
US5895480A (en) * 1995-10-10 1999-04-20 Holtek Microelectronics, Inc. Method of and means for accessing an address by respectively substracting base addresses of memory integrated circuits from an access address
EP0769746A1 (en) * 1995-10-20 1997-04-23 Symbios Logic Inc. Storage device and method accessing it
US7013340B1 (en) 2000-05-18 2006-03-14 Microsoft Corporation Postback input handling by server-side control objects
US6757900B1 (en) 2000-05-18 2004-06-29 Microsoft Corporation State management of server-side control objects
US6763453B2 (en) * 2000-12-28 2004-07-13 Intel Corporation Security on hardware loops
US7380250B2 (en) 2001-03-16 2008-05-27 Microsoft Corporation Method and system for interacting with devices having different capabilities
US7493397B1 (en) 2001-06-06 2009-02-17 Microsoft Corporation Providing remote processing services over a distributed communications network
US6944797B1 (en) 2001-06-07 2005-09-13 Microsoft Corporation Method and system for tracing
US6915454B1 (en) 2001-06-12 2005-07-05 Microsoft Corporation Web controls validation
US7162723B2 (en) * 2001-06-29 2007-01-09 Microsoft Corporation ASP.NET HTTP runtime
US7594001B1 (en) 2001-07-06 2009-09-22 Microsoft Corporation Partial page output caching
US7216294B2 (en) 2001-09-04 2007-05-08 Microsoft Corporation Method and system for predicting optimal HTML structure without look-ahead
US7428725B2 (en) 2001-11-20 2008-09-23 Microsoft Corporation Inserting devices specific content
US7574653B2 (en) 2002-10-11 2009-08-11 Microsoft Corporation Adaptive image formatting control
US7596782B2 (en) 2003-10-24 2009-09-29 Microsoft Corporation Software build extensibility
US7890604B2 (en) 2004-05-07 2011-02-15 Microsoft Corproation Client-side callbacks to server events
US8065600B2 (en) 2004-05-14 2011-11-22 Microsoft Corporation Systems and methods for defining web content navigation
US7464386B2 (en) 2004-05-17 2008-12-09 Microsoft Corporation Data controls architecture
US8156448B2 (en) 2004-05-28 2012-04-10 Microsoft Corporation Site navigation and site navigation data source
US7530058B2 (en) 2004-05-28 2009-05-05 Microsoft Corporation Non-compile pages

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3440615A (en) * 1966-08-22 1969-04-22 Ibm Overlapping boundary storage
US3921144A (en) * 1971-05-18 1975-11-18 Ibm Odd/even boundary address alignment system
US4037215A (en) * 1976-04-30 1977-07-19 International Business Machines Corporation Key controlled address relocation translation system
US4374411A (en) * 1980-02-14 1983-02-15 Hayes Microcomputer Products, Inc. Relocatable read only memory
US4363095A (en) * 1980-12-31 1982-12-07 Honeywell Information Systems Inc. Hit/miss logic for a cache memory
US4378591A (en) * 1980-12-31 1983-03-29 Honeywell Information Systems Inc. Memory management unit for developing multiple physical addresses in parallel for use in a cache memory
US4443847A (en) * 1981-02-05 1984-04-17 International Business Machines Corporation Page addressing mechanism
DE3148761C2 (de) * 1981-12-09 1985-08-22 Siemens AG, 1000 Berlin und 8000 München Schaltungsanordnung zum Adressieren unterschiedlicher Speichereinheiten in einem Mikrorechnersystem
US4507731A (en) * 1982-11-01 1985-03-26 Raytheon Company Bidirectional data byte aligner
US4649471A (en) * 1983-03-01 1987-03-10 Thomson Components-Mostek Corporation Address-controlled automatic bus arbitration and address modification
US4630230A (en) * 1983-04-25 1986-12-16 Cray Research, Inc. Solid state storage device
CA1213068A (en) * 1983-04-26 1986-10-21 Tandy Corporation Expandable mapped memory control
US4485457A (en) * 1983-05-31 1984-11-27 Cbs Inc. Memory system including RAM and page switchable ROM
US4675808A (en) * 1983-08-08 1987-06-23 American Telephone And Telegraph Company At&T Bell Laboratories Multiplexed-address interface for addressing memories of various sizes
NZ209664A (en) * 1983-09-29 1987-05-29 Tandem Computers Inc Memory board address assignments: automatic reconfiguration
JPS60251403A (ja) * 1984-05-28 1985-12-12 Hitachi Ltd デジタル処理装置
EP0179981B1 (en) * 1984-10-26 1992-08-26 International Business Machines Corporation Data processing apparatus with fixed address space and variable memory
US4744053A (en) * 1985-07-22 1988-05-10 General Instrument Corp. ROM with mask programmable page configuration
US4740916A (en) * 1985-12-19 1988-04-26 International Business Machines Corporation Reconfigurable contiguous address space memory system including serially connected variable capacity memory modules and a split address bus
US4761736A (en) * 1986-01-02 1988-08-02 Commodore Business Machines, Inc. Memory management unit for addressing an expanded memory in groups of non-contiguous blocks
GB2203869B (en) * 1987-04-17 1991-10-23 Apple Computer Computer resource configuration method and apparatus

Also Published As

Publication number Publication date
US4979148A (en) 1990-12-18
AR245832A1 (es) 1994-02-28
CA2000009C (en) 1994-02-01
DE68923433T2 (de) 1996-03-07
CN1043401A (zh) 1990-06-27
AU623457B2 (en) 1992-05-14
GB8927950D0 (en) 1990-02-14
EP0372841A3 (en) 1991-06-12
KR920005289B1 (ko) 1992-06-29
NZ231639A (en) 1992-03-26
BR8906348A (pt) 1990-08-21
EP0372841A2 (en) 1990-06-13
GB2225884A (en) 1990-06-13
DE68923433D1 (de) 1995-08-17
CN1014839B (zh) 1991-11-20
MY108517A (en) 1996-10-31
DE3940302A1 (de) 1990-06-13
DE3940302C2 (ko) 1993-02-25
CA2000009A1 (en) 1990-06-09
JPH0743669B2 (ja) 1995-05-15
PH26617A (en) 1992-08-19
AU4609089A (en) 1990-06-14
JPH02201669A (ja) 1990-08-09
EP0372841B1 (en) 1995-07-12

Similar Documents

Publication Publication Date Title
KR910012925A (ko) 개인용 컴퓨터 시스템의 부품 및, 메모리를 초기화 및 어드레싱 시키는 방법
KR870005309A (ko) 휴대할 수 있는 전자장치
KR870004366A (ko) 데이터 처리 시스템
KR910012882A (ko) 마이크로 프로세서 및 그 주변기능 설정방법
GB1494505A (en) Data processing system
KR890016567A (ko) 정보기억방법 및 그 장치
KR920701981A (ko) 디지틀 음원장치 및 그에 이용되는 외부메모리 카트리지
KR840006851A (ko) 데이타 자동연속 처리회로
KR960039947A (ko) 낸드형 플래쉬메모리 아이씨(ic)카드 기록장치
KR840003080A (ko) 확장정수명령의 마이크로 프로그램제어
KR860003551A (ko) 기 억 회 로
KR880013073A (ko) 메모리 시스템
KR870011615A (ko) 부분 서입 제어장치
EP0395377A2 (en) Status register for microprocessor
KR870001524A (ko) 마이크로 컴퓨우터를 사용하는 데이터처리 시스템
KR870009290A (ko) 마이크로 컴퓨터
KR880014761A (ko) 직접 메모리 억세스용 데이타 전송 제어장치
SE8604223L (sv) Sett och anordning for att i en pa forhand avgjord ordningsfoljd exekvera tva instuktionssekvenser
ES2005371A6 (es) Metodo y aparato para ejecutar dos secuencias de instrucciones en un orden predeterminado.
KR910010340A (ko) 확장 어드레싱 회로 및 접합기 카드
KR880003241A (ko) 데이타 처리 시스템
KR910013712A (ko) 순차 버스용 클럭 장치
KR850006743A (ko) 컴퓨터의 파이프라인 동작시의 바이패스 제어를 위한 시스템
KR890015130A (ko) 마이크로 프로세서
KR890002758A (ko) 데이타 처리시스템

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010503

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee