KR910005152A - 정보처리 장치 - Google Patents

정보처리 장치 Download PDF

Info

Publication number
KR910005152A
KR910005152A KR1019900012698A KR900012698A KR910005152A KR 910005152 A KR910005152 A KR 910005152A KR 1019900012698 A KR1019900012698 A KR 1019900012698A KR 900012698 A KR900012698 A KR 900012698A KR 910005152 A KR910005152 A KR 910005152A
Authority
KR
South Korea
Prior art keywords
register
information processing
processing apparatus
dedicated
section
Prior art date
Application number
KR1019900012698A
Other languages
English (en)
Other versions
KR940009377B1 (ko
Inventor
다이조 사또
Original Assignee
야마모또 다꾸마
후지쓰 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 야마모또 다꾸마, 후지쓰 가부시끼가이샤 filed Critical 야마모또 다꾸마
Publication of KR910005152A publication Critical patent/KR910005152A/ko
Application granted granted Critical
Publication of KR940009377B1 publication Critical patent/KR940009377B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3824Operand accessing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30098Register arrangements
    • G06F9/30101Special purpose registers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30145Instruction analysis, e.g. decoding, instruction word fields
    • G06F9/3016Decoding the operand specifier, e.g. specifier format

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Executing Machine-Instructions (AREA)

Abstract

내용 없음

Description

정보처리 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 정보처리 장치의 첫번째 실시예의 필수적인 부분을 보여주는 시스템 블록도.
제3도는 제2도에 도시된 범용 레지스터부의 실시예를 보여주는 시스테 블록도.
제5도는 본 발명에 따른 정보처리 장치의 두번째 실시예의 중요 부분을 보여주는 시스템 블록도.

Claims (9)

  1. 명령을 디코딩 하기 위한 디코더(3), 범용 레지스터부(4)및 전용 레지스터부(5)를 포함하고, 상기 범용 레지스터부(4)가 스택포인터와 다수의 범용 레지스터를 포함하고, 상기 전용 레지스터부(5)가 다수의 전용 레지스터를 포함하는 것을 특징으로 하고, 상기 디코더(3)에 연결된 처리수단(6, 7, 13), 상기 범용 레지스터부와 상기 전용 레지스터부 중에 하나의 독출 결과를 선택적으로 사용하여 상기 디코더로부터 디코드된 결과를 토대로 소정의 과정을 수행하기 위한 전용 레지스터부와 상기 범용 레지스터부가 제공되고, 상기 디코드의 디코딩 동작, 상기 범용 레지스터부의 독출 동작과 상기 전용 레지스터부의 독출 동작이 병행하여 수행되는 것을 특징으로 하는 정보처리 장치.
  2. 청구범위 제1항에 있어서, 상기 처리수단(6, 7, 13)이 메모리(7)과 상기 메리에 액세스 하는 것을 토대로 어드레스를 계산하기 위한 어드레스 계산부(6)를 포함하는 것을 특징으로 하는 정보처리 장치.
  3. 청구범위 제1항 또는 제2항에 있어서, 일시적으로 명령을 저장하기 위한 명령 레지스터부(2), 상기 디코더(3)가 상기 명령 레지스터로부터 독출되는 명령을 디코드하는 것을 특징으로 하는 정보처리 장치.
  4. 청구범위 제1항 내지 제3항중 어느 한항에 있어서, 상기 디코더(3)가 디코드된 결과를 토대로 레지스터 지정신호를 출력하고, 상기 처리수단(6, 7, 13)이 상기 레지스터 지정신호에 응하여 상기 범용 레지스터부(4)와 상기 전용 레지스터부(5)중에 하나의 독출 결과를 선택하는 것을 특징으로 하는 정보처리 장치.
  5. 청구범위 제1항 내지 제4항중 어느 한항에 있어서, 상기 전용 레지스터부(5)가 다수의 스택포인터를 포함하고 상기 전용 레지스터부에 상기 스택포인터의 하나가 상기 범용 레지스터부(4)의 스택포인터의 내용과 동일한 내용을 갖는 것을 특징으로 하는 정보처리 장치.
  6. 청구범위 제1항 내지 제5항중 어느 한항에 있어서, 상기 전용 레지스터부(5)가 링 레벨 정보를 갖는 다수의 스택포인터를 포함하는 것을 특징으로 하는 정보처리 장치.
  7. 청구범위 제6항에 있어서, 상기 전용 레지스터부(5)가 인터럽트 처리 정보를 갖는 스택포인터를 포함하는 것을 특징으로 하는 정보처리 장치.
  8. 청구범위 제1항 내지 제7항중 어느 한항에 있어서, 상기 처리수단(6, 7, 13)이 메모리(7), 상기 메모리에 액세스 하는 것을 토대로 어드레스를 계산하기 위한 어드레스 계산부(6)와 상기 메모리의 계산된 어드레스로부터 독출된 데이타를 소정의 과정을 수행하기 위한 산술 논리장치(13)을 포함하는 것을 특징으로 하는 정보처리 장치.
  9. 청구범위 제1항에 있어서, 정보처리 장치가 하나의 반도체 본체 상에 형성된 모놀리식 마이크로 프로세서인 정보처리 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900012698A 1989-08-19 1990-08-17 정보처리 장치 KR940009377B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP1-213944 1989-08-19
JP1213944A JP2553200B2 (ja) 1989-08-19 1989-08-19 情報処理装置

Publications (2)

Publication Number Publication Date
KR910005152A true KR910005152A (ko) 1991-03-30
KR940009377B1 KR940009377B1 (ko) 1994-10-07

Family

ID=16647635

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900012698A KR940009377B1 (ko) 1989-08-19 1990-08-17 정보처리 장치

Country Status (4)

Country Link
EP (1) EP0416345B1 (ko)
JP (1) JP2553200B2 (ko)
KR (1) KR940009377B1 (ko)
DE (1) DE69032494T2 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0605927B1 (en) * 1992-12-29 1999-07-28 Koninklijke Philips Electronics N.V. Improved very long instruction word processor architecture
JPH1091432A (ja) * 1996-09-13 1998-04-10 Sanyo Electric Co Ltd プログラム実行方法およびプログラム実行装置
JP2845844B2 (ja) * 1996-10-24 1999-01-13 日本電気アイシーマイコンシステム株式会社 マイクロプロセッサ
GB2421091B (en) 2004-12-07 2008-09-03 Hewlett Packard Development Co Central processor for a memory tag
US11204768B2 (en) 2019-11-06 2021-12-21 Onnivation Llc Instruction length based parallel instruction demarcator

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5824947A (ja) * 1981-08-07 1983-02-15 Hitachi Ltd 情報処理装置
JPS58142464A (ja) * 1982-02-19 1983-08-24 Hitachi Ltd マイクロプロセツサ
JPS607540A (ja) * 1983-06-24 1985-01-16 Mitsubishi Electric Corp 割込制御回路
JPH0744877B2 (ja) * 1986-04-18 1995-05-15 富士通株式会社 パルスモ−タ駆動回路
DE3870807D1 (de) * 1987-10-27 1992-06-11 Siemens Nixdorf Inf Syst Schaltungsanordnung fuer verarbeitungseinheiten einer zentraleinheit mit einer reihe von mehrzweckregistern.

Also Published As

Publication number Publication date
KR940009377B1 (ko) 1994-10-07
DE69032494T2 (de) 1999-02-18
JPH0377137A (ja) 1991-04-02
JP2553200B2 (ja) 1996-11-13
EP0416345A2 (en) 1991-03-13
EP0416345A3 (en) 1993-03-24
DE69032494D1 (de) 1998-08-27
EP0416345B1 (en) 1998-07-22

Similar Documents

Publication Publication Date Title
KR890007162A (ko) 데이타 처리장치
KR910005156A (ko) 파이프라인 처리 방법으로 동작하는 프리디코더 유니트 와 주 디코더 유니트를 갖는 마이크로프로세서
KR860006743A (ko) 데이타 처리 시스템
KR900016866A (ko) 데이타 처리 시스템
KR890010709A (ko) 정보처리장치
KR840001350A (ko) 부정장(不定長) 명령을 갖는 데이터 처리장치
KR870010438A (ko) 정보 처리장치
JPS6145263B2 (ko)
KR860003556A (ko) 인터럽트 제어 시스템
KR910012962A (ko) Dma제어기
KR920700425A (ko) 벡터 처리 시스템의 명령실행방법 및 그 장치
KR920001323A (ko) 브랜치를 제거하여 컴퓨터 성능을 개선하는 프로세서 동작방법
KR970049498A (ko) 논 캐셔블 반복 연산 명령을 갖는 중앙 처리 장치
KR900013389A (ko) 프로그램 감독장치가 내장된 데이터처리시스템
KR900003738A (ko) 가변단어길이명령의 병렬해독 및 병렬실행을 하는 데이터처리장치
KR900015003A (ko) 데이타 프로세서
KR900016865A (ko) 파이프라인방식의 분기명령제어장치
KR910005152A (ko) 정보처리 장치
KR880009302A (ko) 디지탈 신호 처리 프로세서
KR910014812A (ko) 내부 메모리 맵 레지스터를 관측하는 방법 및 장치
KR880003241A (ko) 데이타 처리 시스템
KR890015130A (ko) 마이크로 프로세서
KR880011669A (ko) 데이터 처리 방법과 장치
KR940006829B1 (ko) 인터럽트 변경이 가능한 구조를 갖는 디지탈신호 프로세서
KR860009421A (ko) 논리기능을 가진 기억회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060925

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee