KR20180035288A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20180035288A
KR20180035288A KR1020160125107A KR20160125107A KR20180035288A KR 20180035288 A KR20180035288 A KR 20180035288A KR 1020160125107 A KR1020160125107 A KR 1020160125107A KR 20160125107 A KR20160125107 A KR 20160125107A KR 20180035288 A KR20180035288 A KR 20180035288A
Authority
KR
South Korea
Prior art keywords
line
trench
crack
dam
electrode
Prior art date
Application number
KR1020160125107A
Other languages
English (en)
Other versions
KR102555323B1 (ko
Inventor
박선
손지원
윤수연
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020160125107A priority Critical patent/KR102555323B1/ko
Priority to US15/611,177 priority patent/US10319750B2/en
Priority to CN201710839854.2A priority patent/CN107871764B/zh
Publication of KR20180035288A publication Critical patent/KR20180035288A/ko
Priority to US16/407,714 priority patent/US10665620B2/en
Application granted granted Critical
Publication of KR102555323B1 publication Critical patent/KR102555323B1/ko

Links

Images

Classifications

    • H01L27/3258
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01NINVESTIGATING OR ANALYSING MATERIALS BY DETERMINING THEIR CHEMICAL OR PHYSICAL PROPERTIES
    • G01N27/00Investigating or analysing materials by the use of electric, electrochemical, or magnetic means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • H01L27/1244Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/1306Details
    • G02F1/1309Repairing; Testing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • H01L27/3223
    • H01L51/0031
    • H01L51/5253
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/842Containers
    • H10K50/8426Peripheral sealing arrangements, e.g. adhesives, sealants
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/873Encapsulations
    • H10K59/8731Encapsulations multilayered coatings having a repetitive structure, e.g. having multiple organic-inorganic bilayers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/88Dummy elements, i.e. elements having non-functional features
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/70Testing, e.g. accelerated lifetime tests
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/861Repairing
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133388Constructional arrangements; Manufacturing methods with constructional differences between the display region and the peripheral region
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136254Checking; Testing
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • G02F1/13685Top gates
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • H01L2251/568
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Nonlinear Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Optics & Photonics (AREA)
  • Inorganic Chemistry (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Electrochemistry (AREA)
  • Health & Medical Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Analytical Chemistry (AREA)
  • Biochemistry (AREA)
  • General Health & Medical Sciences (AREA)
  • Immunology (AREA)
  • Pathology (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명의 일실시예에 따른 표시 장치는 영상을 표시하는 복수의 화소를 포함하는 표시 영역과 상기 표시 영역의 주변에 위치하는 비표시 영역을 포함하는 기판, 상기 비표시 영역에 위치하며, 트렌치를 포함하는 절연층 및 상기 트렌치 안에 위치하며, 상기 복수의 화소 중 적어도 하나에 전기적으로 연결되는 크랙 감지선을 포함하며, 상기 트렌치는 상기 절연층의 표면 또는 내부에 위치하며, 평면상 상기 비표시 영역을 따라 길게 뻗어 있는 도랑 형태이고, 상기 크랙 감지선은 상기 트렌치를 따라 뻗어있다.

Description

표시 장치 {DISPLAY DEVICE}
본 개시는 표시 장치에 관한 것으로서, 보다 구체적으로 크랙(crack)에 강건한 표시 장치에 관한 것이다.
표시 장치의 제조 공정에서, 크랙(crack)이 발생할 경우, 표시 장치의 표시 영역으로 수분 등이 침투할 수 있다. 이러한 크랙에 의한 수분 등의 침투는 표시 장치의 불량의 원인이 된다. 따라서 표시 장치에 크랙이 발생하는 것을 방지하거나 발생한 크랙을 정확히 감지할 수 있으면 표시 장치의 불량을 감소시킬 수 있다.
실시예들은, 표시 장치에 크랙이 발생한 것을 감지하고, 실질적으로 표시 장치의 품질에 영향이 없는 미세한 크랙에도 표시 장치가 불량품으로 분류되는 것을 방지하여 제품 수율을 향상시키며, 표시 장치에 발생한 크랙의 전파를 방지하여 크랙에 대한 내구성을 향상시킬 수 있는 표시 장치를 제공하기 위한 것이다.
본 발명의 일실시예에 따른 표시 장치는 영상을 표시하는 복수의 화소를 포함하는 표시 영역과 표시 영역의 주변에 위치하는 비표시 영역을 포함하는 기판, 비표시 영역에 위치하며, 트렌치를 포함하는 절연층 및 트렌치 안에 위치하며, 복수의 화소 중 적어도 하나에 전기적으로 연결되는 크랙 감지선을 포함하며, 트렌치는 절연층의 표면 또는 내부에 위치하며, 평면상 비표시 영역을 따라 길게 뻗어 있는 도랑 형태이고, 크랙 감지선은 트렌치를 따라 뻗어있다.
트렌치는 단면이 사각형일 수 있다.
트렌치는 다각형 형상의 돌출부 또는 곡면을 갖는 돌출부를 포함할 수 있다.
크랙 감지선은, 다각형 형상의 돌출부에 대응하는 다각형 형상의 오목부 또는 곡면을 갖는 돌출부에 대응하는 곡면을 갖는 오목부를 포함할 수 있다.
복수의 화소는 복수의 행 화소와 복수의 열 화소를 포함할 수 있으며, 크랙 감지선은 복수의 행 화소 또는 복수의 열 화소 중 적어도 하나 이상에 전기적으로 연결될 수 있다.
복수의 화소는 각각 한 개 이상의 박막 트랜지스터를 포함할 수 있으며, 박막 트랜지스터는 제어 단자인 게이트 전극, 입력 단자인 소스 전극, 채널부인 액티브층, 출력 단자인 드레인 전극을 포함할 수 있고, 크랙 감지선은 게이트 전극, 소스 전극 또는 드레인 전극 중 하나 이상과 동일한 물질을 포함할 수 있다.
서로 교차하는 복수의 게이트선과 복수의 데이터선을 더 포함할 수 있고, 크랙 감지선은 복수의 게이트선 또는 복수의 데이터선 중 하나 이상에 연결될 수 있다.
절연층은 표시 영역에도 위치할 수 있으며, 게이트 전극, 소스 전극 또는 드레인 전극 중 하나 이상은 절연층에 위치하는 전극용 트렌치 안에 위치할 수 있고, 전극용 트렌치는 절연층의 표면 또는 내부에 위치할 수 있으며, 표시 영역에 위치할 수 있다.
크랙 감지선의 왼쪽 또는 오른쪽에 위치하는 한 개 이상의 보호선을 더 포함할 수 있으며, 보호선은 상기 절연층에 위치하는 보호선 트렌치 안에 위치할 수 있다.
보호선 트렌치는 절연층의 표면 또는 내부에 위치할 수 있으며, 트렌치를 따라 비표시 영역에 길게 뻗어 있는 도랑 형태일 수 있고, 보호선은 트렌치를 따라 뻗어있을 수 있다.
보호선은 크랙 감지선과 나란하게 뻗어 있을 수 있다.
보호선은 게이트 전극, 소스 전극 또는 드레인 전극 중 하나 이상과 동일한 물질을 포함할 수 있다.
크랙 감지선의 왼쪽 또는 오른쪽에 위치하는 한 개 이상의 댐을 더 포함할 수 있으며, 댐은 절연층의 표면 또는 내부에 위치할 수 있다.
댐은 크랙 감지선에 나란하게 뻗어 있을 수 있다.
댐은 게이트 전극, 소스 전극 또는 드레인 전극 중 하나 이상과 동일한 물질을 포함할 수 있다.
댐은 복수이며, 복수의 댐은 크랙 감지선의 양측에 각각 위치할 수 있다.
크랙 감지선은 복수이며, 댐은 복수의 크랙 감지선 사이에 위치할 수 있다.
실시예들에 따르면, 표시 장치에 크랙이 발생한 것을 감지할 수 있으며, 실질적으로 표시 장치의 품질에 영향이 없는 미세한 크랙에도 표시 장치가 불량품으로 분류되는 것을 방지하여 제품 수율을 향상시킬 수 있고, 표시 장치에 발생한 크랙의 전파를 방지하여 크랙에 대한 내구성을 향상된 표시 장치를 제공할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 크랙 감지선을 중심으로 개략적으로 나타낸 평면도이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 단면도이다.
도 3은 본 발명의 일 실시예에 따른 표시 장치의 회로도이다.
도 4는 도 2의 A영역을 확대하여 나타낸 도면이다.
도 5는 본 발명의 실시예에 따른 표시 장치의 신호의 파형도이다.
도 6은 본 발명의 실시예에 따른 표시 장치의 크랙 감지선을 확대하여 나타낸 도면이다.
도 7은 본 발명의 실시예에 따른 표시 장치의 크랙 감지선을 확대하여 나타낸 도면이다.
도 8은 본 발명의 일 실시예에 따른 표시 장치의 단면도이다.
도 9는 본 발명의 일 실시예에 따른 표시 장치의 단면도이다.
도 10은 본 발명의 일 실시예에 따른 표시 장치의 단면도이다.
도 11은 본 발명의 일실시예에 따른 표시 장치를 크랙 감지선을 중심으로 개략적으로 나타낸 평면도이다.
도 12는 본 발명의 일 실시예에 따른 표시 장치의 단면도이다.
도 13은 본 발명의 일실시예에 따른 표시 장치의 크랙 감지선을 중심으로 개략적으로 나타낸 평면도이다.
이하, 첨부한 도면을 참고로 하여 본 발명의 여러 실시예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예들에 한정되지 않는다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다.
또한, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다. 도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 그리고 도면에서, 설명의 편의를 위해, 일부 층 및 영역의 두께를 과장되게 나타내었다.
또한, 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 또는 "상에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다. 또한, 기준이 되는 부분 "위에" 또는 "상에" 있다고 하는 것은 기준이 되는 부분의 위 또는 아래에 위치하는 것이고, 반드시 중력 반대 방향 쪽으로 "위에" 또는 "상에" 위치하는 것을 의미하는 것은 아니다.
또한, 명세서 전체에서, 어떤 부분이 어떤 구성요소를 "포함" 한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
또한, 명세서 전체에서, "평면상"이라 할 때, 이는 대상 부분을 위에서 보았을 때를 의미하며, "단면상"이라 할 때, 이는 대상 부분을 수직으로 자른 단면을 옆에서 보았을 때를 의미한다.
먼저, 도 1 내지 도 4를 참고하여, 본 발명의 일실시예에 따른 표시 장치에 대하여 설명한다.
도 1은 본 발명의 일실시예에 따른 표시 장치를 크랙 감지선을 중심으로 개략적으로 나타낸 평면도이다. 도 2는 본 발명의 일 실시예에 따른 표시 장치의 단면도이다. 도 3은 본 발명의 일 실시예에 따른 표시 장치의 회로도이다. 도 4는 도 2의 A영역을 확대하여 나타낸 도면이다. 구체적으로, 도 2는 표시 장치의 표시 영역(DA) 중, 하나의 화소(PX)에서 박막 트랜지스터(TFT)가 위치하는 부분의 일 단면과, 비표시 영역(NDA) 중, 크랙 감지선(CD1, CD2)이 지나는 부분을 크랙 감지선(CD1, CD2)이 뻗어있는 방향과 수직한 방향을 따라 표시 장치를 자른 단면을 함께 나타낸 것이다.
먼저, 도 1을 참고하면, 본 실시예에 따른 표시 장치는 영상을 표시하는 표시 영역(DA)과 표시 영역(DA)의 주변에 위치하는 비표시 영역(NDA)을 포함한다. 본 실시예에서, 비표시 영역(NDA)은 표시 영역(DA)의 네 개의 변을 둘러 싸도록 위치하는 것으로 도시하였으나, 실시예에 따라서는 비표시 영역(NDA)이 표시 영역(DA)의 복수의 변 중 어느 한 곳 이상의 바깥쪽에 위치할 수 있다. 즉, 비표시 영역(NDA)은 표시 영역(DA)의 가장 자리 중 일부의 주변에만 위치할 수도 있다.
먼저, 표시 영역(DA)에 대해 설명한다. 표시 영역(DA)은 복수의 화소(PX)를 포함한다. 화소(PX)는 영상을 표시하는 최소 단위이며, 제1 화소(R), 제2 화소(G), 제3 화소(B)는 각각 적색, 녹색, 청색을 표시할 수 있다. 한 열에 위치하는 화소(PX)들은 동일한 색을 표시하며, 서로 다른 색의 화소(PX) 열이 교대로 배치될 수 있다. 그러나, 표시 패널(100)의 화소(PX)의 배치는 이에 한정되는 것은 아니며, 각각 적색, 녹색, 청색외에 다른 색을 표시할 수도 있다.
도 2 및 도 3을 참고하여, 화소(PX) 구조에 대하여 설명한다. 하나의 화소(PX)는 기판(SUB)위에 위치하는 한 개 이상의 박막 트랜지스터(TFT)를 포함한다.
기판(SUB)은 유리, 폴리머 또는 스테인리스 강 등을 포함하는 절연성 기판일 수 있다. 기판(SUB)은 플렉서블(flexible)하거나, 스트레쳐블(stretable)하거나, 폴더블(foldable)하거나, 벤더블(bendable)하거나, 롤러블(rollable)할 수 있다. 일례로, 기판(SUB)은 폴리이미드 등의 수지를 포함하는 플렉서블 필름(film) 형태를 가질 수 있다.
박막 트랜지스터(TFT)는 액티브층(AL), 게이트 전극(GE), 소스 전극(SE) 및 드레인 전극(DE)을 포함한다. 게이트 전극(GE)은 게이트선(미도시)에 연결되며, 소스 전극(SE)은 데이터선(D)에 연결된다. 게이트선(미도시)과 데이터선(D)은 교차하며, 게이트선(미도시)은 제1 방향(DR1)으로 뻗어 있을 수 있고, 데이터선(D)은 제1 방향(DR1)과 교차하는 제3 방향(DR3)으로 뻗어 있을 수 있다.
액티브층(AL)은 폴리 실리콘 또는 산화물 반도체로 이루어질 수 있다. 액티브층(AL)은 불순물이 도핑되지 않은 채널 영역과, 채널 영역의 양 옆으로 불순물이 도핑되어 형성된 소스 영역 및 드레인 영역을 포함한다.
게이트 전극(GE)은 제1 절연층(IL1)을 사이에 두고 액티브층(AL) 위에 위치한다. 소스 전극(SE) 및 드레인 전극(DE) 각각은 게이트 전극(GE)을 덮는 제2 절연층(IL2) 위에 위치하며, 제1 절연층(IL1) 및 제2 절연층(IL2)에 형성된 접촉 구멍을 통해 액티브층(AL)의 소스 영역 및 드레인 영역 각각과 연결된다. 드레인 전극(DE)은 유기 발광 소자(OLED)의 제1 전극(E1)과 제3 절연층(IL3)에 형성된 접촉 구멍을 통해 연결된다. 본 실시예에서는 게이트 전극(GE)이 액티브층(AL) 위에 위치하나, 실시예에 따라서는 게이트 전극이 액티브층 아래에 위치할 수도 있다. 본 실시예에 따른 게이트 전극(GE), 소스 전극(SE) 및 드레인 전극(DE) 중 하나 이상은 알루미늄(Al), 은(Ag), 구리(Cu), 몰리브덴(Mo), 크롬(Cr), 탄탈륨(Ta), 티타늄(Ti)과 같은 금속 또는 이들 금속의 합금 중 적어도 어느 하나를 포함하는 도전성 물질을 포함할 수 있으며, 이들로부터 선택된 하나 이상을 포함하는 단일막 또는 다중막 구조를 가질 수 있다.
제1 절연층(IL1), 제2 절연층(IL2) 및 제3 절연층(IL3)은 표시 영역(DA)에서부터 비표시 영역(NDA)까지 위치할 수 있다. 본 실시예에 따른 제1 절연층(IL1), 제2 절연층(IL2) 및 제3 절연층(IL3) 중 하나 이상은 산화규소(SiOx), 질화규소(SiNx), 질산화규소(SiON), 불산화규소(SiOF), 산화 알루미늄(AlOx)와 같은 무기 절연 물질 또는 유기 절연 물질을 포함할 수 있으며, 이들로부터 선택된 하나 이상을 포함하는 단일막 또는 다중막 구조를 가질 수 있다.
유기 발광 소자(OLED)는 박막 트랜지스터(TFT)의 드레인 전극(DE)과 연결된 제1 전극(E1), 제1 전극(E1) 위에 위치하는 유기 발광층(EL), 유기 발광층(EL) 위에 위치하는 제2 전극(E2)을 포함한다. 제1 전극(E1) 위에는 유기 발광층(EL)이 형성되는 구역을 정의하는 화소 정의막(IL4)이 위치할 수 있으며, 유기 발광층(EL)은 화소 정의막(IL4)의 개구부에 위치할 수 있다.
제1 전극(E1)은 정공 주입 전극인 양극(anode)일 수 있으며, 유기 발광층(EL) 상에 위치하는 제2 전극(E2)은 전자 주입 전극인 음극(cathode)일 수 있다. 또는 제1 전극(E1)은 전자 주입 전극인 음극(cathode) 일 수 있으며, 제2 전극(E2)은 정공 주입 전극인 양극(anode)일 수 있다.
유기 발광층(EL)은 제1 전극(E1)과 제2 전극(E2)사이에 위치하며, 저분자 유기물 또는 PEDOT(Poly 3,4-ethylenedioxythiophene) 등의 고분자 유기물을 포함할 수 있다. 유기 발광층(EL)은 적색을 발광하는 적색 유기 발광층, 녹색을 발광하는 녹색 유기 발광층 및 청색을 발광하는 청색 유기 발광층을 포함할 수 있으며, 적색 유기 발광층, 녹색 유기 발광층 및 청색 유기 발광층은 각각 적색 화소, 녹색 화소 및 청색 화소에 형성되어 컬러 화상을 구현하게 된다.
밀봉부(EN)는 기판(SUB)의 표시 영역(DA) 및 비표시 영역(NDA) 전체에 걸쳐서 기판(SUB) 상에 위치할 수 있다. 밀봉부(EN)는 유기 발광 소자(OLED)를 사이에 두고 기판(SUB)을 덮어 표시 영역을 밀봉한다. 밀봉부(EN)는 유기 발광 소자(OLED)를 보호하는 역할을 한다. 밀봉부(EN)는 유기층(OL) 및 유기층(OL) 상에 위치하는 무기층(IL)을 포함할 수 있다. 밀봉부(EN)는 박막 밀봉부로 형성될 수 있다. 실시예에 따라 밀봉부(EN)는 교대로 적층된 하나 이상의 유기층 및 하나 이상의 무기층을 포함할 수 있으며, 구체적으로, 무기층 또는 유기층 각각은 복수일 수 있으며, 복수의 무기층 및 복수의 유기층 각각은 상호 교호적으로 적층될 수 있다. 예를 들어, 밀봉부(EN)는 적어도 두 개의 무기층 사이에 적어도 하나의 유기층이 삽입된 샌드위치 구조일 수도 있으며, 밀봉부(EN)는 이러한 샌드위치 구조를 적어도 하나 포함할 수 있다.
도 1과 함께 도 3 및 도 4를 참고하여, 비표시 영역(NDA)에 대해 설명한다. 복수의 화소(PX)에는 복수의 신호선이 연결된다. 복수의 신호선의 적어도 일부분은 기판의 비표시 영역(NDA)에 위치한다.
비표시 영역(NDA)에 위치하는 복수의 신호선은 제1 테스트 게이트선(TEST_GATE), 제2 테스트 게이트선(DC_GATE), 제1 테스트 신호선(TEST_DATA1), 복수의 제2 테스트 신호선(DC_R, DC_G, DC_B), 제1 크랙 감지선(CD1) 및 제2 크랙 감지선(CD2)을 포함할 수 있다.
비표시 영역(NDA)에 위치하는 제1 스위칭 소자(Q1)의 제어 단자는 제1 테스트 게이트선(TEST_GATE)에 연결되고, 입력 단자는 제1 테스트 신호선(TEST_DATA1)에 연결된다. 제1 스위칭 소자(Q1)의 출력단자는 복수의 화소(PX)의 박막 트랜지스터(TFT)에 연결되는 복수의 데이터선(D)에 연결될 수 있다.
제2 스위칭 소자(Q2)의 제어 단자는 제2 테스트 게이트선(DC_GATE)에 연결되고, 입력 단자는 제2 테스트 신호선(DC_R, DC_G, DC_B)에 연결된다. 그리고 제2 스위칭 소자(Q2)의 출력단자는 데이터선(D)에 연결된다. 복수의 화소(PX) 중 제1 화소(R)는 제2 스위칭 소자(Q2)를 통하여 제2-1 테스트 신호선(DC_R)에 연결될 수 있다. 제2 화소(G)는 제2 스위칭 소자(Q2)를 통하여 제2-2 테스트 신호선(DC_G)에 연결될 수 있으며, 제3 화소(B)는 제2 스위칭 소자(Q2)를 통하여 제2-3 테스트 신호선(DC_B)에 연결될 수 있다.
제1 크랙 감지선(CD1)과 제2 크랙 감지선(CD2)은 표시 영역(DA)을 사이에 두고 양쪽에 위치하는 비표시 영역(NDA)에 위치할 수 있다.
제1 크랙 감지선(CD1)은 제1 연결부(CP1a) 및 제2 연결부(CP1b)를 통해 복수의 데이터선(D)중 적어도 하나에 연결된다. 제1 크랙 감지선(CD1)과 연결된 데이터선(D)은 제2-2 테스트 신호선(DC_G)과 연결될 수 있다. 제1 크랙 감지선(CD1)의 일단은 제2 연결부(CP1b)를 통해 제2 스위칭 소자(Q2)의 입력 단자에 연결될 수 있다.
제1 크랙 감지선(CD1)은 제1 연결부(CP1a)로부터 시작하여, 비표시 영역(NDA)의 좌측에서 제1 진행 방향(R1)으로 뻗은 후, 방향을 바꿔 제1 진행 방향(R1)과 반대 방향인 제2 진행 방향(R2)으로 뻗어 제2 연결부(CP1b)와 연결될 수 있다. 즉, 제1 크랙 감지선(CD1)은 비표시 영역(NDA)의 좌측에서 한 바퀴 둘러 배치될 수 있다.
이와 유사하게, 제2 크랙 감지선(CD2)은 제3 연결부(CP2a) 또는 제4 연결부(CP2b)를 통해 복수의 데이터선(D) 중 적어도 하나에 연결된다. 제2 크랙 감지선(CD2)과 연결된 데이터선(D)은 제2-2 테스트 신호선(DC_G)과 연결될 수 있다. 제2 크랙 감지선(CD2)의 일단은 제4 연결부(CP2b)를 통해 제2 스위칭 소자(Q2)의 입력 단자에 연결될 수 있다.
제2 크랙 감지선(CD2)은 제3 연결부(CP2a)로부터 시작하여, 비표시 영역(NDA)의 우측에서 제1 진행 방향(R1)으로 뻗은 후, 방향을 바꿔 제1 진행 방향(R1)과 반대 방향인 제2 진행 방향(R2)으로 뻗어 제4 연결부(CP2b)와 연결될 수 있다. 즉, 제2 크랙 감지선(CD2)은 비표시 영역(NDA)의 우측에서 한 바퀴 둘러 배치될 수 있다.
제1 크랙 감지선(CD1) 및 제2 크랙 감지선(CD2)은 표시 영역(DA)을 사이에 두고 각각 제1 진행 방향(R1)으로 뻗은 후 다시 제1 진행 방향(R1)과 반대 방향인 제2 진행 방향(R2)을 따라 돌아오는 왕복 형태, 즉 대략 링(ring) 형태로 형성될 수 있다. 또한, 제1 크랙 감지선(CD1) 및 제2 크랙 감지선(CD2)의 형태는 서로 같을 수 있다.
도 2 및 도 4를 참고하면, 제1 크랙 감지선(CD1)은 제2 절연층(IL2)에 위치하는 제1 트렌치(TR)에 매립될 수 있다. 제2 절연층(IL2)에는 제1 크랙 감지선(CD1)에 대응하는 폭과 깊이를 가지는 제1 트렌치(TR)가 위치할 수 있다. 제1 트렌치(TR)는 두 개의 옆 벽과 하나의 아랫면을 가지는 폭이 좁고 긴 도랑 형태일 수 있다. 제1 방향(DR1)과 제2 방향(DR2)이 만드는 평면에 평행한 면으로 제1 트렌치(TR)를 자른 단면은 사각형 모양일 수 있다. 제1 트렌치(TR)는 비표시 영역(NDA)의 좌측에서 제1 진행 방향(R1)으로 뻗은 후 다시 제1 진행 방향(R1)과 반대 방향인 제2 진행 방향(R2)을 따라 돌아오는 대략 링(ring) 형태로 형성될 수 있다. 제1 크랙 감지선(CD1)은 제1 트렌치(TR)를 따라 매립되므로 제1 크랙 감지선(CD1)과 제1 트렌치(TR)의 형태는 대략 일치할 수 있다. 제1 크랙 감지선(CD1)은 제1 트렌치(TR)에 꼭 맞게 형성될 수 있으나, 제1 크랙 감지선(CD1)의 폭과 넓이가 제1 트렌치(TR)보다 약간 작을 수도 있다. 제1 크랙 감지선(CD1)은 소스 전극(SE) 또는 드레인 전극(DE)과 같은 물질을 포함하며 같은 층에 위치할 수 있다.
제1 트렌치(TR)는 제2 절연층(IL2)을 적층한 후 소스 전극(SE) 및 드레인 전극(DE)을 액티브층(AL)과 연결하기 위한 접촉 구멍을 형성할 때 같이 형성될 수 있다. 또한, 제1 크랙 감지선(CD1)은 소스 전극(SE) 및 드레인 전극(DE)를 형성할 때 같은 물질로 함께 형성될 수 있다.
제2 크랙 감지선(CD2) 역시 제2 절연층(IL2)에 위치하는 제2 트렌치(미도시)에 매립될 수 있다. 제2 절연층(IL2)에는 제2 크랙 감지선(CD2)에 대응하는 넓이와 깊이를 가지는 제2 트렌치가 위치할 수 있다. 제2 트렌치는 비표시 영역(NDA)의 우측에서 제1 진행 방향(R1)으로 뻗은 후 다시 제1 진행 방향(R1)과 반대 방향인 제2 진행 방향(R2)을 따라 돌아오는 대략 링(ring) 형태로 형성될 수 있다. 제2 크랙 감지선(CD2)은 제2 트렌치를 따라 매립되므로 제2 크랙 감지선(CD2)과 제2 트렌치의 형태는 일치할 수 있다. 제2 크랙 감지선(CD2)은 소스 전극(SE) 또는 드레인 전극(DE)과 같은 물질을 포함하며 같은 층에 위치할 수 있다.
제2 트렌치는 제2 절연층(IL2)을 적층한 후 소스 전극(SE) 및 드레인 전극(DE)을 액티브층(AL)과 연결하기 위한 접촉 구멍과 제1 트렌치(TR)를 형성할 때 같이 형성될 수 있다. 또한, 제2 크랙 감지선(CD2)은 소스 전극(SE), 드레인 전극(DE) 및 제1 크랙 감지선(CD1)을 형성할 때 같은 물질로, 함께 형성될 수 있다.
이상에서 본 발명의 일실시예 따른 표시 장치의 일실시예에 대하여 설명하였지만 본 발명은 이에 한정되지 않으며, 본 발명의 기본 개념의 범위에서 다양한 변형이 가능하다. 예를 들어, 제1 크랙 감지선(CD1) 및 제2 크랙 감지선(CD2)의 일단은 제2 스위칭 소자(Q2)의 출력 단자에 연결될 수도 있다.
또한, 제1 크랙 감지선(CD1) 및 제2 크랙 감지선(CD2)이 연결되는 데이터선(D)은 제2-2 테스트 신호선(DC_G)이 아닌 제2-1 테스트 신호선(DC_R) 또는 제2-3 테스트 신호선(DC_B)과 연결될 수 있다. 나아가, 제1 크랙 감지선(CD1) 및 제2 크랙 감지선(CD2)은 서로 다른 테스트 신호선에 연결되는 데이터선에 각각 연결될 수 있다.
또한, 크랙 감지선(CD1, CD2)의 디자인은 이에 한정되지 않으며, 비표시 영역(NDA)을 여러 번 왕복하도록 배치될 수도 있으며, 지그재그 형상으로 배치될 수도 있고, 하나의 크랙 감지선이 비표시 영역(NDA)에서 표시 영역(DA)을 두르도록 배치될 수도 있다. 크랙 감지선(CD1, CD2)의 디자인은 비표시 영역(NDA)에 촘촘하게 배치될수록 넓은 면적의 크랙을 놓치지 않고 감지할 수 있으며, 크랙을 감지할 수 있는 배치이면 족하고 특정한 배치에 한정되지 않는다. 또한, 크랙 감지선은 한 개 이상일 수 있다.
앞선 실시예에서는 본 발명이 유기 발광 표시 장치(OLED, Organic Light Emitting Display Device)에 적용되는 예를 설명하였으나, 본 발명은 이 밖에도 액정 표시 장치(LCD, Liquid Crystal Display Device)를 포함하는 각종 표시 장치에 적용될 수 있다. 본 발명이 액정 표시 장치에 적용되는 경우 유기 발광층(EL)대신 액정층이 포함될 수 있으며, 광원으로서 백라이트 유닛(BLU; Back Light Unit)이 더 포함될 수 있다.
이하, 도 2 내지 도 5를 참조하여, 일 실시예에 따른 표시 장치의 동작 및 효과에 대하여 설명한다. 도 5는 본 발명의 실시예에 따른 표시 장치의 신호의 파형도이다.
제1 테스트 게이트선(TEST_GATE)에 제1 시간(H1) 동안 게이트 온(ON) 신호가 인가되면, 복수의 데이터선(D)에 연결되는 복수의 제1 스위칭 소자(Q1)가 온(ON)되어, 제1 테스트 신호선(TEST_DATA1)에 인가되는 제1 신호(V1)가 복수의 데이터선(D)에 인가된다. 제1 신호(V1)는 복수의 화소(PX)가 화이트를 표시하는 신호일 수 있고, 복수의 데이터선(D)에 제1 신호(V1)가 인가됨으로써, 복수의 화소(PX)가 화이트를 표시할 수 있다.
제1 테스트 게이트선(TEST_GATE)에 게이트 오프(OFF) 신호가 인가된 후, 제2 시간(H2) 동안 제2 테스트 게이트선(DC_GATE)에 게이트 온(ON) 신호가 인가되면, 복수의 데이터선(D)에 연결되는 제2 스위칭 소자(Q2)가 온(ON)되어, 복수의 제2 테스트 신호선(DC_R, DC_G, DC_B)에 인가되는 제2 신호(V2)가 복수의 데이터선(D)에 인가된다. 제2 신호(V2)는 복수의 화소(PX)가 블랙을 표시하는 신호일 수 있고, 복수의 데이터선(D)에 제2 신호(V2)가 인가됨으로써, 복수의 화소(PX)가 블랙을 표시할 수 있다.
이 때, 표시 장치에 외부 충격 등이 가해져 표시 영역(DA)의 가장자리에 위치하는 비표시 영역(NDA)에 크랙(crack)이 발생하면, 제1 크랙 감지선(CD1) 및 제2 크랙 감지선(CD2)에 손상이 가해진다.
따라서, 제1 크랙 감지선(CD1) 및 제2 크랙 감지선(CD2)에 연결되는 데이터선(D)의 저항이 커지고, 이에 따라 제1 크랙 감지선(CD1) 및 제2 크랙 감지선(CD2)에 연결되는 화소에 인가되는 전압(V_T)은 제2 신호(V2)까지 충전되지 못하고, 제2 신호(V2)와 전압 차이(ΔV)가 발생한다.
전압 차이(ΔV)가 발생함으로써, 제1 크랙 감지선(CD1) 및 제2 크랙 감지선(CD2)에 연결되는 화소는 블랙을 표시하지 못하고, 상대적으로 밝게 표시된다. 이러한 밝은 선을 통해, 표시 영역(DA)의 가장자리에 인접한 비표시 영역(NDA)에서 발생할 수 있는 크랙을 감지할 수 있다.
제1 크랙 감지선 (CD1) 및 제2 크랙 감지선(CD2)은 절연층의 트렌치에 매립되는 형태로 형성되어, 절연층 위에 위치하여 노출되어 있는 크랙 감지선에 비해, 크랙에 보다 강건하다. 따라서 , 실질적으로 표시 장치의 품질에 영향을 미치지 않는 미세한 크랙에 의해서는 크랙 감지선(CD1, CD2)이 손상되지 않으며 크랙 감지선(CD1, CD2)에 연결되는 화소를 통해 크랙이 감지되지 않으므로, 미세한 크랙에 의해서는 표시 장치가 크랙이 발생한 불량품으로 분류되지 않는다. 즉 , 실질적으로 표시 장치의 품질에 영향이 없는 미세한 크랙에도 크랙 감지선이 손상되어 표시 장치가 불량품으로 분류되는 것을 방지할 수 있다.
또한, 이렇게 미세한 크랙에 손상되지 않는 크랙 감지선(CD1, CD2)이 비표시 영역(NDA)을 따라 왕복 형태로 위치함으로써, 미세 크랙이 발생하여도 크랙 감지선(CD1, CD2)이 발생된 크랙이 전파되는 것을 방지하기 때문에, 실질적으로 크랙이 전파되어 표시 영역(DA)으로 진행되는 것을 방지할 수 있다.
반면에, 크랙 감지선(CD1, CD2)이 손상될 정도의 크랙이 발생한 경우 , 크랙 감지선(CD1, CD2)에 연결되는 화소를 통해 크랙을 감지할 수 있다.
이처럼, 크랙 감지선(CD1, CD2)은 미세한 크랙 발생 시 이에 영향을 받지 않고, 제품 품질에 영향을 주는 크랙 발생 시에만 영향을 받음으로써, 미세한 크랙은 감지하지 않아, 불필요한 크랙 감지를 방지하면서도 불량을 유발하는 크랙을 감지할 수 있다.
이하, 도 6을 참조하여, 본 발명의 일 실시예에 따른 표시 장치의 크랙 감지선에 대하여 설명한다. 앞서 설명한 실시예와 동일한 구성에 대한 설명은 생략한다.
도 6은 본 발명의 실시예에 따른 표시 장치의 크랙 감지선을 확대하여 나타낸 도면이다.
제1 크랙 감지선(CD1)은 제2 절연층(IL2)에 위치하는 제1 트렌치(TR)에 매립될 수 있다. 제1 트렌치(TR)는 사각 돌출부(QP)를 더 포함할 수 있다. 제1 트렌치(TR)는 두 개의 옆 벽과 하나의 아랫면으로 구성될 수 있으며, 아랫면에는 제2 방향(DR2)으로 돌출된 사각 돌출부(QP)가 위치할 수 있다. 제1 방향(DR1)과 제2 방향(DR2)이 만드는 평면에 평행한 면으로 사각 돌출부(QP)를 자른 단면은 사각형 모양일 수 있다.
제1 크랙 감지선(CD1)은 제1 트렌치(TR)의 형상에 대응될 수 있다. 제1 크랙 감지선(CD1)은, 사각 돌출부(QP)에 대응되는 부분에 제2 방향(DR2)으로 움푹하게 패인 사각 오목부(QD)가 위치할 수 있다. 제1 크랙 감지선(CD1)과 제1 트렌치(TR)의 형태는 일치할 수 있다.
제2 크랙 감지선은 도시하지는 않았으나, 제1 크랙 감지선(CD1)과 같이 제2 절연층(IL2)의 사각 돌출부를 갖는 제2 트렌치에 매립될 수 있다. 또는 제2 크랙 감지선은 제1 크랙 감지선(CD1)과 형상이 상이할 수 있다.
이하, 도 7을 참조하여, 본 발명의 일 실시예에 따른 표시 장치의 크랙 감지선에 대하여 설명한다. 앞서 설명한 실시예와 동일한 구성에 대한 설명은 생략한다.
도 7은 본 발명의 실시예에 따른 표시 장치의 크랙 감지선을 확대하여 나타낸 도면이다.
제1 크랙 감지선(CD1)은 제2 절연층(IL2)에 위치하는 제1 트렌치(TR)에 매립될 수 있다. 제1 트렌치(TR)는 삼각 돌출부(TP)를 더 포함할 수 있다. 제1 트렌치(TR)는 두 개의 옆 벽과 하나의 아랫면으로 구성될 수 있으며, 아랫면에는 제2 방향(DR2)으로 돌출된 삼각 돌출부(TP)가 위치할 수 있다. 제1 방향(DR1)과 제2 방향(DR2)이 만드는 평면에 평행한 면으로 삼각 돌출부(TP)를 자른 단면은 삼각형 모양일 수 있다.
제1 크랙 감지선(CD1)은 제1 트렌치(TR)의 형상에 대응될 수 있다. 제1 크랙 감지선(CD1)은, 삼각 돌출부(TP)에 대응되는 부분에 제2 방향(DR2)으로 움푹하게 패인 삼각 오목부(TD)가 위치할 수 있다. 제1 크랙 감지선(CD1)과 제1 트렌치(TR)의 형태는 일치할 수 있다.
제2 크랙 감지선은 도시하지는 않았으나, 제1 크랙 감지선(CD1)과 같이 제2 절연층(IL2)의 삼각 돌출부를 갖는 제2 트렌치에 매립될 수 있다. 또는 제2 크랙 감지선은 제2 절연층(IL2)의 사각 돌출부를 갖는 제2 트렌치에 매립될 수도 있으며, 제2 크랙 감지선은 제1 크랙 감지선(CD1)과 형상이 상이할 수 있다. 또한, 돌출부는 삼각형 형상에 한정되지 않으며, 다각형 형상의 돌출부 또는 곡면을 가지는 돌출부일 수도 있다. 이 경우, 크랙 감지선도 다각형 형상의 돌출부 또는 곡면을 가지는 돌출부에 대응하여, 다각형 형상의 오목부 또는 곡면을 가지는 오목부를 가질 수 있다.
이하, 도 8을 참고하여, 본 발명의 일실시예에 따른 표시 장치에 대하여 설명한다. 앞서 설명한 실시예와 동일한 구성에 대한 설명은 생략한다.
도 8은 본 발명의 일 실시예에 따른 표시 장치의 단면도이다.
제1 크랙 감지선(CD1)은 제1 절연층(IL1)에 위치하는 제1 트렌치(TR)에 매립될 수 있다. 제1 절연층(IL1)에는 제1 크랙 감지선(CD1)에 대응하는 넓이와 깊이를 가지는 제1 트렌치(TR)가 위치할 수 있다. 제1 트렌치(TR)는 두 개의 옆 벽과 하나의 아랫면을 가지는 폭이 좁고 긴 도랑 형태일 수 있다. 제1 방향(DR1)과 제2 방향(DR2)이 만드는 평면에 평행한 면으로 제1 트렌치(TR)를 자른 단면은 사각형 모양일 수 있다.
제1 크랙 감지선(CD1)은 제1 트렌치(TR)를 따라 매립될 수 있다. 제1 크랙 감지선(CD1)과 제1 트렌치(TR)의 형태는 일치할 수 있다. 제1 크랙 감지선(CD1)은 게이트 전극(GE)과 같은 물질을 포함할 수 있다.
제1 트렌치(TR)는 제1 절연층(IL1)을 적층한 후 패터닝되어 형성될 수 있다. 그 후, 제1 크랙 감지선(CD1)은 게이트 전극(GE)과 함께 게이트 전극(GE)과 같은 물질로 형성될 수 있다.
제2 크랙 감지선(CD2) 역시 제1 절연층(IL1)에 위치하는 제2 트렌치(미도시)에 매립될 수 있으며, 게이트 전극(GE)과 같은 물질을 포함할 수 있다.
그러나 본 발명은 이에 한정되지 않으며, 제1 절연층(IL1)에 위치하는 제1 트렌치(TR) 또는 제2 트렌치는 아랫면에 사각 돌출부 또는 삼각 돌출부를 포함할 수도 있으며, 제1 크랙 감지선(CD1) 또는 제2 크랙 감지선은 사각 돌출부 또는 삼각 돌출부에 대응하는 부분에 사각 오목부 또는 삼각 오목부를 포함할 수도 있다. 또한, 제1 크랙 감지선(CD1)과 제2 크랙 감지선은 형상이 상이할 수 있으며, 제1 크랙 감지선(CD1)은 제1 절연층(IL1)에 매립되고, 제2 크랙 감지선은 제2 절연층(IL2)에 매립될 수도 있다.
이하, 도 9를 참고하여, 본 발명의 일실시예에 따른 표시 장치에 대하여 설명한다. 앞서 설명한 실시예와 동일한 구성에 대한 설명은 생략한다.
도 9는 본 발명의 일 실시예에 따른 표시 장치의 단면도이다.
비표시 영역(NDA)의 제1 크랙 감지선(CD1)은 제2 절연층(IL2)에 매립될 수 있으며, 밀봉부(EN)와 중첩하지 않을 수 있다. 표시 영역(DA)에 위치하는 게이트 전극(GE)은 제1 절연층(IL1)에 매립될 수 있고, 소스 전극(SE) 또는 드레인 전극(DE) 역시 제2 절연층(IL2)에 매립될 수 있다.
제1 절연층(IL1)을 적층한 후 게이트 전극(GE)을 매립할 전극용 트렌치를 패터닝한 후, 전극용 트렌치에 게이트 전극 물질을 적층하여 제1 절연층(IL1)에 매립된 게이트 전극(GE)을 형성할 수 있다. 다음으로 제2 절연층(IL2)을 적층한 후 소스 전극(SE) 및 드레인 전극(DE)을 액티브층(AL)과 연결하기 위한 전극용 트렌치 및 제1 트렌치(TR)를 패터닝할 수 있으며, 제1 크랙 감지선(CD1), 소스 전극(SE) 및 드레인 전극(DE)을 모두 제2 절연층(IL2)에 매립되도록 형성할 수 있다.
그러나 본 발명은 이에 한정되지 않으며, 게이트 전극(GE), 소스 전극(SE) 또는 드레인 전극(DE) 중 어느 하나 이상을 하나 이상의 절연층에 매립되도록 형성할 수도 있다. 또한, 제1 크랙 감지선(CD1) 및 게이트 전극(GE)을 제1 절연층(IL1)에 매립하고, 소스 전극(SE) 및 드레인 전극(DE)을 제2 절연층(IL2)에 매립되도록 형성할 수도 있다. 이때, 제1 트렌치(TR)는 아랫면에 사각 돌출부 또는 삼각 돌출부를 포함할 수도 있으며, 제1 크랙 감지선(CD1)은 사각 돌출부 또는 삼각 돌출부에 대응하는 부분에 사각 오목부 또는 삼각 오목부를 포함할 수 있다.
이하, 도 10 및 도 11을 참고하여, 본 발명의 일실시예에 따른 표시 장치에 대하여 설명한다. 앞서 설명한 실시예와 동일한 구성에 대한 설명은 생략한다.
도 10은 본 발명의 일 실시예에 따른 표시 장치의 단면도이다. 도 11은 본 발명의 일실시예에 따른 표시 장치의 크랙 감지선을 중심으로 개략적으로 나타낸 평면도이다. 특히, 도 10의 X-X'부분은 도 11을 X-X'선을 따라 자른 단면을 도시한 것이다.
제1 크랙 감지선(CD1)의 양 측 또는 제1 크랙 감지선(CD1)들 사이에는 보호선이 위치할 수 있다. 제1 크랙 감지선(CD1)의 왼쪽에는 제1 보호선(PCD1)이 위치할 수 있으며, 제1 크랙 감지선(CD1)들 사이에는 제2 보호선(PCD2)이 위치할 수 있고, 제1 크랙 감지선(CD1)의 오른쪽에는 제3 보호선(PCD3)이 위치할 수 있다. 제1 크랙 감지선(CD1)은 일부만 밀봉부(EN)과 중첩할 수 있다.
제1 보호선(PCD1), 제2 보호선(PCD2) 및 제3 보호선(PCD3)은 표시 영역(DA)의 좌측 가장자리를 둘러 싸도록 제1 크랙 감지선(CD1)을 따라 배치될 수 있다. 제1 보호선(PCD1), 제2 보호선(PCD2) 및 제3 보호선(PCD3)은 각각 제1 크랙 감지선(CD1)과 평행할 수 있다. 제1 보호선(PCD1), 제2 보호선(PCD2) 또는 제3 보호선(PCD3)은 제1 크랙 감지선(CD1), 소스 전극(SE) 또는 드레인 전극(DE)과 같은 물질을 포함할 수 있다.
제1 보호선(PCD1), 제2 보호선(PCD2) 및 제3 보호선(PCD3)은 제2 절연층(IL2)에 위치하는 제1 보호선 트렌치(PTR1, PTR2, PTR3)에 매립될 수 있다. 제1 보호선(PCD1)은 제1-1 보호선 트렌치(PTR1)에 매립될 수 있으며, 제2 보호선(PCD2)은 제1-2 보호선 트렌치(PTR2)에 매립될 수 있고, 제3 보호선(PCD3)은 제1-3 보호선 트렌치(PTR3)에 매립될 수 있다. 제2 절연층(IL2)에는 제1 보호선(PCD1)에 대응하는 넓이와 깊이를 가지는 제1-1 보호선 트렌치(PTR1)가 위치할 수 있으며, 제2 보호선(PCD2)에 대응하는 넓이와 깊이를 가지는 제1-2 보호선 트렌치(PTR2)가 위치할 수 있고, 제3 보호선(PCD3)에 대응하는 넓이와 깊이를 가지는 제1-3 보호선 트렌치(PTR3)가 위치할 수 있다.
제1 보호선 트렌치(PTR1, PTR2, PTR3)는 각각 두 개의 옆 벽과 하나의 아랫면을 가지는 폭이 좁고 긴 도랑 형태일 수 있다. 제1 방향(DR1)과 제2 방향(DR2)이 만드는 평면에 평행한 면으로 제1 보호선 트렌치(PTR1, PTR2, PTR3)를 각각 자른 단면은 사각형 모양일 수 있다. 제1 보호선 트렌치(PTR1, PTR2, PTR3)는 비표시 영역(NDA)의 좌측 절반을 둘러 싸도록 제1 트렌치(TR)를 따라 배치될 수 있다. 제1 보호선 트렌치(PTR1, PTR2, PTR3)는 제1 트렌치(TR)와 평행할 수 있다. 제1 보호선(PCD1)과 제1-1 보호선 트렌치(PTR1)의 형태는 서로 일치할 수 있고, 제2 보호선(PCD2)과 제1-2 보호선 트렌치(PTR2)의 형태는 서로 일치할 수 있으며, 제3 보호선(PCD3)과 제1-3 보호선 트렌치(PTR3)의 형태는 서로 일치할 수 있다.
제1 보호선 트렌치(PTR1, PTR2, PTR3)는 제2 절연층(IL2)을 적층한 후 소스 전극(SE) 및 드레인 전극(DE)을 액티브층(AL)과 연결하기 위한 접촉 구멍 및 제1 트렌치(TR)을 형성할 때 같이 형성될 수 있다. 또한, 제1 보호선(PCD1), 제2 보호선(PCD2) 또는 제3 보호선(PCD3)은 소스 전극(SE), 드레인 전극(DE) 및 제1 크랙 감지선(CD1)을 형성할 때 같은 물질로 같이 형성될 수 있다.
제2 크랙 감지선(CD2)의 양 측 또는 제2 크랙 감지선(CD2)의 사이에도 보호선이 위치할 수 있다. 제2 크랙 감지선(CD2)의 왼쪽에는 제4 보호선(PCD4)이 위치할 수 있으며, 제2 크랙 감지선(CD2)의 사이에는 제5 보호선(PCD5)이 위치할 수 있고, 제2 크랙 감지선(CD2)의 오른쪽에는 제6 보호선(PCD6)이 위치할 수 있다. 제4 보호선(PCD4), 제5 보호선(PCD5) 및 제6 보호선(PCD6)은 표시 영역(DA)의 우측 가장자리를 둘러 싸도록 제2 크랙 감지선(CD2)을 따라 배치될 수 있다. 제4 보호선(PCD4), 제5 보호선(PCD5) 및 제6 보호선(PCD6)은 각각 제2 크랙 감지선(CD2)과 평행할 수 있다. 제4 보호선(PCD4), 제5 보호선(PCD5) 또는 제6 보호선(PCD6)은 제2 크랙 감지선(CD2), 소스 전극(SE) 또는 드레인 전극(DE)과 같은 물질을 포함할 수 있다.
제2 절연층(IL2)에는 제4 보호선(PCD4), 제5 보호선(PCD5) 및 제6 보호선(PCD6)에 대응하는 넓이와 깊이를 가지는 제2 보호선 트렌치(미도시)가 위치할 수 있다. 제4 보호선(PCD4), 제5 보호선(PCD5) 및 제6 보호선(PCD6)은 제2 절연층(IL2)에 위치하는 제2 보호선 트렌치에 매립될 수 있다.
제2 보호선 트렌치는 각각 두 개의 옆 벽과 하나의 아랫면을 가지는 폭이 좁고 긴 도랑 형태일 수 있다. 제1 방향(DR1)과 제2 방향(DR2)이 만드는 평면에 평행한 면으로 제2 보호선 트렌치를 각각 자른 단면은 사각형 모양일 수 있다. 제2 보호선 트렌치는 표시 영역(DA)의 우측 가장자리를 둘러 싸도록 제2 트렌치(미도시)를 따라 배치될 수 있다. 제2 보호선 트렌치는 제2 트렌치와 평행할 수 있다.
제2 보호선 트렌치는 제2 절연층(IL2)을 적층한 후 소스 전극(SE) 및 드레인 전극(DE)을 액티브층(AL)과 연결하기 위한 접촉 구멍 및 제1 트렌치(TR)을 형성할 때 같이 형성될 수 있다. 또한, 제4 보호선(PCD4), 제5 보호선(PCD5) 및 제6 보호선(PCD6)은 소스 전극(SE), 드레인 전극(DE) 및 제2 크랙 감지선(CD2)을 형성할 때 같은 물질로 같이 형성될 수 있다. 제1 보호선 트렌치(PTR1, PTR2, PTR3)와 제2 보호선 트렌치는 서로 좌우 대칭일 수도 있으나, 반드시 서로 좌우 대칭이어야 하는 것은 아니다.
도 11에는 제1 보호선(PCD1)을 하나로 도시하였으나, 제1 보호선(PCD1)은 중간에 끊겨 있을 수도 있으며, 따라서 여러 개로 형성될 수도 있다. 제2 보호선(PCD2), 제3 보호선(PCD3), 제4 보호선(PCD4), 제5 보호선(PCD5) 및 제6 보호선(PCD6)도 각각 중간에 끊겨 있을 수도 있으며, 따라서 여러 개로 형성될 수도 있다. 제1 보호선(PCD1), 제2 보호선(PCD2), 제3 보호선(PCD3), 제4 보호선(PCD4), 제5 보호선(PCD5) 및 제6 보호선(PCD6) 중 한 개 이상 생략될 수 있으며, 각각 한 개 이상 배치될 수도 있다. 즉, 표시 장치는 한 개 이상의 보호선을 포함할 수 있으며, 보호선은 6개보다 많을 수도 있다. 또한, 제1 보호선 트렌치(PTR1, PTR2, PTR3) 또는 제2 보호선 트렌치는 아랫면에 사각 돌출부 또는 삼각 돌출부를 포함할 수도 있으며, 보호선은 사각 돌출부 또는 삼각 돌출부에 대응하는 부분에 사각 오목부 또는 삼각 오목부를 포함할 수 있다. 나아가, 보호선 한 개 이상이 제1 절연층(IL1)에 매립될 수도 있으며, 이 경우 게이트 전극(GE)와 같은 물질로 함께 형성될 수 있다. 보호선은 크랙 감지선의 디자인이 변경됨에 따라 크랙 감지선과 평행하게 진행하도록 디자인이 변경될 수 있다.
보호선은 절연층의 트렌치에 매립되는 형태로 형성되어 크랙에 보다 강건하다. 따라서 , 표시 장치에 발생된 크랙이 전파되어 표시 영역(DA)으로 진행되는 것을 막아주는 역할을 할 수 있다. 이에 따라 보다 크랙에 강건한 표시 장치를 제공할 수 있다.
이하, 도 12 및 도 13을 참고하여, 본 발명의 일실시예에 따른 표시 장치에 대하여 설명한다. 앞서 설명한 실시예와 동일한 구성에 대한 설명은 생략한다.
도 12는 본 발명의 일 실시예에 따른 표시 장치의 단면도이다. 도 13은 본 발명의 일실시예에 따른 표시 장치의 크랙 감지선을 중심으로 개략적으로 나타낸 평면도이다. 특히, 도 12의 XII-XII'부분은 도 13을 XII-XII'선을 따라 자른 단면을 도시한 것이다.
제1 크랙 감지선(CD1)의 양 측 또는 제1 크랙 감지선(CD1)의 사이에는 댐이 위치할 수 있다. 제1 크랙 감지선(CD1)의 왼쪽에는 제1 댐(DAM1)이 위치할 수 있으며, 제1 크랙 감지선(CD1)의 사이에는 제2 댐(DAM2)이 위치할 수 있고, 제1 크랙 감지선(CD1)의 오른쪽에는 제3 댐(DAM3)이 위치할 수 있다. 제1 댐(DAM1), 제2 댐(DAM2) 및 제3 댐(DAM3)은 제1 절연층(IL1) 위에 위치할 수 있다.
제1 댐(DAM1), 제2 댐(DAM2) 및 제3 댐(DAM3)은 표시 영역(DA)의 좌측 가장자리를 둘러 싸도록 제1 크랙 감지선(CD1)을 따라 배치될 수 있다. 제1 댐(DAM1), 제2 댐(DAM2) 및 제3 댐(DAM3)은 각각 제1 크랙 감지선(CD1)과 평행할 수 있다. 제1 댐(DAM1), 제2 댐(DAM2) 또는 제3 댐(DAM3)은 게이트 전극(GE)과 같은 물질을 포함할 수 있다. 예를 들어, 제1 댐(DAM1), 제2 댐(DAM2) 또는 제3 댐(DAM3)은 구리(Cu)를 포함할 수 있다. 제1 댐(DAM1), 제2 댐(DAM2) 또는 제3 댐(DAM3)은 게이트 전극(GE)을 형성할 때 같은 물질로 함께 형성될 수 있다.
제2 크랙 감지선(CD2)의 양 측 또는 제2 크랙 감지선(CD2)의 사이에도 댐이 위치할 수 있다. 제2 크랙 감지선(CD2)의 왼쪽에는 제4 댐(DAM4)이 위치할 수 있으며, 제2 크랙 감지선(CD2)의 사이에는 제5 댐(DAM5)이 위치할 수 있고, 제2 크랙 감지선(CD2)의 오른쪽에는 제6 댐(DAM6)이 위치할 수 있다. 제4 댐(DAM4), 제5 댐(DAM5) 및 제6 댐(DAM6)은 제1 절연층(IL1) 위에 위치할 수 있다.
제4 댐(DAM4), 제5 댐(DAM5) 및 제6 댐(DAM6)은 표시 영역(DA)의 우측 가장자리를 둘러 싸도록 제2 크랙 감지선(CD2)을 따라 배치될 수 있다. 제4 댐(DAM4), 제5 댐(DAM5) 및 제6 댐(DAM6)은 각각 제2 크랙 감지선(CD2)과 평행할 수 있다. 제4 댐(DAM4), 제5 댐(DAM5) 또는 제6 댐(DAM6)은 게이트 전극(GE)과 같은 물질을 포함할 수 있다. 제4 댐(DAM4), 제5 댐(DAM5) 또는 제6 댐(DAM6)은 구리(Cu)를 포함할 수 있다. 제4 댐(DAM4), 제5 댐(DAM5) 또는 제6 댐(DAM6)은 게이트 전극(GE)을 형성할 때 같은 물질로 함께 형성될 수 있다.
도 12에는 댐이 제1 절연층(IL1) 위에 위치하는 것으로 도시하였으나, 복수의 댐 중 하나 이상은 제2 절연층(IL2) 위에 위치할 수도 있으며, 이 경우 소스 전극(SE) 또는 드레인 전극(DE)과 같은 물질로 함께 형성될 수 있다. 또한, 댐을 중간에 끊기도록 도시하였으나, 하나로 연결될 수도 있다. 제1 댐(DAM1), 제2 댐(DAM2), 제3 댐(DAM3), 제4 댐(DAM4), 제5 댐(DAM5) 및 제6 댐(DAM6) 중 한 개 이상 생략될 수 있으며, 각각 한 개 이상 배치될 수도 있다. 즉, 표시 장치는 한 개 이상의 댐을 포함할 수 있으며, 댐은 6개 보다 많을 수도 있다. 댐은 크랙 감지선의 디자인이 변경됨에 따라 크랙 감지선과 평행하게 진행하도록 디자인이 변경될 수 있다. 나아가, 표시 장치에 댐과 도 10의 보호선이 모두 위치할 수도 있다.
댐은 표시 장치에 발생된 크랙이 전파되어 표시 영역(DA)으로 진행되는 것을 막아주는 역할을 하며, 이에 따라 보다 크랙에 강건한 표시 장치를 제공할 수 있다.
이상에서 본 발명의 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다. 또한, 앞서 기술된 복수의 실시예 병합하여 실시하는 것도 가능함은 물론이다.
CD1: 제1 크랙 감지선
CD2: 제2 크랙 감지선
TR: 제1 트렌치
PCD1, PCD2, PCD3, PCD4, PCD5, PCD6: 보호선
PTR1, PTR2, PTR3: 제1 보호선 트렌치
DAM1, DAM2, DAM3, DAM4, DAM5, DAM6: 댐
SUB: 기판
DA: 표시 영역
NDA: 비표시 영역
IL1, IL2, IL3: 절연층
PX: 화소
GE: 게이트 전극
SE: 소스 전극
DE: 드레인 전극
AL: 액티브층
D: 데이터선
E1, E2: 전극
EL: 유기 발광층
EN: 밀봉부

Claims (17)

  1. 영상을 표시하는 복수의 화소를 포함하는 표시 영역과 상기 표시 영역의 주변에 위치하는 비표시 영역을 포함하는 기판,
    상기 비표시 영역에 위치하며, 트렌치를 포함하는 절연층, 및
    상기 트렌치 안에 위치하며, 상기 복수의 화소 중 적어도 하나에 전기적으로 연결되는 크랙 감지선을 포함하며,
    상기 트렌치는 상기 절연층의 표면 또는 내부에 위치하며, 평면상 상기 비표시 영역을 따라 길게 뻗어 있는 도랑 형태이고,
    상기 크랙 감지선은 상기 트렌치를 따라 뻗어있는 표시 장치.
  2. 제1항에서,
    상기 트렌치는 단면이 사각형인 표시 장치.
  3. 제1항에서,
    상기 트렌치는 다각형 형상의 돌출부 또는 곡면을 갖는 돌출부를 포함하는 표시 장치.
  4. 제3항에서,
    상기 크랙 감지선은, 상기 다각형 형상의 돌출부에 대응하는 다각형 형상의 오목부 또는 상기 곡면을 갖는 돌출부에 대응하는 곡면을 갖는 오목부를 포함하는 표시 장치.
  5. 제1항에서,
    상기 복수의 화소는 복수의 행 화소와 복수의 열 화소를 포함하며,
    상기 크랙 감지선은 상기 복수의 행 화소 또는 상기 복수의 열 화소 중 적어도 하나 이상에 전기적으로 연결되는 표시 장치.
  6. 제5항에서,
    상기 복수의 화소는 각각 한 개 이상의 박막 트랜지스터를 포함하며,
    상기 박막 트랜지스터는 제어 단자인 게이트 전극, 입력 단자인 소스 전극, 채널부인 액티브층, 출력 단자인 드레인 전극을 포함하고,
    상기 크랙 감지선은 상기 게이트 전극, 상기 소스 전극 또는 상기 드레인 전극 중 하나 이상과 동일한 물질을 포함하는 표시 장치.
  7. 제6항에서,
    서로 교차하는 복수의 게이트선과 복수의 데이터선을 더 포함하고,
    상기 크랙 감지선은 상기 복수의 게이트선 또는 상기 복수의 데이터선 중 하나 이상에 연결되는 표시 장치.
  8. 제7항에서,
    상기 절연층은 상기 표시 영역에도 위치하며,
    상기 게이트 전극, 상기 소스 전극 또는 상기 드레인 전극 중 하나 이상은 상기 절연층에 위치하는 전극용 트렌치 안에 위치하고,
    상기 전극용 트렌치는 상기 절연층의 표면 또는 내부에 위치하며, 상기 표시 영역에 위치하는 표시 장치.
  9. 제7항에서,
    상기 크랙 감지선의 왼쪽 또는 오른쪽에 위치하는 한 개 이상의 보호선을 더 포함하며,
    상기 보호선은 상기 절연층에 위치하는 보호선 트렌치 안에 위치하는 표시 장치.
  10. 제9항에서,
    상기 보호선 트렌치는 상기 절연층의 표면 또는 내부에 위치하며, 상기 트렌치를 따라 비표시 영역에 길게 뻗어 있는 도랑 형태이고,
    상기 보호선은 상기 트렌치를 따라 뻗어있는 표시 장치.
  11. 제10항에서,
    상기 보호선은 상기 크랙 감지선과 나란하게 뻗어 있는 표시 장치.
  12. 제11항에서,
    상기 보호선은 상기 게이트 전극, 상기 소스 전극 또는 상기 드레인 전극 중 하나 이상과 동일한 물질을 포함하는 표시 장치.
  13. 제7항에서,
    상기 크랙 감지선의 왼쪽 또는 오른쪽에 위치하는 한 개 이상의 댐을 더 포함하며,
    상기 댐은 상기 절연층의 표면 또는 내부에 위치하는 표시 장치.
  14. 제13항에서,
    상기 댐은 상기 크랙 감지선과 나란하게 뻗어 있는 표시 장치.
  15. 제14항에서,
    상기 댐은 상기 게이트 전극, 상기 소스 전극 또는 상기 드레인 전극 중 하나 이상과 동일한 물질을 포함하는 표시 장치.
  16. 제14항에서,
    상기 댐은 복수이며, 복수의 상기 댐은 상기 크랙 감지선의 양측에 각각 위치하는 표시 장치.
  17. 제14항에서,
    상기 크랙 감지선은 복수이며, 상기 댐은 복수의 상기 크랙 감지선 사이에 위치하는 표시 장치.
KR1020160125107A 2016-09-28 2016-09-28 표시 장치 KR102555323B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020160125107A KR102555323B1 (ko) 2016-09-28 2016-09-28 표시 장치
US15/611,177 US10319750B2 (en) 2016-09-28 2017-06-01 Display device having crack-sensing line
CN201710839854.2A CN107871764B (zh) 2016-09-28 2017-09-18 具有裂纹感测线的显示装置
US16/407,714 US10665620B2 (en) 2016-09-28 2019-05-09 Display device having crack-sensing line

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160125107A KR102555323B1 (ko) 2016-09-28 2016-09-28 표시 장치

Publications (2)

Publication Number Publication Date
KR20180035288A true KR20180035288A (ko) 2018-04-06
KR102555323B1 KR102555323B1 (ko) 2023-07-13

Family

ID=61685666

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160125107A KR102555323B1 (ko) 2016-09-28 2016-09-28 표시 장치

Country Status (3)

Country Link
US (2) US10319750B2 (ko)
KR (1) KR102555323B1 (ko)
CN (1) CN107871764B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10720604B2 (en) 2018-10-26 2020-07-21 Samsung Display Co., Ltd. Display apparatus and method of manufacturing the same
US11683970B2 (en) 2020-05-20 2023-06-20 Samsung Display Co., Ltd. Display device

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102601650B1 (ko) * 2016-07-26 2023-11-13 삼성디스플레이 주식회사 표시 장치
KR102397900B1 (ko) 2016-12-08 2022-05-13 삼성디스플레이 주식회사 표시 장치
JP6947536B2 (ja) * 2017-05-26 2021-10-13 株式会社ジャパンディスプレイ 表示装置
CN107731754B (zh) * 2017-10-23 2019-09-03 京东方科技集团股份有限公司 一种有机电致发光显示面板及制备方法、显示装置
CN107910375A (zh) * 2017-11-02 2018-04-13 京东方科技集团股份有限公司 一种薄膜晶体管及其制备方法、阵列基板和显示装置
CN108417561B (zh) * 2018-03-06 2020-05-05 京东方科技集团股份有限公司 一种显示面板以及显示装置
CN110415631B (zh) * 2018-04-26 2021-01-15 京东方科技集团股份有限公司 显示面板、显示装置及检测方法
CN109142453B (zh) * 2018-08-30 2021-01-01 武汉华星光电技术有限公司 显示面板及显示面板检测方法
CN109187645B (zh) * 2018-09-25 2021-01-19 京东方科技集团股份有限公司 显示面板和显示面板的检测方法
CN109301084B (zh) * 2018-09-28 2020-06-16 京东方科技集团股份有限公司 封装结构、电子装置及封装方法
CN108986672A (zh) * 2018-09-29 2018-12-11 武汉华星光电技术有限公司 显示面板、显示模组及电子装置
KR102581273B1 (ko) 2018-11-30 2023-09-22 삼성디스플레이 주식회사 전자 장치
KR102651937B1 (ko) * 2018-12-27 2024-03-27 엘지디스플레이 주식회사 표시 장치
KR102642351B1 (ko) * 2018-12-31 2024-02-28 엘지디스플레이 주식회사 전계 발광 표시 장치
CN109752421B (zh) * 2019-01-31 2021-08-24 厦门天马微电子有限公司 显示面板和显示装置
CN109697947B (zh) * 2019-02-26 2022-02-11 昆山国显光电有限公司 显示装置及裂纹感测的方法
CN109901747B (zh) * 2019-02-26 2022-03-11 上海天马微电子有限公司 显示面板和显示装置
CN109950286B (zh) * 2019-03-28 2021-04-06 昆山国显光电有限公司 显示面板
CN110211493A (zh) * 2019-04-12 2019-09-06 上海天马微电子有限公司 柔性显示面板和柔性显示装置
KR20200145976A (ko) * 2019-06-21 2020-12-31 삼성디스플레이 주식회사 전자 패널 및 이를 포함하는 전자 장치
CN110567687B (zh) * 2019-09-17 2021-05-25 京东方科技集团股份有限公司 一种用于评价显示面板中挡墙的方法及测试系统
US11417257B2 (en) * 2019-12-26 2022-08-16 Lg Display Co., Ltd. Display device
CN111044578B (zh) * 2019-12-31 2022-10-28 厦门天马微电子有限公司 显示面板及其裂纹位置定位方法、显示装置
KR20210105451A (ko) * 2020-02-18 2021-08-27 삼성디스플레이 주식회사 표시 장치
KR20220058700A (ko) * 2020-10-29 2022-05-10 삼성디스플레이 주식회사 표시 장치
KR20220068302A (ko) * 2020-11-18 2022-05-26 삼성디스플레이 주식회사 표시 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160095313A (ko) * 2015-02-02 2016-08-11 삼성디스플레이 주식회사 표시 패널
US20160293884A1 (en) * 2015-04-01 2016-10-06 Apple Inc. Organic Light-Emitting Diode Displays with Crack Detection and Crack Propagation Prevention Circuitry

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4605499B2 (ja) * 2004-10-28 2011-01-05 富士電機ホールディングス株式会社 有機elディスプレイの封止構造
US7705924B2 (en) * 2005-02-22 2010-04-27 Samsung Electronics Co., Ltd. Liquid crystal display and test method thereof
JP6138480B2 (ja) 2012-12-20 2017-05-31 株式会社ジャパンディスプレイ 表示装置
KR102076666B1 (ko) 2013-04-11 2020-02-12 엘지디스플레이 주식회사 플렉서블 표시패널
KR101473312B1 (ko) 2013-05-31 2014-12-16 삼성디스플레이 주식회사 플렉시블 터치스크린패널과 그것을 구비한 플렉시블 디스플레이 장치
KR101519519B1 (ko) 2013-09-17 2015-05-12 국립대학법인 울산과학기술대학교 산학협력단 신축성 배선을 이용하여 형성된 무 베젤 디스플레이 장치 및 그 제조 방법
KR20160032791A (ko) * 2014-09-16 2016-03-25 삼성디스플레이 주식회사 플렉서블 디스플레이 장치 및 그 제조방법
KR102356028B1 (ko) * 2015-02-06 2022-01-26 삼성디스플레이 주식회사 표시 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160095313A (ko) * 2015-02-02 2016-08-11 삼성디스플레이 주식회사 표시 패널
US20160293884A1 (en) * 2015-04-01 2016-10-06 Apple Inc. Organic Light-Emitting Diode Displays with Crack Detection and Crack Propagation Prevention Circuitry
US9614183B2 (en) * 2015-04-01 2017-04-04 Apple Inc. Organic light-emitting diode displays with crack detection and crack propagation prevention circuitry

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10720604B2 (en) 2018-10-26 2020-07-21 Samsung Display Co., Ltd. Display apparatus and method of manufacturing the same
US11444264B2 (en) 2018-10-26 2022-09-13 Samsung Display Co., Ltd. Display apparatus and method of manufacturing the same
US11825686B2 (en) 2018-10-26 2023-11-21 Samsung Display Co., Ltd. Display apparatus including a peripheral crack detection circuit
US11683970B2 (en) 2020-05-20 2023-06-20 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
US20190267407A1 (en) 2019-08-29
CN107871764B (zh) 2023-08-18
US10665620B2 (en) 2020-05-26
US20180090517A1 (en) 2018-03-29
US10319750B2 (en) 2019-06-11
CN107871764A (zh) 2018-04-03
KR102555323B1 (ko) 2023-07-13

Similar Documents

Publication Publication Date Title
KR20180035288A (ko) 표시 장치
US10014491B2 (en) Organic light-emitting diode display and manufacturing method thereof
KR102518427B1 (ko) 표시 장치
KR102611499B1 (ko) 플렉서블 표시장치
KR101439046B1 (ko) 액정 표시 장치
KR20160129156A (ko) 표시 장치
KR20180131761A (ko) 터치 디스플레이 장치, 터치 디스플레이 패널 및 터치 디스플레이 패널의 제조 방법
KR20140101605A (ko) 유기 발광 표시 장치
KR20180025215A (ko) 표시 장치
US20170336666A1 (en) Display device
KR20190047565A (ko) 표시 장치
KR102534050B1 (ko) 표시 장치
KR20240038943A (ko) 표시 장치 및 이의 제조 방법
JP2018018049A (ja) 表示装置
US10345943B2 (en) Display device
KR20140143046A (ko) 박막트랜지스터 어레이 기판 및 그의 제조방법
KR20160013460A (ko) 플렉서블 유기전계발광 표시장치
KR20140083143A (ko) 유기발광소자표시장치 및 그 제조방법
EP3679422B1 (en) Display substrate and display apparatus
KR20210014335A (ko) 터치 디스플레이 장치
US20170115536A1 (en) Display device
KR102395211B1 (ko) 유기발광표시장치 및 그의 제조방법
KR102069190B1 (ko) 표시장치
US20170082890A1 (en) Display device
JP2010122379A (ja) 液晶表示装置及び有機el表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant